一种新型PAB板制造技术

技术编号:18680884 阅读:75 留言:0更新日期:2018-08-14 22:37
本实用新型专利技术公开了一种新型PAB板,包括:控制器、PMU单元、继电器驱动电路、功率扩展电路、电压跟随电路、电流跟随电路、ADC转换电路;所述PMU单元分别与所述控制器、所述功率扩展电路、所述电压跟随电路、所述电流跟随电路、所述ADC转换电路连接。其通过在PAB板上采用AD5522的PMU单元,并在PUM单元上增加功率扩展电路,能够对AD5522中的两路PMU进行扩展,既能保证剩余两路在小量程的精度,又实现了大功率扩展,整个电路设计简单、精度高、速度快、大大降低了设计成本,还可以降低功耗和发热量,增加系统的使用寿命;其通过设置功率放大电路,可以实现双重钳位功能保护电路中的器件不被损坏;其通过在电压跟随电路中设置稳压二极管,起到保护电路、稳定电压的作用。

A new type of PAB board

The utility model discloses a novel PAB board, which comprises a controller, a PMU unit, a relay drive circuit, a power expansion circuit, a voltage following circuit, a current following circuit, and an ADC conversion circuit; the PMU unit respectively relates to the controller, the power spreading circuit, the voltage following circuit, and the current following circuit. The circuit and the ADC conversion circuit are connected. By using AD5522 PMU unit on PAB board and adding power expansion circuit on PUM unit, the two PMUs in AD5522 can be extended, which not only ensures the accuracy of the remaining two channels in small range, but also realizes high power expansion. The whole circuit is simple, high precision, fast speed and greatly reduces the design cost. It can also reduce the power consumption and heat, increase the service life of the system; by setting power amplifier circuit, it can achieve double clamping function to protect the device from damage; by setting voltage regulator diode in the voltage following circuit, it can protect the circuit and stabilize the voltage.

【技术实现步骤摘要】
一种新型PAB板
:本技术属于集成电路测试
,具体是涉及一种新型PAB板。
技术介绍
:集成电路(integratedcircuit)是一种微型电子器件,其采用一定的工艺,把一个电路中所需的晶体管、电阻、电容和电感等元件及布线互连一起,制作在一小块或几小块半导体晶片或介质基片上,然后封装在一个管壳内,成为具有所需电路功能的微型结构。集成电路具有体积小、重量轻、引出线和焊接点少、寿命长、可靠性高、性能好等优点,同时成本低,便于大规模生产。集成电路不仅在工、民用电子设备如电视机计算机等方面得到广泛的应用,同时在军事通信等方面也得到了广泛的应用。集成电路的可靠性一般是由测试仪来测定的,测试仪性能的好坏会直接影响到电路的评估结果。现有的集成电路测试仪电路设计比较复杂,功耗高、发热多、测试的精度比较低,而集成电路测试仪中PAB板的设计是核心。
技术实现思路
:针对上述技术问题,本技术提出了一种新型PAB板。为达到上述目的,本技术的技术方案如下:一种新型PAB板,包括:控制器、PMU单元、继电器驱动电路、功率扩展电路、电压跟随电路、电流跟随电路、ADC转换电路;所述控制器通过总线与计算机连接,所述PMU单元分别与所述控制器、所述功率扩展电路、所述电压跟随电路、所述电流跟随电路、所述ADC转换电路连接,所述继电器驱动电路分别与所述控制器、所述功率扩展电路、所述电压跟随电路、所述电流跟随电路连接,所述ADC转换电路与所述控制器连接。作为上述技术方案的优选,所述功率扩展电路包括第一运算放大器U1、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第一电容C1、第二电容C2、第三电容C3、第一电解电容C1a、第二电解电容C2a,所述第一运算放大器U1的1脚串联所述第一电阻R1后连接电压输入端VIN,所述第一运算放大器U1的2脚串联所述第二电阻R2后接地,所述第一运算放大器U1的5脚连接+40V电压,所述第一电容C1的第一端连接+40V电压,所述第一电容C1的第二端接地,所述第一电解电容C1a的正极连接+40V电压,所述第一电解电容C1a的负极接地,所述第一运算放大器U1的3脚连接-40V电压,所述第二电容C2的第一端连接-40V电压,所述第二电容C2的第二端接地,所述第二电解电容C2a的正极接地,所述第二电解电容C2a的负极连接-40V电压,第三电容C3的第一端连接所述第一运算放大器U1的2脚,所述第三电容C3的第二端连接所述第一运算放大器U1的4脚,所述第三电阻R3的第一端连接所述第一运算放大器U1的2脚,所述第三电阻R3的第二端连接电压输出端VOUT,所述第一运算放大器U1的4脚串联所述第四电阻R4后连接电压输出端VOUT。作为上述技术方案的优选,所述电流跟随电路包括第二运算放大器U2、第三运算放大器U3、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻R11、第十二电阻R12、第四电容C4、第五电容C5、第六电容C6、第七电容C7、第三电解电容C3a、第四电解电容C4a、第五电解电容C5a、第六电解电容C6a,第一芯片UR1、第二芯片UR2、第三芯片UR3、第四芯片UR4、第五芯片UR5、第六芯片UR6、第七芯片UR7;所述第二运算放大器U2的4脚依次串联所述第五电阻R5、所述第六电阻R6后接地,所述第六电组R6的第一端接地,所述第六电阻R6的第二端连接所述PMU单元的EXTMEASIH0端口,所述第二运算放大器U2的2脚连接4脚,所述第二运算放大器U2的5脚连接+40V电压,所述第四电容C4的第一端连接+40V电压,所述第四电容C4的第二端接地,所述第三电解电容C3a的正极连接+40V电压,所述第三电解电容C3a的负极接地,所述第二运算放大器U2的3脚连接-40V电压,第五电容C5的第一端连接-40V电压,所述第五电容C5的第二端接地,所述第四电解电容C4a的正极接地,所述第四电解电容C4a的负极连接-40V电压,所述第二运算放大器U2的1脚连接PowerAmpOutput端口,所述第三运算放大器U3的4脚依次串联所述第七电阻R7、所述第八电阻R8后接地,所述第八电组R8的第一端接地,所述第八电阻R8的第二端连接所述PMU单元的EXTMEASIL0端口,所述第三运算放大器U3的2脚连接4脚,所述第三运算放大器U3的5脚连接+40V电压,所述第六电容C6的第一端连接+40V电压,所述第六电容C6的第二端接地,所述第五电解电容C5a的正极连接+40V电压,所述第五电解电容C5a的负极接地,所述第三运算放大器U3的3脚连接-40V电压,第七电容C7的第一端连接-40V电压,所述第七电容C7的第二端接地,所述第六电解电容C6a的正极接地,所述第六电解电容C6a的负极连接-40V电压;所述第一芯片UR1、第二芯片UR2、第三芯片UR3、第四芯片UR4、第五芯片UR5、第六芯片UR6的连接方式相同,所述第一芯片UR1的1脚连接+5V电压,所述第一芯片UR1的3脚串联所述第九电阻R9后连接PowerAmpOutput端口,所述第一芯片UR1的4脚连接FORCE端口,所述第一芯片UR1的7脚连接所述第三运算放大器U3的1脚,所述第一芯片UR1的8脚连接所述第三运算放大器U3的3脚,所述第一芯片UR1的10脚连接RELAY0_1端口;所述第七芯片UR7的1脚连接+5V电压,所述第七芯片UR7的2脚与第十一电阻R11的第一端连接,所述第十一电阻R11的第二端连接PowerAmpOutput端口,所述第十二电阻R12与所述第十一电阻R11并联,所述第七芯片UR7的4脚连接FORCE端口,所述第七芯片UR7的7脚连接所述第三运算放大器U3的1脚,所述第七芯片UR7的9脚连接PowerAmpOutput端口,所述第七芯片UR7的10脚连接RELAY0_10端口。作为上述技术方案的优选,所述电压跟随电路包括第四运算放大器U4、第五运算放大器U5、第九芯片UR9、第十芯片UR10、第十三电阻R13、第十四电阻R14、第十五电阻R15、第十六电阻R16、第十七电阻R17、第十八电阻R18、第十九电阻R19、第二十电阻R20、第二十一电阻R21、第二十二电阻R22、第八电容C8、第九电容C9、第十电容C10、第十一电容C11、第七电解电容C7a、第八电解电容C8a、第九电解电容C9a、第十电解电容C10a、第一稳压二极管DZ1、第二稳压二极管DZ2、第三稳压二极管DZ3、第四稳压二极管DZ4;所述第九芯片UR9的1脚连接+5V电压,3脚连接所述第四运算放大器U的2脚,4脚串联所述第十七电阻R17后接地,6脚串联所述第二十二电阻R22后接地,8脚连接所述第五运算放大器U5的2脚,10脚连接RELAY0_9端口;所述第四运算放大器U4的2脚串联所述第十六电阻R16后连接4脚,1脚连接MVH端口,3脚连接-40V电压,5脚连接+40V电压,第八电容C8的第一端连接+40V电压,第八电容C8的第二端接地,第七电解电容C7a的正极连接+40V电压,第七电解电容C7a的负极接地,第九电容C9的第一端连接-40V电压,第九电容C9的第二端接地,第八电解电容C8a的正极接地,第本文档来自技高网...

【技术保护点】
1.一种新型PAB板,其特征在于,包括:控制器、PMU单元、继电器驱动电路、功率扩展电路、电压跟随电路、电流跟随电路、ADC转换电路;所述控制器通过总线与计算机连接,所述PMU单元分别与所述控制器、所述功率扩展电路、所述电压跟随电路、所述电流跟随电路、所述ADC转换电路连接,所述继电器驱动电路分别与所述控制器、所述功率扩展电路、所述电压跟随电路、所述电流跟随电路连接,所述ADC转换电路与所述控制器连接。

【技术特征摘要】
1.一种新型PAB板,其特征在于,包括:控制器、PMU单元、继电器驱动电路、功率扩展电路、电压跟随电路、电流跟随电路、ADC转换电路;所述控制器通过总线与计算机连接,所述PMU单元分别与所述控制器、所述功率扩展电路、所述电压跟随电路、所述电流跟随电路、所述ADC转换电路连接,所述继电器驱动电路分别与所述控制器、所述功率扩展电路、所述电压跟随电路、所述电流跟随电路连接,所述ADC转换电路与所述控制器连接。2.根据权利要求1所述的一种新型PAB板,其特征在于:所述功率扩展电路包括第一运算放大器U1、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第一电容C1、第二电容C2、第三电容C3、第一电解电容C1a、第二电解电容C2a,所述第一运算放大器U1的1脚串联所述第一电阻R1后连接电压输入端VIN,所述第一运算放大器U1的2脚串联所述第二电阻R2后接地,所述第一运算放大器U1的5脚连接+40V电压,所述第一电容C1的第一端连接+40V电压,所述第一电容C1的第二端接地,所述第一电解电容C1a的正极连接+40V电压,所述第一电解电容C1a的负极接地,所述第一运算放大器U1的3脚连接-40V电压,所述第二电容C2的第一端连接-40V电压,所述第二电容C2的第二端接地,所述第二电解电容C2a的正极接地,所述第二电解电容C2a的负极连接-40V电压,第三电容C3的第一端连接所述第一运算放大器U1的2脚,所述第三电容C3的第二端连接所述第一运算放大器U1的4脚,所述第三电阻R3的第一端连接所述第一运算放大器U1的2脚,所述第三电阻R3的第二端连接电压输出端VOUT,所述第一运算放大器U1的4脚串联所述第四电阻R4后连接电压输出端VOUT。3.根据权利要求1所述的一种新型PAB板,其特征在于:所述电流跟随电路包括第二运算放大器U2、第三运算放大器U3、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第九电阻R9、第十电阻R10、第十一电阻R11、第十二电阻R12、第四电容C4、第五电容C5、第六电容C6、第七电容C7、第三电解电容C3a、第四电解电容C4a、第五电解电容C5a、第六电解电容C6a,第一芯片UR1、第二芯片UR2、第三芯片UR3、第四芯片UR4、第五芯片UR5、第六芯片UR6、第七芯片UR7;所述第二运算放大器U2的4脚依次串联所述第五电阻R5、所述第六电阻R6后接地,所述第六电组R6的第一端接地,所述第六电阻R6的第二端连接所述PMU单元的EXTMEASIH0端口,所述第二运算放大器U2的2脚连接4脚,所述第二运算放大器U2的5脚连接+40V电压,所述第四电容C4的第一端连接+40V电压,所述第四电容C4的第二端接地,所述第三电解电容C3a的正极连接+40V电压,所述第三电解电容C3a的负极接地,所述第二运算放大器U2的3脚连接-40V电压,第五电容C5的第一端连接-40V电压,所述第五电容C5的第二端接地,所述第四电解电容C4a的正极接地,所述第四电解电容C4a的负极连接-40V电压,所述第二运算放大器U2的1脚连接PowerAmpOutput端口,所述第三运算放大器U3的4脚依次串联所述第七电阻R7、所述第八电阻R8后接地,所述第八电组R8的第一端接地,所述第八电阻R8的第二端连接所述PMU单元的EXTMEASIL0端口,所述第三运算放大器U3的2脚连接4脚,所述第三运算放大器U3的5脚连接+40V电压,所述第六电容C6的第一端连接+40V电压,所述第六电容C6的第二端接地,所述第五电解电容C5a的正极连接+40V电压,所述第五电解电容C5a的负极接地,所述第三运算放大器U3的3脚连接-40V电压,第七电容C7的第一端连接-40V电压,所述第七电容C7的第二端接地,所述第六电解电容C6a的正极接地,所述第六电解电容C6a的负极连接-40V电压;所述第一芯片UR1、第二芯片UR2、第三芯片UR3、第四芯片UR4、第五芯片UR5、第六芯片UR6的连接方式相同,所述第一芯片UR1的1脚连接+5V电压,所述第一芯...

【专利技术属性】
技术研发人员:裘升东祝新军纪效礼
申请(专利权)人:绍兴职业技术学院
类型:新型
国别省市:浙江,33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1