驱动电路和显示装置制造方法及图纸

技术编号:18660014 阅读:24 留言:0更新日期:2018-08-11 15:16
本申请公开了一种驱动电路,驱动电路包括:第一组栅极驱动单元与第二组栅极驱动单元;时序控制电路,用于产生时钟信号与控制信号;电平移位电路,用于调整时钟信号与控制信号的电压范围,其特征在于,电平移位电路与时序控制电路相连以接收时序控制电路产生的时钟信号与控制信号,驱动电路还包括:切换电路,切换电路与电平移位电路相连以接收调整电压范围后的时钟信号与控制信号,切换电路分别与第一组栅极驱动电路和第二组栅极驱动电路相连,切换电路用于根据控制信号交替地对第一组栅极驱动单元和第二组栅极驱动单元提供时钟信号,使得第一组栅极驱动单元或第二组栅极驱动单元根据时钟信号产生栅极驱动信号。

Driving circuit and display device

The present application discloses a drive circuit comprising a first set of gate drive units and a second set of gate drive units; a timing control circuit for generating clock signals and control signals; a level shift circuit for adjusting the voltage range of clock signals and control signals, characterized by a level shift circuit The timing control circuit is connected to receive the clock signal and the control signal produced by the timing control circuit. The driving circuit also includes a switching circuit, which is connected with the level shift circuit to receive the clock signal and the control signal after adjusting the voltage range. The switching circuit is respectively connected with the first grid drive circuit and the second grid. The pole driving circuit is connected, and the switching circuit is used to alternately supply the clock signal to the first group of gate driving units and the second group of gate driving units according to the control signal, so that the first group of gate driving units or the second group of gate driving units generate the gate driving signal according to the clock signal.

【技术实现步骤摘要】
驱动电路和显示装置
本专利技术涉及显示
,更具体地,涉及一种驱动电路和显示装置。
技术介绍
液晶显示装置一般包括液晶显示面板和背光模组,显示面板包括相对设置的阵列基板及彩色滤光片基板,其中的阵列基板上设置有包括多个像素单元的像素阵列,每个像素单元由栅极线和数据线交叉限定形成。每个像素单元中设置一个薄膜晶体管,位于同一行的像素单元中的薄膜晶体管的栅极通过同一条栅极线与栅极驱动电路相连,栅极驱动电路通过多条栅极线逐行选择像素阵列中的各行像素单元;位于同一列的像素单元中的薄膜晶体管的源极或漏极通过同一条数据线与源极驱动电路相连,源极驱动电路通过多条数据线对各列像素单元施加灰阶电压,从而使显示面板呈现图像。在现有技术中,显示装置通过隔行扫描技术使栅极线的奇数行与偶数行交错充电以达到实现节省面板功耗的目的。图1示出现有技术中隔行扫描电路示意图。如图1所示,该电路包括时序电路10、缓冲电路20、第一电平移位电路31、第二电平移位电路32、第一栅极驱动电路41以及第二栅极驱动电路42。时序电路10用于分别产生控制信号、时钟信号以及启动信号,并将这三种信号分两路输入到缓冲器电路20中,缓冲电路20用于暂时存放控制信号、时钟信号以及启动信号,第一电平移电路31用于接收第一路控制信号、时钟信号以及启动信号,扩大该三种信号的电压范围,以及根据控制信号、时钟信号以及启动信号分别产生控制信号L、时钟信号L以及启动信号L;第二电平移电路32用于接收第二路控制信号、时钟信号以及启动信号,扩大该三种信号的电压范围,以及根据控制信号、时钟信号以及启动信号分别产生控制信号R、时钟信号R以及启动信号R;第一栅极驱动电路41和第二栅极驱动电路42分别接收控制信号L、时钟信号L、启动信号L与控制信号R、时钟信号R与启动信号R并产生相应的栅极驱动信号,将栅极驱动信号交替输出以达到控制奇偶行栅极线的导通与关断。由于额外增加缓冲电路20与电平移位电路,占用了印制电路板面积,同时也增加了设计成本。
技术实现思路
有鉴于此,本专利技术针对现有技术中所存在的上述问题提供了一种液晶显示面板和液晶显示装置。根据本专利技术的一方面,提供了一种驱动电路,包括:第一组栅极驱动单元与第二组栅极驱动单元;时序控制电路,用于产生时钟信号与控制信号;电平移位电路,用于调整所述时钟信号与所述控制信号的电压范围,其特征在于,所述电平移位电路与所述时序控制电路相连以接收所述时序控制电路产生的时钟信号与控制信号,所述驱动电路还包括:切换电路,所述切换电路与所述电平移位电路相连以接收调整电压范围后的所述时钟信号与所述控制信号,所述切换电路分别与所述第一组栅极驱动电路和所述第二组栅极驱动电路相连,所述切换电路用于根据所述控制信号交替地对所述第一组栅极驱动单元和所述第二组栅极驱动单元提供所述时钟信号,使得所述第一组栅极驱动单元或所述第二组栅极驱动单元根据所述时钟信号产生栅极驱动信号。优选地,所述控制信号包括交替有效的第一控制信号和第二控制信号,当所述第一控制信号有效时,所述切换电路将所述时钟信号提供至所述第一组栅极驱动单元,当所述第二控制信号有效时,所述切换电路将所述时钟信号提供至所述第二组栅极驱动单元。优选地,所述切换电路包括:第一切换模块,所述第一切换模块与所述第一组栅极驱动单元相连,当所述第一控制信号有效时,所述第一切换模块导通以将所述时钟信号提供至所述第一组栅极驱动单元;第二切换模块,所述第二切换模块与所述第二组栅极驱动单元相连,当所述第二控制信号有效时,所述第二切换模块导通以将所述时钟信号提供至所述第二组栅极驱动单元。优选地,所述第一切换模块包括多个第一晶体管和第一电阻,所述多个第一晶体管的控制端与所述第一电阻的第一端相连,所述第一电阻的第二端与所述电平移位电路相连,所述多个第一晶体管的控制端通过所述第一电阻接收所述第一控制信号,所述多个第一晶体管的第一通路端与所述电平移位电路相连,所述多个第一晶体管的第一通路端分别接收对应的所述时钟信号,所述多个第一晶体管的第二通路端与所述第一组栅极驱动单元相连,以向所述第一组栅极驱动单元提供所述时钟信号。优选地,所述第一切换模块还包括第二晶体管和第三晶体管,所述第二、第三晶体管的控制端与所述第一电阻的第一端相连,所述第二、第三晶体管的控制端通过所述第一电阻接收所述第一控制信号,所述第二晶体管和所述第三晶体管的第一通路端分别与所述电平移位电路相连,所述第二晶体管和所述第三晶体管的第一通路端分别接收所述第一控制信号和所述第二控制信号,所述第二晶体管和所述第三晶体管的第二通路端与所述第一组栅极驱动单元相连,以向所述第一组栅极驱动单元提供所述第一控制信号和所述第二控制信号。优选地,所述第二切换模块包括多个第四晶体管和第二电阻,所述多个第四晶体管的控制端与所述第二电阻的第一端相连,所述第二电阻的第二端与所述电平移位电路相连,所述多个第四晶体管的控制端通过所述第二电阻接收所述第二控制信号,所述多个第四晶体管的第一通路端分别与所述电平移位电路相连,所述多个第四晶体管的第一通路端接收对应的所述时钟信号,所述多个第四晶体管的第二通路端与所述第二组栅极驱动单元相连,以向所述第二组栅极驱动单元提供所述时钟信号。优选地,所述第二切换模块还包括第五晶体管和第六晶体管,所述第五、第六晶体管的控制端与所述第二电阻的第一端相连,所述第五、第六晶体管的控制端通过所述第二电阻接收所述第二控制信号,所述第五晶体管和所述第六晶体管的第一通路端分别与所述电平移位电路相连,所述第五晶体管和所述第六晶体管的第一通路端分别接收所述第一控制信号和所述第二控制信号,所述第五晶体管和所述第六晶体管的第二通路端与所述第二组栅极驱动单元相连,以向所述第二组栅极驱动单元提供所述第一控制信号和所述第二控制信号。优选地,所述第一组栅极驱动单元与所述第二组栅极驱动单元形成双侧集成栅极驱动结构。优选地,所述切换电路中的晶体管为N沟道薄膜晶体管。根据本专利技术的另一方面,提供了一种显示装置,包括:显示面板,所述显示面板包括设置于其非显示区的如上述的驱动电路。本专利技术的实施例通过将时序控制电路产生的控制信号与时钟信号直接输入给电平移位电路,通过电平移位电路调整控制信号与时钟信号的电压范围,并将控制信号与时钟信号交替输入到第一组栅极驱动单元和第二组栅极驱动单元中,从而减少了缓冲电路与电平移位电路,达到了节省印刷电路板面积的目的,进而达到了降低设计、生产成本的目的。附图说明为了更清楚地说明本专利技术实施例的技术方案,下面将对实施例的附图作简单介绍,显而易见地,下面的描述中的附图仅涉及本专利技术的一些实施例,而非对本专利技术的限制。图1示出现有技术中隔行扫描电路示意图。图2示出本专利技术实施例的显示装置的结构示意图。图3示出本专利技术实施例的显示面板中的部分电路示意图。具体实施方式为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例的附图,对本专利技术实施例的技术方案进行清楚、完整的描述。显然所描述的实施例是本专利技术的一部分实施例,而不是全部的实施例。基于所描述的本专利技术的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本专利技术保护的范围。图2示出本专利技术实施例的显示装置的结构示意图。如图2所示,本本文档来自技高网
...

【技术保护点】
1.一种驱动电路,所述驱动电路包括:第一组栅极驱动单元与第二组栅极驱动单元;时序控制电路,用于产生时钟信号与控制信号;电平移位电路,用于调整所述时钟信号与所述控制信号的电压范围,其特征在于,所述电平移位电路与所述时序控制电路相连以接收所述时序控制电路产生的时钟信号与控制信号,所述驱动电路还包括:切换电路,所述切换电路与所述电平移位电路相连以接收调整电压范围后的所述时钟信号与所述控制信号,所述切换电路分别与所述第一组栅极驱动电路和所述第二组栅极驱动电路相连,所述切换电路用于根据所述控制信号交替地对所述第一组栅极驱动单元和所述第二组栅极驱动单元提供所述时钟信号,使得所述第一组栅极驱动单元或所述第二组栅极驱动单元根据所述时钟信号产生栅极驱动信号。

【技术特征摘要】
1.一种驱动电路,所述驱动电路包括:第一组栅极驱动单元与第二组栅极驱动单元;时序控制电路,用于产生时钟信号与控制信号;电平移位电路,用于调整所述时钟信号与所述控制信号的电压范围,其特征在于,所述电平移位电路与所述时序控制电路相连以接收所述时序控制电路产生的时钟信号与控制信号,所述驱动电路还包括:切换电路,所述切换电路与所述电平移位电路相连以接收调整电压范围后的所述时钟信号与所述控制信号,所述切换电路分别与所述第一组栅极驱动电路和所述第二组栅极驱动电路相连,所述切换电路用于根据所述控制信号交替地对所述第一组栅极驱动单元和所述第二组栅极驱动单元提供所述时钟信号,使得所述第一组栅极驱动单元或所述第二组栅极驱动单元根据所述时钟信号产生栅极驱动信号。2.根据权利要求1所述的驱动电路,其特征在于,所述控制信号包括交替有效的第一控制信号和第二控制信号,当所述第一控制信号有效时,所述切换电路将所述时钟信号提供至所述第一组栅极驱动单元,当所述第二控制信号有效时,所述切换电路将所述时钟信号提供至所述第二组栅极驱动单元。3.根据权利要求2所述的驱动电路,其特征在于,所述切换电路包括:第一切换模块,所述第一切换模块与所述第一组栅极驱动单元相连,当所述第一控制信号有效时,所述第一切换模块导通以将所述时钟信号提供至所述第一组栅极驱动单元;第二切换模块,所述第二切换模块与所述第二组栅极驱动单元相连,当所述第二控制信号有效时,所述第二切换模块导通以将所述时钟信号提供至所述第二组栅极驱动单元。4.根据权利要求3所述的驱动电路,其特征在于,所述第一切换模块包括多个第一晶体管和第一电阻,所述多个第一晶体管的控制端与所述第一电阻的第一端相连,所述第一电阻的第二端与所述电平移位电路相连,所述多个第一晶体管的控制端通过所述第一电阻接收所述第一控制信号,所述多个第一晶体管的第一通路端与所述电平移位电路相连,所述多个第一晶体管的第一通路端分别接收对应的所述时钟信号,所述多个第一晶体管的第二通路端与所述第一组栅极驱动单元相连,以向所述第一组栅极驱动单元提供所述时钟信号。5.根据权利要求4所述的驱动电路,其特...

【专利技术属性】
技术研发人员:卢佳惠田申田坤张新城蔡浩
申请(专利权)人:昆山龙腾光电有限公司
类型:发明
国别省市:江苏,32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1