像素电路、其驱动方法、电致发光显示面板及显示装置制造方法及图纸

技术编号:18555505 阅读:21 留言:0更新日期:2018-07-28 12:04
本发明专利技术公开了一种像素电路、其驱动方法、电致发光显示面板及显示装置,该像素电路包括第一开关模块、第二开关模块、发光模块、以及双驱动模块,通过对像素电路的改进,使得双驱动模块的第一驱动端与第一节点连接,第二驱动端与第二节点连接,在第一栅线信号端和第二栅线信号端交替输入栅线扫描信号时,第一开关模块与第二开关模块交替工作,进而使得双驱动模块的第一驱动端与第二驱动端交替工作,从而驱动至发光模块发光;如此,通过两个驱动端的交替工作,避免了双驱动模块的一个驱动端因长期处于工作状态而导致的电压不稳定,保证了像素灰阶亮度的稳定性,消除了显示不良。

【技术实现步骤摘要】
像素电路、其驱动方法、电致发光显示面板及显示装置
本专利技术涉及发光
,尤指一种像素电路、其驱动方法、电致发光显示面板及显示装置。
技术介绍
有机发光二极管(OrganicLightEmittingDisplay,OLED)按照驱动方式可以分为无源矩阵型OLED(PassiveMatrixOLED,PMOLED)和有源矩阵型OLED(ActiveMatrixOLED,AMOLED)两大类,其中,AMOLED具有呈阵列式排布的像素,属于主动显示类型,具有发光效能高、对比度高、视角宽等优点,通常被用于高清晰的大尺寸显示装置。目前,常用的AMOLED像素电路为电流型驱动电路,当有电流经过有机发光二极管时,有机发光二极管发光,且像素灰阶亮度可以通过控制流经有机发光二极管自身的电流大小来实现亮度的变化。在现有技术中,典型的AMOLED的像素电路的基本结构如图1所示的2T1C结构,即两个薄膜晶体管和一个电容;当像素电路工作时,栅线信号端输入的栅线扫描信号Gate1控制开关薄膜晶体管T1导通,数据线信号端输入的数据信号Data通过开关薄膜晶体管T1传输至驱动薄膜晶体管T2的栅极,并对电容C充电;在驱动薄膜晶体管T2导通时,驱动有机发光二极管D发光;并且在电容C的作用下,可以使驱动薄膜晶体管T2的栅极电位保持到下一帧画面的切换,以保证画面的连续性。然而,因像素电路中的驱动薄膜晶体管T2长期处于栅极偏压的作用下,导致驱动薄膜晶体管T2的阈值电压发生漂移,使得有机发光二极管D的亮度发生显著的变化,从而造成各种显示的不良。基于此,如何抑制驱动薄膜晶体管的阈值电压漂移,保证像素灰阶亮度的稳定,避免显示不良现象的发生,是本领域技术人员亟待解决的技术问题。
技术实现思路
本专利技术实施例提供一种像素电路、其驱动方法、电致发光显示面板及显示装置,用以解决现有技术中如何抑制驱动薄膜晶体管的阈值电压漂移,保证像素灰阶亮度的稳定,避免显示不良现象的发生。本专利技术实施例提供了一种像素电路,包括:第一开关模块、第二开关模块、发光模块、以及双驱动模块;其中,所述第一开关模块的信号控制端与第一栅线信号端相连,信号输入端与数据线信号端相连,信号输出端与第一节点相连;所述第一开关模块用于在所述第一栅线信号端输入的栅线扫描信号的控制下,将所述数据线信号端提供的数据信号传输至所述第一节点;所述第二开关模块的信号控制端与第二栅线信号端相连,信号输入端与所述数据线信号端相连,信号输出端与第二节点相连;所述第二开关模块用于在所述第二栅线信号端输入的栅线扫描信号的控制下,将所述数据线信号端提供的数据信号传输至所述第二节点;所述双驱动模块的第一驱动端与所述第一节点相连,第二驱动端与所述第二节点相连,信号输入端与第一参考信号端相连,信号输出端与所述发光模块的第一端相连;所述发光模块的第二端与第二参考信号端相连;所述双驱动模块用于在所述第一节点或所述第二节点的电位控制下,驱动所述发光模块发光。在一种可能的实施方式中,在本专利技术实施例提供的上述像素电路中,所述双驱动模块,具体包括:双栅薄膜晶体管、第一电容、以及第二电容;其中,所述双栅薄膜晶体管的第一栅极与所述第一节点相连,第二栅极与所述第二节点相连,源极与所述第一参考信号端相连,漏极与所述发光模块的第一端相连;所述第一电容连接于所述第一节点与所述发光模块的第一端之间;所述第二电容连接于所述第二节点与所述发光模块的第一端之间。在一种可能的实施方式中,在本专利技术实施例提供的上述像素电路中,所述数据线信号端提供的数据信号为高电平信号,所述双栅薄膜晶体管为N型薄膜晶体管;或,所述数据线信号端提供的数据信号为低电平信号,所述双栅薄膜晶体管为P型薄膜晶体管。在一种可能的实施方式中,在本专利技术实施例提供的上述像素电路中,所述双栅薄膜晶体管为P型薄膜晶体管时,所述发光模块的正极与所述双栅薄膜晶体管的漏极相连;或,所述双栅薄膜晶体管为N型薄膜晶体管,所述发光模块的负极与所述双栅薄膜晶体管的漏极相连。在一种可能的实施方式中,在本专利技术实施例提供的上述像素电路中,所述第一开关模块包括:第一薄膜晶体管;其中,所述第一薄膜晶体管的栅极与所述第一栅线信号端相连,源极与所述数据线信号端相连,漏极与所述第一节点相连。在一种可能的实施方式中,在本专利技术实施例提供的上述像素电路中,所述第一栅线信号端输入的栅线扫描信号为高电平信号,第一薄膜晶体管为N型薄膜晶体管;或,所述第一栅线信号端输入的栅线扫描信号为低电平信号,第一薄膜晶体管为P型薄膜晶体管。在一种可能的实施方式中,在本专利技术实施例提供的上述像素电路中,所述第二开关模块包括:第二薄膜晶体管;其中,所述第二薄膜晶体管的栅极与所述第二栅线信号端相连,源极与所述数据线信号端相连接,漏极与所述第二节点相连。在一种可能的实施方式中,在本专利技术实施例提供的上述像素电路中,所述第二栅线信号端输入的栅线扫描信号为高电平信号,第二薄膜晶体管为N型薄膜晶体管;或,所述第二栅线信号端输入的栅线扫描信号为低电平信号,第二薄膜晶体管为P型薄膜晶体管。在一种可能的实施方式中,在本专利技术实施例提供的上述像素电路中,所述发光模块包括:有机发光二极管;其中,所述有机发光二极管的第一端与所述双驱动模块的信号输出端相连,第二端与所述第二参考信号端连接。本专利技术实施例还提供了一种本专利技术实施例提供的上述像素电路的驱动方法,包括:当第一栅线信号端输入栅线扫描信号时,第一开关模块在所述第一栅线信号端输入的栅线扫描信号的控制下,将数据线信号端提供的数据信号传输至第一节点;双驱动模块在所述第一节点的电位为所述数据线信号端提供的数据信号的电位时,驱动发光模块发光;当第二栅线信号端输入栅线扫描信号时,第二开关模块在所述第二栅线信号端输入的栅线扫描信号的控制下,将所述数据线信号端提供的数据信号传输至第二节点;所述双驱动模块在所述第二节点的电位为所述数据线信号端提供的数据信号的电位时,驱动所述发光模块发光。本专利技术实施例还提供了一种电致发光显示面板,包括至少一个本专利技术实施例提供的上述像素电路。本专利技术实施例还提供了一种显示装置,包括本专利技术实施例提供的上述电致发光显示面板。本专利技术有益效果如下:本专利技术实施例提供的一种像素电路、其驱动方法、电致发光显示面板及显示装置,该像素电路包括第一开关模块、第二开关模块、发光模块、以及双驱动模块,双驱动模块的第一驱动端与第一节点相连,第二驱动端与第二节点相连,信号输入端与第一参考信号端相连,信号输出端与发光模块的第一端相连;发光模块的第二端与第二参考信号端相连;双驱动模块用于在第一节点或第二节点的电位控制下,驱动发光模块发光;因此,通过对像素电路的改进,使得双驱动模块的第一驱动端与第一节点连接,第二驱动端与第二节点连接,在第一栅线信号端和第二栅线信号端交替输入栅线扫描信号时,第一开关模块与第二开关模块交替工作,进而使得双驱动模块的第一驱动端与第二驱动端交替工作,从而驱动至发光模块发光;如此,通过两个驱动端的交替工作,避免了双驱动模块的一个驱动端因长期处于工作状态而导致的电压不稳定,保证了像素灰阶亮度的稳定性,消除了显示不良。附图说明图1为现有技术中像素电路的结构示意图;图2为本专利技术实施例中提供的一种像素电路的整体结构示意图;图3为本专利技术实施本文档来自技高网
...

【技术保护点】
1.一种像素电路,其特征在于,包括:第一开关模块、第二开关模块、发光模块、以及双驱动模块;其中,所述第一开关模块的信号控制端与第一栅线信号端相连,信号输入端与数据线信号端相连,信号输出端与第一节点相连;所述第一开关模块用于在所述第一栅线信号端输入的栅线扫描信号的控制下,将所述数据线信号端提供的数据信号传输至所述第一节点;所述第二开关模块的信号控制端与第二栅线信号端相连,信号输入端与所述数据线信号端相连,信号输出端与第二节点相连;所述第二开关模块用于在所述第二栅线信号端输入的栅线扫描信号的控制下,将所述数据线信号端提供的数据信号传输至所述第二节点;所述双驱动模块的第一驱动端与所述第一节点相连,第二驱动端与所述第二节点相连,信号输入端与第一参考信号端相连,信号输出端与所述发光模块的第一端相连;所述发光模块的第二端与第二参考信号端相连;所述双驱动模块用于在所述第一节点或所述第二节点的电位控制下,驱动所述发光模块发光。

【技术特征摘要】
1.一种像素电路,其特征在于,包括:第一开关模块、第二开关模块、发光模块、以及双驱动模块;其中,所述第一开关模块的信号控制端与第一栅线信号端相连,信号输入端与数据线信号端相连,信号输出端与第一节点相连;所述第一开关模块用于在所述第一栅线信号端输入的栅线扫描信号的控制下,将所述数据线信号端提供的数据信号传输至所述第一节点;所述第二开关模块的信号控制端与第二栅线信号端相连,信号输入端与所述数据线信号端相连,信号输出端与第二节点相连;所述第二开关模块用于在所述第二栅线信号端输入的栅线扫描信号的控制下,将所述数据线信号端提供的数据信号传输至所述第二节点;所述双驱动模块的第一驱动端与所述第一节点相连,第二驱动端与所述第二节点相连,信号输入端与第一参考信号端相连,信号输出端与所述发光模块的第一端相连;所述发光模块的第二端与第二参考信号端相连;所述双驱动模块用于在所述第一节点或所述第二节点的电位控制下,驱动所述发光模块发光。2.如权利要求1所述的像素电路,其特征在于,所述双驱动模块,具体包括:双栅薄膜晶体管、第一电容、以及第二电容;其中,所述双栅薄膜晶体管的第一栅极与所述第一节点相连,第二栅极与所述第二节点相连,源极与所述第一参考信号端相连,漏极与所述发光模块的第一端相连;所述第一电容连接于所述第一节点与所述发光模块的第一端之间;所述第二电容连接于所述第二节点与所述发光模块的第一端之间。3.如权利要求2所述的像素电路,其特征在于,所述数据线信号端提供的数据信号为高电平信号,所述双栅薄膜晶体管为N型薄膜晶体管;或,所述数据线信号端提供的数据信号为低电平信号,所述双栅薄膜晶体管为P型薄膜晶体管。4.如权利要求3所述的像素电路,其特征在于,所述双栅薄膜晶体管为P型薄膜晶体管,所述发光模块的正极与所述双栅薄膜晶体管的漏极相连;或,所述双栅薄膜晶体管为N型薄膜晶体管,所述发光模块的负极与所述双栅薄膜晶体管的漏极相连。5.如权利要求1所述的像素电路,其特...

【专利技术属性】
技术研发人员:张淼陈沫孙静傅武霞
申请(专利权)人:合肥鑫晟光电科技有限公司京东方科技集团股份有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1