电路系统技术方案

技术编号:18460524 阅读:37 留言:0更新日期:2018-07-18 13:24
一种电路系统,包括一源电路;一第一电路;一第二电路;及一数据分布电路,该数据分布电路包括:一接收电路,用以经由一第一前端线路及一第二前端线路从该源电路接收用于该第一电路的一第一数据、及经由一第三前端线路及一第四前端线路从该源电路接收用于该第二电路的一第二数据;及一发送电路,用以经由一第一中间线路及一第二中间线路接收该第一数据及该第二数据中的一者、经由一第三中间线路接收与该第一数据及该第二数据中的该者相关的一目标位址、及根据该目标位址,提供该第一数据及该第二数据中的该者给该第一电路及该第二电路中的一者。

Circuit system

A circuit system including a source circuit; a first circuit; a second circuit; and a data distribution circuit; the data distribution circuit includes a receiving circuit for receiving a first data for the first circuit from the source circuit via a first front end line and a second front-end circuit, and via a front end of a third front end. A line and a fourth front-end line receive a second data for the second circuit from the source circuit, and a transmission circuit for receiving the first data and one of the second data via a first intermediate line and a second intermediate line and receiving the first data and the second data via a third intermediate line. A target address, and the target address according to the target, provide the first data and the one in the second data to the first circuit and one of the second circuits.

【技术实现步骤摘要】
电路系统
本公开关于电路,且更具体地关于一种与二或更多个其他电路沟通的电路。
技术介绍
半导体集成电路(integratedcircuit,IC)技术历经快速进展,包括持续最小化特征尺寸及最大化封装密度。最小化特征尺寸是取决于光微影的改善及光微影能印刷较小特征或临界尺寸(criticaldimensions,CD)的能力。集成电路可包括多个电路。所述电路是经由导线彼此耦合。此“
技术介绍
的讨论”章节仅为提供
技术介绍
信息。于此“
技术介绍
的讨论”中的陈述并非承认于此“
技术介绍
的讨论”章节中公开的标的构成本公开的现有技术,且此“
技术介绍
的讨论”章节没有任何部分可用于作为承认本申请案的任何部分,包括此“
技术介绍
的讨论”章节,构成本公开的现有技术。
技术实现思路
本公开的一个实施方式提供一种电路系统。该电路系统包括一源电路、一第一电路、一第二电路、及一数据分布电路。该数据分布电路包括:一接收电路,用以经由一第一前端线路及一第二前端线路从该源电路接收用于该第一电路的一第一数据、及经由一第三前端线路及一第四前端线路从该源电路接收用于该第二电路的一第二数据;及一发送电路,用以经由一第一中间线路及一第二中间线路接收该第一数据及该第二数据中的一者、经由一第三中间线路接收与该第一数据及该第二数据中的该者相关的一目标位址、及根据该目标位址,提供该第一数据及该第二数据中的该者给该第一电路及该第二电路中的一者。在一些实施例中,用以提供该第一数据及该第二数据中的该者给该第一电路及该第二电路中的该者的该发送电路进一步包含:该发送电路是用以经由一第一后端线路及一第二后端线路提供该第一数据给该第一电路、或经由一第三后端线路及一第四后端线路提供该第二数据给该第二电路。在一些实施例中,该发送电路包括一第一闩锁器,用以在该目标位址与该第一电路的一第一位址完全相同时提供该第一数据给该第一电路;以及包括一第二闩锁器,用以在该目标位址与该第二电路的一第二位址完全相同时提供该第二数据给该第二电路。在一些实施例中,在该目标位址与该第一位址完全相同时,则该第一闩锁器是用以经由该第一后端线路及该第二后端线路提供该第一数据给该第一电路。在该目标位址与该第二位址完全相同时,则该第二闩锁器是用以经由该第三后端线路及该第四后端线路提供该第二数据给该第二电路。在一些实施例中,该第一闩锁器及该第二闩锁器二者都经由该第一中间线路及该第二中间线路接收该第一数据及该第二数据中的该者。在一些实施例中,该第一闩锁器及该第二闩锁器二者都经由该第三中间线路接收该目标位址。在一些实施例中,该接收电路包括:一第一判定电路,用以在该第一数据被更新时提供该第一数据及作为该目标位址的该第一位址给该发送电路;及一第二判定电路,用以在该第二数据被更新时提供该第二数据及作为该目标位址的该第二位址给该发送电路。在一些实施例中,该第一判定电路是进一步用以通过比较该第一数据与一第一早先数据来判定该第一数据是否被更新,其中该第一早先数据是比该第一数据早被接收。该第二判定电路是用以通过比较一第二早先数据与该第二数据来判定该第二数据是否被更新,其中该第二早先数据是比该第二数据早被接收。在一些实施例中,该第一判定电路包括:一第一异或(exclusive-or,XOR)逻辑门,耦合至该第一前端线路及该第二前端线路以接收该第一数据,且耦合至一第一内线路及一第二内线路以接收该第一早先数据;一第一多工器(MUX),在该第一MUX的受控端耦合至该第一XOR逻辑门的一输出且在该第一MUX的输出耦合至该第三中间线路,且用以接收该第一位址;及一第二MUX,在该第二MUX的受控端耦合至该第一XOR逻辑门的该输出、分别在该第二MUX的第一输入及第二输入耦合至该第一前端线路及该第二前端线路、且分别在该第二MUX的第一输出及第二输出耦合至该第一中间线路及该第二中间线路。在一些实施例中,该第二判定电路包括:一第二异或(XOR)逻辑门,耦合至该第三前端线路及该第四前端线路以接收该第二数据,且耦合至一第三内线路及一第四内线路以接收该第二早先数据;一第三MUX,在该第三MUX的受控端耦合至该第二XOR逻辑门的一输出且在该第三MUX的输出耦合至该第三中间线路,且用以接收该第二位址;及一第四MUX,在该第四MUX的受控端耦合至该第二XOR逻辑门的该输出、分别在该第四MUX的第一输入及第二输入耦合至该第三前端线路及该第四前端线路、且分别在该第四MUX的第一输出及第二输出耦合至该第一中间线路及该第二中间线路。本公开的另一实施方式提供一种电路系统。该电路系统包括一源电路;一第一电路;一第二电路;及一数据分布电路。该数据分布电路包括:一接收电路,用以经由一第一前端线路及一第二前端线路从该源电路接收用于该第一电路的一第一数据、经由一第三前端线路及一第四前端线路从该源电路接收用于该第二电路的一第二数据、在该第一数据被更新时将该第一前端线路及该第二前端线路分别连接至一第一中间线路及一第二中间线路、及在该第二数据被更新时将该第三前端线路及该第四前端线路分别连接至该第一中间线路及该第二中间线路;及一发送电路,用以在该第一前端线路及该第二前端线路分别被连接至该第一中间线路及该第二中间线路时经由该第一中间线路及该第二中间线路接收该第一数据、及在该第三前端线路及该第四前端线路分别被连接至该第一中间线路及该第二中间线路时经由该第一中间线路及该第二中间线路接收该第二数据。在一些实施例中,该发送电路是进一步用以经由在该接收电路与该发送电路之间的一第三中间线路接收一目标位址,其中在该第一数据被更新时,该目标位址是该第一电路的一第一位址,且在该第二数据被更新时,该目标位址是该第二电路的一第二位址。在一些实施例中,该发送电路是进一步用以根据该第一位址提供该第一数据给该第一电路,且用以根据该第二位址提供该第二数据给该第二电路。在一些实施例中,该发送电路是用以经由一第一后端线路及一第二后端线路提供该第一数据给该第一电路,及经由一第三后端线路及一第四后端线路提供该第二数据给该第二电路。在一些实施例中,该发送电路包括:一第一闩锁器,用以储存该第一电路的该第一位址,并在该目标位址与该第一位址完全相同时提供该第一数据给该第一电路;以及一第二闩锁器,用以储存该第二电路的该第二位址,并在该目标位址与该第二位址完全相同时提供该第二数据给该第二电路。在一些实施例中,该第一闩锁器及该第二闩锁器二者都经由该第一中间线路及该第二中间线路接收该第一数据及该第二数据中的该者。在一些实施例中,该第一闩锁器及该第二闩锁器二者都经由该第三中间线路接收该目标位址。在一些实施例中,该接收电路包括一第一判定电路,用以在该第一数据被更新时提供该第一数据及作为该目标位址的该第一位址给该发送电路;及一第二判定电路,用以在该第二数据被更新时提供该第二数据及该第二位址作为该目标位址给该发送电路。在一些实施例中,该第一判定电路是进一步用以通过比较该第一数据与一第一早先数据来判定该第一数据是否被更新,其中该第一早先数据是比该第一数据早被接收。该第二判定电路是进一步用以通过比较该第二数据与一第二早先数据来判定该第二数据是否被更新,其中该第二早先数据是比该第二数据早被接收。本公开的另一实施方式提供一种电路系统。该电路系统包括:一第一本文档来自技高网...

【技术保护点】
1.一种电路系统,包含:一源电路;一第一电路;一第二电路;及一数据分布电路,包括:一接收电路,用以经由一第一前端线路及一第二前端线路从该源电路接收用于该第一电路的一第一数据、及经由一第三前端线路及一第四前端线路从该源电路接收用于该第二电路的一第二数据;及一发送电路,用以经由一第一中间线路及一第二中间线路接收该第一数据及该第二数据中的一者、经由一第三中间线路接收与该第一数据及该第二数据中的该者相关的一目标位址、及根据该目标位址提供该第一数据及该第二数据中的该者给该第一电路及该第二电路中的一者。

【技术特征摘要】
2017.01.09 US 15/401,4771.一种电路系统,包含:一源电路;一第一电路;一第二电路;及一数据分布电路,包括:一接收电路,用以经由一第一前端线路及一第二前端线路从该源电路接收用于该第一电路的一第一数据、及经由一第三前端线路及一第四前端线路从该源电路接收用于该第二电路的一第二数据;及一发送电路,用以经由一第一中间线路及一第二中间线路接收该第一数据及该第二数据中的一者、经由一第三中间线路接收与该第一数据及该第二数据中的该者相关的一目标位址、及根据该目标位址提供该第一数据及该第二数据中的该者给该第一电路及该第二电路中的一者。2.如权利要求1所述的电路系统,其中用以提供该第一数据及该第二数据中的该者给该第一电路及该第二电路中的该者的该发送电路进一步包含:该发送电路是用以经由一第一后端线路及一第二后端线路提供该第一数据给该第一电路、或经由一第三后端线路及一第四后端线路提供该第二数据给该第二电路。3.如权利要求2所述的电路系统,其中该发送电路包含:一第一闩锁器,用以在该目标位址与该第一电路的一第一位址完全相同时提供该第一数据给该第一电路;以及一第二闩锁器,用以在该目标位址与该第二电路的一第二位址完全相同时提供该第二数据给该第二电路。4.如权利要求3所述的电路系统,其中用以在该目标位址与该第一位址完全相同时提供该第一数据给该第一电路的该第一闩锁器包含:用以经由该第一后端线路及该第二后端线路提供该第一数据给该第一电路的该第一闩锁器;及其中用以在该目标位址与该第二位址完全相同时提供该第二数据给该第二电路的该第二闩锁器包含:用以经由该第三后端线路及该第四后端线路提供该第二数据给该第二电路的该第二闩锁器。5.如权利要求3所述的电路系统,其中该第一闩锁器及该第二闩锁器二者都经由该第一中间线路及该第二中间线路接收该第一数据及该第二数据中的该者。6.如权利要求5所述的电路系统,其中该第一闩锁器及该第二闩锁器二者都经由该第三中间线路接收该目标位址。7.如权利要求3所述的电路系统,其中该接收电路包含:一第一判定电路,用以在该第一数据被更新时提供该第一数据及作为该目标位址的该第一位址给该发送电路;及一第二判定电路,用以在该第二数据被更新时提供该第二数据及作为该目标位址的该第二位址给该发送电路。8.如权利要求7所述的电路系统,其中,该第一判定电路进一步用以通过比较该第一数据与一第一早先数据来判定该第一数据是否被更新,其中该第一早先数据是比该第一数据早被接收,及其中,该第二判定电路进一步用以通过比较该第二数据与一第二早先数据来判定该第二数据是否被更新,其中该第二早先数据是比该第二数据早被接收。9.如权利要求8所述的电路系统,其中该第一判定电路包含:一第一异或XOR逻辑门,耦合至该第一前端线路及该第二前端线路以接收该第一数据,且耦合至一第一内线路及一第二内线路以接收该第一早先数据;一第一多工器MUX,在该第一MUX的受控端耦合至该第一XOR逻辑门的一输出且在该第一MUX的输出耦合至该第三中间线路,且用以接收该第一位址;及一第二MUX,在该第二MUX的受控端耦合至该第一XOR逻辑门的该输出、分别在该第二MUX的第一输入及第二输入耦合至该第一前端线路及该第二前端线路、且分别在该第二MUX的第一输出及第二输出耦合至该第一中间线路及该第二中间线路。10.如权利要求9所述的电路系统,其中该第二判定电路包含:一第二异或XOR逻辑门,耦合至该第三前端线路及该第四前端线路以接收该第二数据,且耦合至一第三内线路及一第四内线路以接收该第二早先数据;一第三MUX,在该第三MUX的受控端耦合至该第二XOR逻辑门的一输出且在该第三MUX的输出耦合至该第三中间线路,且用以接收该第二位址;及一第四MUX,在该第四MUX的受控端耦合至该第二XOR逻辑门的该输出、分别在该第四MUX的第一输入及第二输入耦合至该第三前端线路及该第四前端线路、且分别在该第四MUX的第一输出及第二输出耦合至该第一中间线路及该第二中间线路。11.一种电路系统,包含:一源电路;一第一电路;一第二电路;及一数据分布电路,包括:一接收电路,用以经由一第一前端...

【专利技术属性】
技术研发人员:李文明
申请(专利权)人:南亚科技股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1