一种移位寄存器及其驱动方法、栅极驱动电路技术

技术编号:18459708 阅读:36 留言:0更新日期:2018-07-18 13:04
本发明专利技术实施例公开了一种移位寄存器及其驱动方法、栅极驱动电路,其中,移位寄存器包括:第一输入子电路,用于在第一扫描端的控制下,向第一节点提供第一输入端的信号;上拉子电路,用于在第一节点的控制下,向第一上拉节点和第二上拉节点提供第一电源端的信号;输出子电路,用于在第一上拉节点的控制下,向第一输出端提供第一时钟信号端的信号,在第二上拉节点的控制下,向第二输出端提供第二时钟信号端的信号。本发明专利技术实施例通过一级移位寄存器输出两个信号驱动两行栅线,减少了移位寄存器的数量,不仅减少了占用的布线空间,满足窄边框的要求,还降低了成本。

A shift register and driving method and grid driving circuit thereof

An embodiment of the invention discloses a shift register, a driving method and a gate drive circuit, in which the shift register comprises a first input sub circuit, which provides a first input signal to the first node under the control of the first scan end; the pull up circuit is used under the control of the first node to the first. The pullup node and the second pullup node provide the signal of the first power supply; the output subcircuit is used to provide the first output terminal signal to the first output end under the control of the first pull node, and the signal at the second output terminal is provided to the second output terminal under the control of the second pull node. The embodiment of the invention can drive the two line gate line through the first step shift register to output two signals, reducing the number of shift registers, not only reducing the occupancy of the wiring space, meeting the requirements of the narrow border frame, but also reducing the cost.

【技术实现步骤摘要】
一种移位寄存器及其驱动方法、栅极驱动电路
本专利技术实施例涉及显示
,具体涉及一种移位寄存器及其驱动方法、栅极驱动电路。
技术介绍
近年来,平板显示器,如薄膜晶体管液晶显示面板(ThinFilmTransistor-LiquidCrystalDisplay,TFT-LCD)和有源矩阵有机发光二极管显示面板(ActiveMatrixOrganicLightEmittingDiode,AMOLED),由于具有重量轻,厚度薄以及低功耗等优点,因而被广泛应用于电视、手机等电子产品中。随着显示技术的发展,高分辨率、窄边框的显示面板成为发展的趋势,为此出现了阵列基板栅极驱动(GateDriveronArray,GOA)技术。GOA技术直接将显示面板的栅极驱动电路集成在阵列基板上,以代替外接驱动芯片,具有成本低、工序少、产能高等优点,其中,GOA电路通常由移位寄存器实现,移位寄存器将时钟信号转换成开启/关断电压,分别输出到显示面板的各条栅线上。目前的GOA电路设计中,一个移位寄存器(即移位寄存器的一级)与一条栅线连接。但经本申请专利技术人研究发现,现有GOA设计不仅占用的布线空间较大,无法满足窄边框的要求,而且成本较高。
技术实现思路
为了解决上述技术问题,本专利技术实施例提供了一种移位寄存器及其驱动方法、栅极驱动电路,不仅能够减少占用的布线空间,满足窄边框的要求,还能够降低成本。第一方面,本专利技术实施例提供了一种移位寄存器,包括:第一输入子电路、上拉子电路和输出子电路;所述第一输入子电路,与第一扫描端、第一输入端和第一节点连接,用于在第一扫描端的控制下,向第一节点提供第一输入端的信号;所述上拉子电路,与第一节点、第一电源端、第二电源端、第一上拉节点和第二上拉节点连接,用于在第一节点的控制下,向第一上拉节点和第二上拉节点提供第一电源端的信号;所述输出子电路,与第一上拉节点、第二上拉节点、第一时钟信号端、第二时钟信号端、第一输出端和第二输出端连接,用于在第一上拉节点的控制下,向第一输出端提供第一时钟信号端的信号,在第二上拉节点的控制下,向第二输出端提供第二时钟信号端的信号。可选地,还包括:第一节点控制子电路、下拉子电路和复位子电路;其中,第一上拉子电路与第二节点连接;所述第一节点控制子电路,与第一扫描端、第三时钟信号端和第三节点连接,用于在第一扫描端的控制下,向第三节点提供第三时钟信号端的信号;所述下拉子电路,与第一节点、第三节点、下拉节点、第一电源端和第二电源端连接,用于在第三节点的控制下,向下拉节点提供第一电源端的信号,在第一节点的控制下,向下拉节点提供第二电源端的信号;所述复位子电路,与复位信号端、下拉节点、第二节点、第一输出端、第二输出端和第二电源端连接,用于在复位信号端的控制下,向下拉节点提供复位信号端的信号,在下拉节点的控制下,向第二节点、第一输出端和第二输出端提供第二电源端的信号。可选地,还包括:第二输入子电路和第二节点控制子电路;所述第二输入子电路,与第二扫描端、第二输入端和第一节点连接,用于在第二扫描端的控制下,向第一节点提供第二输入端的信号;所述第二节点控制子电路,与第二扫描端、第四时钟信号端和第三节点连接,用于在第二扫描端的控制下,向第三节点提供第四时钟信号端的信号。可选地,所述第一输入子电路包括:第一晶体管;所述第一晶体管的控制极与第一扫描端连接,第一极与第一输入端连接,第二极与第一节点连接;所述上拉子电路包括:第二晶体管、第三晶体管、第四晶体管和第一电容;所述第二晶体管的控制极与第一节点连接,第一极与第一电源端连接,第二极与第二节点连接;所述第三晶体管的控制极与第一电源端连接,第一极与第二节点连接,第二极与第一上拉节点连接;所述第四晶体管的控制极与第一电源端连接,第一极与第二节点连接,第二极与第二上拉节点连接;所述第一电容的第一端与第二节点连接,第二端与第二电源端连接;所述输出子电路包括:第五晶体管和第六晶体管;所述第五晶体管的控制极与第一上拉节点连接,第一极与第一时钟信号端连接,第二极与第一输出端连接;所述第六晶体管的控制极与第二上拉节点连接,第一极与第二时钟信号端连接,第二极与第二输出端连接。可选地,所述第一节点控制子电路包括:第七晶体管;所述第七晶体管的控制极与第一扫描端连接,第一极与第三时钟信号端连接,第二极与第三节点连接;所述下拉子电路包括:第八晶体管、第九晶体管和第二电容;所述第八晶体管的控制极与第三节点连接,第一极与第一电源端连接,第二极与下拉节点连接;所述第九晶体管的控制极与第一节点连接,第一极与下拉节点连接,第二极与第二电源端连接;所述第二电容的第一端与下拉节点连接,第二端与第二电源端连接;所述复位子电路包括:第十晶体管、第十一晶体管、第十二晶体管和第十三晶体管;所述第十晶体管的控制极与下拉节点连接,第一极与第二节点连接,第二极与第二电源端连接;所述第十一晶体管的控制极与下拉节点连接,第一极与第一输出端连接,第二极与第二电源端连接;所述第十二晶体管的控制极与下拉节点连接,第一极与第二输出端连接,第二极与第二电源端连接;第十三晶体管的控制极和第一极与复位信号端连接,第二极与上拉节点连接。可选地,所述第二输入子电路包括:第十四晶体管;所述第十四晶体管的控制极与第二扫描端连接,第一极与第一节点连接,第二极与第二输入端连接;所述第二节点控制子电路包括:第十五晶体管;所述第十五晶体管控制极与第二扫描端连接,第一极与第三节点连接,第二极与第四时钟信号端连接。可选地,还包括:触控控制子电路和显示控制子电路;所述触控控制子电路,与第一控制端、第一输出端、第二输出端和第二电源端连接,用于在第一控制端的控制下,向第一输出端和第二输出端提供第二电源端的信号;所述显示控制子电路,与第二控制端、第一输出端和第二输出端连接,用于在第二控制端的控制下,向第一输出端和第二输出端提供第二控制端的信号。可选地,所述触控控制子电路包括:第十六晶体管;所述第十六晶体管的控制极与第一控制端连接,第一极与第二电源端,第二极与第一输出端和第二输出端连接;所述显示控制子电路包括:第十七晶体管;所述第十七晶体管的控制极和第一极与第二控制端连接,第二极与第一输出端和第二输出端连接。可选地,还包括:第一节点控制子电路、下拉子电路、复位子电路、第二输入子电路、第二节点控制子电路、触控控制子电路和显示控制子电路;所述第一输入子电路包括:第一晶体管;所述上拉子电路包括:第二晶体管、第三晶体管、第四晶体管和第一电容;所述输出子电路包括:第五晶体管和第六晶体管;所述第一节点控制子电路包括:第七晶体管;所述下拉子电路包括:第八晶体管、第九晶体管和第二电容;所述复位子电路包括:第十晶体管、第十一晶体管、第十二晶体管和第十三晶体管;所述第二输入子电路包括:第十四晶体管;所述第二节点控制子电路包括:第十五晶体管;所述触控控制子电路包括:第十六晶体管;所述显示控制子电路包括:第十七晶体管;其中,所述第一晶体管的控制极与第一扫描端连接,第一极与第一输入端连接,第二极与第一节点连接;所述第二晶体管的控制极与所述第一节点连接,第一极与第一电源端连接,第二极与第二节点连接;所述第三晶体管的控制极与第一电源端连接,第一极与第二节点连接,第二极与第一上拉节本文档来自技高网...

【技术保护点】
1.一种移位寄存器,其特征在于,包括:第一输入子电路、上拉子电路和输出子电路;所述第一输入子电路,与第一扫描端、第一输入端和第一节点连接,用于在第一扫描端的控制下,向第一节点提供第一输入端的信号;所述上拉子电路,与第一节点、第一电源端、第二电源端、第一上拉节点和第二上拉节点连接,用于在第一节点的控制下,向第一上拉节点和第二上拉节点提供第一电源端的信号;所述输出子电路,与第一上拉节点、第二上拉节点、第一时钟信号端、第二时钟信号端、第一输出端和第二输出端连接,用于在第一上拉节点的控制下,向第一输出端提供第一时钟信号端的信号,在第二上拉节点的控制下,向第二输出端提供第二时钟信号端的信号。

【技术特征摘要】
1.一种移位寄存器,其特征在于,包括:第一输入子电路、上拉子电路和输出子电路;所述第一输入子电路,与第一扫描端、第一输入端和第一节点连接,用于在第一扫描端的控制下,向第一节点提供第一输入端的信号;所述上拉子电路,与第一节点、第一电源端、第二电源端、第一上拉节点和第二上拉节点连接,用于在第一节点的控制下,向第一上拉节点和第二上拉节点提供第一电源端的信号;所述输出子电路,与第一上拉节点、第二上拉节点、第一时钟信号端、第二时钟信号端、第一输出端和第二输出端连接,用于在第一上拉节点的控制下,向第一输出端提供第一时钟信号端的信号,在第二上拉节点的控制下,向第二输出端提供第二时钟信号端的信号。2.根据权利要求1所述的移位寄存器,其特征在于,还包括:第一节点控制子电路、下拉子电路和复位子电路;其中,上拉子电路与第二节点连接;所述第一节点控制子电路,与第一扫描端、第三时钟信号端和第三节点连接,用于在第一扫描端的控制下,向第三节点提供第三时钟信号端的信号;所述下拉子电路,与第一节点、第三节点、下拉节点、第一电源端和第二电源端连接,用于在第三节点的控制下,向下拉节点提供第一电源端的信号,在第一节点的控制下,向下拉节点提供第二电源端的信号;所述复位子电路,与复位信号端、下拉节点、第二节点、第一输出端、第二输出端和第二电源端连接,用于在复位信号端的控制下,向下拉节点提供复位信号端的信号,在下拉节点的控制下,向第二节点、第一输出端和第二输出端提供第二电源端的信号。3.根据权利要求2所述的移位寄存器,其特征在于,还包括:第二输入子电路和第二节点控制子电路;所述第二输入子电路,与第二扫描端、第二输入端和第一节点连接,用于在第二扫描端的控制下,向第一节点提供第二输入端的信号;所述第二节点控制子电路,与第二扫描端、第四时钟信号端和第三节点连接,用于在第二扫描端的控制下,向第三节点提供第四时钟信号端的信号。4.根据权利要求1所述的移位寄存器,其特征在于,所述第一输入子电路包括:第一晶体管;所述第一晶体管的控制极与第一扫描端连接,第一极与第一输入端连接,第二极与第一节点连接;所述上拉子电路包括:第二晶体管、第三晶体管、第四晶体管和第一电容;所述第二晶体管的控制极与第一节点连接,第一极与第一电源端连接,第二极与第二节点连接;所述第三晶体管的控制极与第一电源端连接,第一极与第二节点连接,第二极与第一上拉节点连接;所述第四晶体管的控制极与第一电源端连接,第一极与第二节点连接,第二极与第二上拉节点连接;所述第一电容的第一端与第二节点连接,第二端与第二电源端连接;所述输出子电路包括:第五晶体管和第六晶体管;所述第五晶体管的控制极与第一上拉节点连接,第一极与第一时钟信号端连接,第二极与第一输出端连接;所述第六晶体管的控制极与第二上拉节点连接,第一极与第二时钟信号端连接,第二极与第二输出端连接。5.根据权利要求2所述的移位寄存器,其特征在于,所述第一节点控制子电路包括:第七晶体管;所述第七晶体管的控制极与第一扫描端连接,第一极与第三时钟信号端连接,第二极与第三节点连接;所述下拉子电路包括:第八晶体管、第九晶体管和第二电容;所述第八晶体管的控制极与第三节点连接,第一极与第一电源端连接,第二极与下拉节点连接;所述第九晶体管的控制极与第一节点连接,第一极与下拉节点连接,第二极与第二电源端连接;所述第二电容的第一端与下拉节点连接,第二端与第二电源端连接;所述复位子电路包括:第十晶体管、第十一晶体管、第十二晶体管和第十三晶体管;所述第十晶体管的控制极与下拉节点连接,第一极与第二节点连接,第二极与第二电源端连接;所述第十一晶体管的控制极与下拉节点连接,第一极与第一输出端连接,第二极与第二电源端连接;所述第十二晶体管的控制极与下拉节点连接,第一极与第二输出端连接,第二极与第二电源端连接;第十三晶体管的控制极和第一极与复位信号端连接,第二极与上拉节点连接。6.根据权利要求3所述的移位寄存器,其特征在于,所述第二输入子电路包括:第十四晶体管;所述第十四晶体管的控制极与第二扫描端连接,第一极与第一节点连接,第二极与第二输入端连接;所述第二节点控制子电路包括:第十五晶体管;所述第十五晶体管控制极与第二扫描端连接,第一极与第三节点连接,第二极与第四时钟信号端连接。7.根据权利要求3所述的移位寄存器,其特征在于,还包括:触控控制子电路和显示控制子电路;所述触控控制子电路,与第一控制端、第一输出端、第二输出端和第二电源端连接,用于在第一控制端的控制下,向第一输出端和第二输出端提供第二电源端的信号;所述显示控制子电路,与第二控制端、第一输出端和第二输出端连接,用于在第二控制端的控制下,向第一输出端和第二输出端提供第二控制端的信号。8.根据权利要求7所述的移位寄存器,其特征在于,所述触控控制子电路包括:第十六晶体管;所述第十六晶体管的控制极与第一控制端连接,第一极与第二电源端,第二极与第一输出端和第二输出端连接;所述显示控制子电路包括:第十七晶体管;所述第十七晶体管的控制极和第一极与第二控制端连接,第二极与第一输出端和第二输出端连接。9.根据权利要求1所述的移位寄存器,其特征在于,还包括:第一节点控制子电路、下拉子电路、复位子电路、第二输入子电路、第二节点控制子电路、触控控制子电路和显示控制子电路;所述第一输入子电路包括:第一晶体管;所述上拉子电路包括:第二晶体管、第三晶体管、第四晶体管和第...

【专利技术属性】
技术研发人员:刘鹏樊君刘雨生刘白灵张寒王珍乔赟王争奎丛乐乐李梅
申请(专利权)人:京东方科技集团股份有限公司鄂尔多斯市源盛光电有限责任公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1