移位寄存器单元、驱动方法、栅极驱动电路及显示装置制造方法及图纸

技术编号:18459694 阅读:22 留言:0更新日期:2018-07-18 13:03
本发明专利技术公开了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置,属于显示技术领域。该移位寄存器单元包括:输入模块、输出模块、下拉控制模块和下拉模块;输入模块用于在来自第一时钟信号端的第一时钟信号的控制下,向上拉节点输入来自输入信号端的输入信号;输出模块用于在上拉节点的控制下,向输出端输入来自第二时钟信号端的第二时钟信号;下拉控制模块用于在第一时钟信号的控制下,向下拉节点输入第一时钟信号,以及,在上拉节点的控制下,向下拉节点输入来自电源端的电源信号;下拉模块用于在下拉节点的控制下,向输出端输入电源信号。本发明专利技术减少了栅极驱动电路在显示装置中所占用的版图面积,有利于窄边框的实现。

Shift register unit, driving method, grid driving circuit and display device

The invention discloses a shift register unit, a driving method, a grid driving circuit and a display device, belonging to the display technology field. The shift register unit includes the input module, the output module, the drop-down control module and the drop-down module. The input module is used to input the input signal from the input signal to the up pull node under the control of the first clock signal from the first clock signal end, and the output module is used to transmit the output module under the control of the up pull node. The outlet input is input from the second clock signal from the second clock signal end; the drop-down control module inputs the first clock signal to the drop-down node under the control of the first clock signal and, under the control of the pull-down node, input the power supply signal from the power supply to the drop-down node; the drop-down module is used to control the drop-down node. Under the system, the power supply signal is input to the output end. The invention reduces the layout area occupied by the gate drive circuit in the display device, and is beneficial to the realization of the narrow frame.

【技术实现步骤摘要】
移位寄存器单元、驱动方法、栅极驱动电路及显示装置
本专利技术涉及显示
,特别涉及一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置。
技术介绍
显示装置在显示图像时,需要利用栅极驱动电路(英文:GateDriveronArray;简称:GOA)对像素单元进行扫描,栅极驱动电路(也称移位寄存器)包括多个级联的移位寄存器单元,每个移位寄存器单元对应一行像素单元,由多个移位寄存器单元实现对显示装置的像素单元的逐行扫描驱动,以显示图像。但随着显示装置中像素单元数目的提高,栅极驱动电路在一帧时间内所需扫描的行数增加,以及对超窄边框显示装置的需求,这就要求移位寄存器单元的版图面积要更小。相关技术中有一种移位寄存器单元,它通常通过多个晶体管和电容器来控制电路输出信号的电位的高低。但是,相关技术中每个移位寄存器单元所包括的元件较多,导致栅极驱动电路在显示装置中所占用的版图面积较大。
技术实现思路
本专利技术提供了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置,可以解决相关技术中每个移位寄存器单元所包括的元件较多,导致栅极驱动电路在显示装置中所占用的版图面积较大的问题。所述技术方案如下:第一方面,提供了一种移位寄存器单元,所述移位寄存器单元包括:输入模块、输出模块、下拉控制模块和下拉模块;所述输入模块分别与输入信号端、第一时钟信号端和上拉节点连接,所述输入模块用于在来自所述第一时钟信号端的第一时钟信号的控制下,向所述上拉节点输入来自所述输入信号端的输入信号;所述输出模块分别与第二时钟信号端、所述上拉节点和输出端连接,所述输出模块用于在所述上拉节点的控制下,向所述输出端输入来自所述第二时钟信号端的第二时钟信号;所述下拉控制模块分别与所述第一时钟信号端、所述上拉节点、电源端和下拉节点连接,所述下拉控制模块用于在所述第一时钟信号的控制下,向所述下拉节点输入所述第一时钟信号,以及,在所述上拉节点的控制下,向所述下拉节点输入来自所述电源端的电源信号;所述下拉模块分别与所述电源端、所述下拉节点和所述输出端连接,所述下拉模块用于在所述下拉节点的控制下,向所述输出端输入所述电源信号。可选地,所述输入模块包括:第一晶体管;所述第一晶体管的栅极与所述第一时钟信号端连接,所述第一晶体管的第一极与所述输入信号端连接,所述第一晶体管的第二极与所述上拉节点连接。可选地,所述输出模块包括:第二晶体管;所述第二晶体管的栅极与所述上拉节点连接,所述第二晶体管的第一极与所述第二时钟信号端连接,所述第二晶体管的第二极与所述输出端连接。可选地,所述输出模块还包括:第一电容器;所述第一电容器的一端与所述上拉节点连接,所述第一电容器的另一端与所述输出端连接。可选地,所述下拉控制模块包括:第一控制子模块和第二控制子模块;所述第一控制子模块分别与所述上拉节点、所述下拉节点和所述电源端连接,所述第一控制子模块用于在所述上拉节点的控制下,向所述下拉节点输入所述电源信号;所述第二控制子模块分别与所述第一时钟信号端和所述下拉节点连接,所述第二控制子模块用于在所述第一时钟信号的控制下,向所述下拉节点输入所述第一时钟信号。可选地,所述第一控制子模块包括:第三晶体管;所述第三晶体管的栅极与所述上拉节点连接,所述第三晶体管的第一极与所述电源端连接,所述第三晶体管的第二极与所述下拉节点连接;所述第二控制子模块包括:第四晶体管;所述第四晶体管的栅极和第一极均与所述第一时钟信号端连接,所述第四晶体管的第二极与所述下拉节点连接。可选地,所述下拉控制模块还包括:第二电容器;所述第二电容器的一端与所述下拉节点连接,所述第二电容器的另一端与所述电源端连接。可选地,所述下拉模块包括:第五晶体管;所述第五晶体管的栅极与所述下拉节点连接,所述第五晶体管的第一极与所述电源端连接,所述第五晶体管的第二极与所述输出端连接。第二方面,提供了一种移位寄存器单元的驱动方法,所述方法用于驱动第一方面任一所述的移位寄存器单元,所述移位寄存器单元包括:输入模块、输出模块、下拉控制模块和下拉模块,所述方法包括:充电阶段、输出阶段、复位阶段和保持阶段;所述充电阶段中,第一时钟信号端输出的第一时钟信号的电位为有效电位,输入信号端输出的输入信号的电位为有效电位,所述输入模块在所述第一时钟信号的控制下,向上拉节点输入处于有效电位的输入信号;所述输出阶段中,第二时钟信号端输出的第二时钟信号的电位为有效电位,所述上拉节点的电位为有效电位,所述输出模块在所述上拉节点的控制下,向输出端输入处于有效电位的第二时钟信号;所述复位阶段中,所述第二时钟信号的电位为无效电位,所述上拉节点的电位为有效电位,所述输出模块在所述上拉节点的控制下,向所述输出端输入处于无效电位的第二时钟信号;所述保持阶段中,所述第一时钟信号的电位为有效电位,所述输入信号的电位为无效电位,电源端输出的电源信号的电位为无效电位,所述输入模块在所述第一时钟信号的控制下,向所述上拉节点输入处于无效电位的输入信号;所述下拉控制模块在所述第一时钟信号的控制下,向所述下拉节点输入处于有效电位的第一时钟信号;所述下拉模块在所述下拉节点的控制下,向所述输出端输入处于无效电位的电源信号。可选地,所述下拉控制模块包括:第一控制子模块和第二控制子模块,所述所述方法还包括:在所述充电阶段中,所述第一控制子模块在处于有效电位的上拉节点的控制下,向所述下拉节点输入处于无效电位的电源信号,以及,所述第二控制子模块在处于有效电位的第一时钟信号的控制下,向所述下拉节点输入处于有效电位的第一时钟信号,以控制所述下拉节点的电位为无效电位。第三方面,提供了一种栅极驱动电路,所述栅极驱动电路包括:多个级联的第一方面任一所述的移位寄存器单元。可选地,所述多个级联的移位寄存器单元中,第j个移位寄存器单元的输出端与第j+1个移位寄存器单元的输入信号端连接,所述j为正整数。第四方面,提供了一种显示装置,所述显示装置包括第一方面所述的栅极驱动电路。第五方面,提供了一种存储介质,所述存储介质内存储有计算机程序,所述计算机程序被处理器执行时实现第二方面所述的移位寄存器单元的控制方法。本专利技术提供的技术方案带来的有益效果是:本专利技术提供了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置,该移位寄存器单元中包括输入模块、输出模块、下拉控制模块和下拉模块,该移位寄存器单元的电路结构较为简单,且该移位寄存器单元中的输入模块能够根据输入信号的电位对上拉节点进行充电和复位,无需额外设置对上拉节点进行复位的电路,相较于相关技术,减少了移位寄存器单元中的元件数和信号线占用的空间,进而有效减少了栅极驱动电路在显示装置中所占用的版图面积,有利于窄边框的实现。附图说明为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本专利技术实施例提供的一种移位寄存器单元的结构示意图;图2是本专利技术实施例提供的另一种移位寄存器单元的结构示意图;图3是本专利技术实施例提供的又一种移位寄存器单元的结构示意图;图4是本专利技术实施例提供的再一种移位寄存器单元的结构示意图;图5是本发本文档来自技高网...

【技术保护点】
1.一种移位寄存器单元,其特征在于,所述移位寄存器单元包括:输入模块、输出模块、下拉控制模块和下拉模块;所述输入模块分别与输入信号端、第一时钟信号端和上拉节点连接,所述输入模块用于在来自所述第一时钟信号端的第一时钟信号的控制下,向所述上拉节点输入来自所述输入信号端的输入信号;所述输出模块分别与第二时钟信号端、所述上拉节点和输出端连接,所述输出模块用于在所述上拉节点的控制下,向所述输出端输入来自所述第二时钟信号端的第二时钟信号;所述下拉控制模块分别与所述第一时钟信号端、所述上拉节点、电源端和下拉节点连接,所述下拉控制模块用于在所述第一时钟信号的控制下,向所述下拉节点输入所述第一时钟信号,以及,在所述上拉节点的控制下,向所述下拉节点输入来自所述电源端的电源信号;所述下拉模块分别与所述电源端、所述下拉节点和所述输出端连接,所述下拉模块用于在所述下拉节点的控制下,向所述输出端输入所述电源信号。

【技术特征摘要】
1.一种移位寄存器单元,其特征在于,所述移位寄存器单元包括:输入模块、输出模块、下拉控制模块和下拉模块;所述输入模块分别与输入信号端、第一时钟信号端和上拉节点连接,所述输入模块用于在来自所述第一时钟信号端的第一时钟信号的控制下,向所述上拉节点输入来自所述输入信号端的输入信号;所述输出模块分别与第二时钟信号端、所述上拉节点和输出端连接,所述输出模块用于在所述上拉节点的控制下,向所述输出端输入来自所述第二时钟信号端的第二时钟信号;所述下拉控制模块分别与所述第一时钟信号端、所述上拉节点、电源端和下拉节点连接,所述下拉控制模块用于在所述第一时钟信号的控制下,向所述下拉节点输入所述第一时钟信号,以及,在所述上拉节点的控制下,向所述下拉节点输入来自所述电源端的电源信号;所述下拉模块分别与所述电源端、所述下拉节点和所述输出端连接,所述下拉模块用于在所述下拉节点的控制下,向所述输出端输入所述电源信号。2.根据权利要求1所述的移位寄存器单元,其特征在于,所述输入模块包括:第一晶体管;所述第一晶体管的栅极与所述第一时钟信号端连接,所述第一晶体管的第一极与所述输入信号端连接,所述第一晶体管的第二极与所述上拉节点连接。3.根据权利要求1或2所述的移位寄存器单元,其特征在于,所述输出模块包括:第二晶体管;所述第二晶体管的栅极与所述上拉节点连接,所述第二晶体管的第一极与所述第二时钟信号端连接,所述第二晶体管的第二极与所述输出端连接。4.根据权利要求3所述的移位寄存器单元,其特征在于,所述输出模块还包括:第一电容器;所述第一电容器的一端与所述上拉节点连接,所述第一电容器的另一端与所述输出端连接。5.根据权利要求1或2所述的移位寄存器单元,其特征在于,所述下拉控制模块包括:第一控制子模块和第二控制子模块;所述第一控制子模块分别与所述上拉节点、所述下拉节点和所述电源端连接,所述第一控制子模块用于在所述上拉节点的控制下,向所述下拉节点输入所述电源信号;所述第二控制子模块分别与所述第一时钟信号端和所述下拉节点连接,所述第二控制子模块用于在所述第一时钟信号的控制下,向所述下拉节点输入所述第一时钟信号。6.根据权利要求5所述的移位寄存器单元,其特征在于,所述第一控制子模块包括:第三晶体管;所述第三晶体管的栅极与所述上拉节点连接,所述第三晶体管的第一极与所述电源端连接,所述第三晶体管的第二极与所述下拉节点连接;所述第二控制子模块包括:第四晶体管;所述第四晶体管的栅极和第一极均与所述第一时钟信号端连接,所述第四晶体管的第二极与所述下拉节点连接。7.根据权利要求5所述的移位寄存器单元,其特征在...

【专利技术属性】
技术研发人员:陶健王栋李红敏王书锋
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1