移位寄存器单元、驱动方法、栅极驱动电路和显示装置制造方法及图纸

技术编号:18459692 阅读:28 留言:0更新日期:2018-07-18 13:03
本发明专利技术提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。所述移位寄存器单元包括上拉节点控制模块、下拉节点控制模块和输出模块;所述移位寄存器单元还包括:上拉节点电位维持模块,与上拉节点、下拉节点、栅极驱动信号输出端、第一电平输入端和第二电平输入端连接,用于在上拉节点、所拉节点和栅极驱动信号输出端的控制下,在触控时间段控制导通第二电平输入端与上拉节点之间的通路,以维持上拉节点的电位为第二电平。本发明专利技术能防止在触控时间段上拉节点的电位由于漏电而降低,增加栅极驱动电路的稳定性。

Shift register unit, driving method, grid driving circuit and display device

The invention provides a shift register unit, a driving method, a grid driving circuit and a display device. The shift register unit includes a pull up node control module, a drop-down node control module, and an output module. The shift register unit also includes a pull up node potential maintenance module, which is connected to a pull node, a drop-down node, a gate drive signal output end, a first level input end and a second level input terminal. Under the control of the pullup node, the pull node and the gate drive signal output terminal, the path between the second level input terminal and the pullup node is controlled in the touch time period to maintain the second level of the pull-up node. The invention can prevent the potential of pulling the node in the touch time period because of leakage, and increases the stability of the gate drive circuit.

【技术实现步骤摘要】
移位寄存器单元、驱动方法、栅极驱动电路和显示装置
本专利技术涉及显示驱动
,尤其涉及一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置。
技术介绍
现有的触控显示装置中的栅极驱动电路包括多个相互级联的移位寄存器单元。现有的移位寄存器单元在工作时,显示驱动时间段包括输入阶段、输出阶段、复位阶段和输出截止保持阶段,在输入阶段和输出阶段之间设置有触控时间段。现有的移位寄存器单元在工作时,在所述触控时间段内,所述移位寄存器单元中的上拉节点的电位会由于漏电而降低,导致栅极输出信号驱动能力减弱,对应显示区像素充电不充分,产生暗线横纹不良。
技术实现思路
本专利技术的主要目的在于提供一种移位寄存器单元、驱动方法、栅极驱动电路和显示装置,解决现有技术中显示装置包括的移位寄存器单元中的上拉节点的电位在触控时间段由于漏电而降低,从而降低栅极驱动电路输出的栅极驱动信号的驱动能力,使得TDDI(TouchandDisplayDriverIntegration,触控与显示驱动器集成)进出触控时间段时出现的横纹不良的问题。为了达到上述目的,本专利技术提供了一种移位寄存器单元,包括上拉节点控制模块、下拉节点控制模块和输出模块;所述输出模块与上拉节点、下拉节点、栅极驱动信号输出端、第一电平输入端和时钟信号输入端连接;所述移位寄存器单元还包括:上拉节点电位维持模块,与所述上拉节点、所述下拉节点、所述栅极驱动信号输出端、所述第一电平输入端和第二电平输入端连接,用于在所述上拉节点、所述下拉节点和所述栅极驱动信号输出端的控制下,在触控时间段控制导通所述第二电平输入端与所述上拉节点之间的通路,以维持所述上拉节点的电位为第二电平。实施时,所述上拉节点电位维持模块包括:第一节点控制子模块,与第一节点、所述第二电平输入端、所述栅极驱动信号输出端和所述第一电平输入端连接,用于在所述栅极驱动信号输出端的控制下控制所述第一节点的电位;第二节点控制子模块,与所述下拉节点、第二节点和所述第一电平输入端连接,用于在所述下拉节点的控制下,控制导通或断开所述第二节点与所述第一电平输入端之间的连接;以及,通路控制子模块,与所述第一节点、所述第二节点、所述上拉节点和所述第二电平输入端连接,用于在所述上拉节点的控制下控制导通或断开所述第二节点与所述上拉节点之间的连接,在所述第一节点和所述第二节点的控制下控制导通或断开所述第二电平输入端与所述第二节点之间的通路。实施时,所述第一节点控制子模块包括:第一控制晶体管,栅极和第一极都与所述第二电平输入端连接,第二极与所述第一节点连接;以及,第二控制晶体管,栅极与所述栅极驱动信号输出端连接,第一极与所述第一节点连接,第二极与所述第一电平输入端连接;所述第二节点控制子模块包括:第三控制晶体管,栅极与所述下拉节点连接,第一极与所述第二节点连接,第二极与所述第一电平输入端连接。实施时,所述通路控制子模块包括:第四控制晶体管,栅极与所述第二节点连接,第一极与所述第二电平输入端连接;第五控制晶体管,栅极与所述第一节点连接,第一极与所述第二节点连接,第二极与所述第四控制晶体管的第二极连接;以及,第六控制晶体管,栅极和第一极都与所述上拉节点连接,第二极与所述第二节点连接。实施时,所述输出模块与上拉节点、下拉节点、栅极驱动信号输出端、第一电平输入端和时钟信号输入端连接,用于在所述上拉节点的控制下控制导通或断开所述栅极驱动信号输出端与所述时钟信号输入端之间的连接,在所述下拉节点的控制下控制导通或断开所述栅极驱动信号输出端与所述第一电平输入端之间的连接;所述上拉节点控制模块与输入端、复位端、上拉节点、下拉节点、第一电压输入端、第二电压输出端和第一电平输入端连接,用于在所述输入端的控制下控制导通或断开所述上拉节点与所述第二电压输入端之间的连接,在所述复位端的控制下控制导通或断开所述上拉节点与所述第一电压输入端之间的连接,在所述下拉节点的控制控制导通或断开所述上拉节点与所述第一电平输入端之间的连接,并在显示驱动时间段包括的输出阶段控制自举拉升所述上拉节点的电位;所述下拉节点控制模块与所述上拉节点、所述下拉节点、所述第一电平输入端和第二电平输入端连接,用于在所述上拉节点的控制下控制所述下拉节点的电位。本专利技术还提供了一种移位寄存器单元的驱动方法,应用于上述的移位寄存器单元,特征在于,所述移位寄存器单元的驱动方法包括:在触控时间段,上拉节点电位维持模块在上拉节点、下拉节点和栅极驱动信号输出端的控制下,控制导通第二电平输入端与所述上拉节点之间的通路,以维持所述上拉节点的电位为第二电平。实施时,所述移位寄存器单元的驱动方法还包括:在显示驱动时间段包括的输入阶段,上拉节点电位维持模块在上拉节点、下拉节点和栅极驱动信号输出端的控制下,控制导通第二电平输入端与所述上拉节点之间的通路;在显示驱动时间段包括的输出阶段、复位阶段和输出截止保持阶段,上拉节点电位维持模块在上拉节点、下拉节点和栅极驱动信号输出端的控制下,控制断开第二电平输入端与所述上拉节点之间的通路。实施时,所述上拉节点电位维持模块包括第一节点控制子模块、第二节点控制子模块和通路控制子模块,所述在触控时间段,上拉节点电位维持模块在上拉节点、下拉节点和栅极驱动信号输出端的控制下,控制导通第二电平输入端与所述上拉节点之间的通路,以维持所述上拉节点的电位为第二电平步骤包括:在所述触控时间段,所述上拉节点的电位为第二电平,所述下拉节点的电位为第一电平,所述栅极驱动信号输出端输出第一电平,所述第一节点控制子模块在所述栅极驱动信号输出端的控制下控制所述第一节点的电位为第二电平,所述第二节点控制子模块在所述下拉节点的控制下控制断开所述第二节点与所述第一电平输入端之间的连接,所述通路控制子模块在所述上拉节点的控制下控制导通所述第二节点与所述上拉节点之间的连接,所述通路控制子模块在所述第一节点和所述第二节点的控制下控制导通所述第二节点与所述第二电平输入端之间的连接,以导通所述第二电平输入端与所述上拉节点之间的连接,从而维持所述上拉节点的电位为第二电平。本专利技术还提供了一种栅极驱动电路,包括多个级联的上述的移位寄存器单元。本专利技术还提供了一种显示装置,包括上述的栅极驱动电路。与现有技术相比,本专利技术所述的移位寄存器单元、驱动方法、栅极驱动电路和显示装置采用上拉节点电位维持模块在触控时间段通过控制上拉节点导通所述第二电平输入端与所述上拉节点之间的通路,以控制维持上拉节点的电位为第二电平,防止上拉节点的电位由于漏电而降低,增加栅极驱动电路的稳定性,改善TDDI(TouchandDisplayDriverIntegration,触控与显示驱动器集成)进出触控时间段时出现的横纹不良。附图说明图1是本专利技术实施例所述的移位寄存器单元的结构图;图2是本专利技术另一实施例所述的移位寄存器单元的结构图;图3是本专利技术又一实施例所述的移位寄存器单元的结构图;图4是本专利技术所述的移位寄存器单元的一具体实施例的电路图;图5是本专利技术如图4所示的移位寄存器单元的具体实施例的工作时序图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域本文档来自技高网...

【技术保护点】
1.一种移位寄存器单元,包括上拉节点控制模块、下拉节点控制模块和输出模块;所述输出模块与上拉节点、下拉节点、栅极驱动信号输出端、第一电平输入端和时钟信号输入端连接;其特征在于,所述移位寄存器单元还包括:上拉节点电位维持模块,与所述上拉节点、所述下拉节点、所述栅极驱动信号输出端、所述第一电平输入端和第二电平输入端连接,用于在所述上拉节点、所述下拉节点和所述栅极驱动信号输出端的控制下,在触控时间段控制导通所述第二电平输入端与所述上拉节点之间的通路,以维持所述上拉节点的电位为第二电平。

【技术特征摘要】
1.一种移位寄存器单元,包括上拉节点控制模块、下拉节点控制模块和输出模块;所述输出模块与上拉节点、下拉节点、栅极驱动信号输出端、第一电平输入端和时钟信号输入端连接;其特征在于,所述移位寄存器单元还包括:上拉节点电位维持模块,与所述上拉节点、所述下拉节点、所述栅极驱动信号输出端、所述第一电平输入端和第二电平输入端连接,用于在所述上拉节点、所述下拉节点和所述栅极驱动信号输出端的控制下,在触控时间段控制导通所述第二电平输入端与所述上拉节点之间的通路,以维持所述上拉节点的电位为第二电平。2.如权利要求1所述的移位寄存器单元,其特征在于,所述上拉节点电位维持模块包括:第一节点控制子模块,与第一节点、所述第二电平输入端、所述栅极驱动信号输出端和所述第一电平输入端连接,用于在所述栅极驱动信号输出端的控制下控制所述第一节点的电位;第二节点控制子模块,与所述下拉节点、第二节点和所述第一电平输入端连接,用于在所述下拉节点的控制下,控制导通或断开所述第二节点与所述第一电平输入端之间的连接;以及,通路控制子模块,与所述第一节点、所述第二节点、所述上拉节点和所述第二电平输入端连接,用于在所述上拉节点的控制下控制导通或断开所述第二节点与所述上拉节点之间的连接,在所述第一节点和所述第二节点的控制下控制导通或断开所述第二电平输入端与所述第二节点之间的通路。3.如权利要求2所述的移位寄存器单元,其特征在于,所述第一节点控制子模块包括:第一控制晶体管,栅极和第一极都与所述第二电平输入端连接,第二极与所述第一节点连接;以及,第二控制晶体管,栅极与所述栅极驱动信号输出端连接,第一极与所述第一节点连接,第二极与所述第一电平输入端连接;所述第二节点控制子模块包括:第三控制晶体管,栅极与所述下拉节点连接,第一极与所述第二节点连接,第二极与所述第一电平输入端连接。4.如权利要求2所述的移位寄存器单元,其特征在于,所述通路控制子模块包括:第四控制晶体管,栅极与所述第二节点连接,第一极与所述第二电平输入端连接;第五控制晶体管,栅极与所述第一节点连接,第一极与所述第二节点连接,第二极与所述第四控制晶体管的第二极连接;以及,第六控制晶体管,栅极和第一极都与所述上拉节点连接,第二极与所述第二节点连接。5.如权利要求1至4中任一权利要求所述的移位寄存器单元,其特征在于,所述输出模块与上拉节点、下拉节点、栅极驱动信号输出端、第一电平输入端和时钟信号输入端连接,用于在所述上拉节点的控制下控制导通或断开所述栅极驱动信号输出端与所述时钟信号输入端之间的连接,在所述下拉节点的控制下控制导通或断开所述栅极驱动信号输出端与所述第一电平输入端之间的连接;所述上拉节点控制模块与输入端、复位端、上拉节点、下拉节点、第一电压输...

【专利技术属性】
技术研发人员:冯思林唐锋景董职福
申请(专利权)人:合肥京东方光电科技有限公司京东方科技集团股份有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1