引线框架、引线框架阵列及封装体制造技术

技术编号:18448799 阅读:27 留言:0更新日期:2018-07-14 11:56
本实用新型专利技术提供一种引线框架、引线框架阵列及封装体。所述引线框架包括两个用于放置芯片的基岛,每个基岛具有一与该基岛连接的第一类型引脚,引线框架还包括至少两个能够与芯片采用金属引线连接的第二类型引脚,至少一第一类型引脚的宽度大于第二类型引脚的宽度,至少一第一类型引脚远离所述基岛的一端的切筋处具有一狭长缺口,狭长缺口将该第一类型引脚的端部分割为两部分,在引线框架被塑封体封装后,第一类型引脚具有狭长缺口的部分突出于塑封体。本实用新型专利技术优点是,减小第一类型引脚在切筋处的应力,解决了不易切筋成型的难题,同时避免了塑封体暗裂的风险。

Lead frame, lead frame array and package

The utility model provides a lead frame, a lead frame array and a packaging body. The lead frame includes two base islands for placing the chip, each base island has a first type pin connected to the base Island, and the lead frame also includes at least two of the second types of pins that can be connected to the metal lead with the chip, at least the width of the first type pin is greater than the width of the second type pin. A first type pin has a long narrow gap at the end of the base Island, and the narrow gap divides the end of the first type pin into two parts. After the lead frame is encapsulated by the plastic seal, the first type pin has a long and narrow gap, which is prominent in the plastic seal. The utility model has the advantages of reducing the stress at the cutting edge of the first type pin, solving the difficult problem of cutting the reinforcement and avoiding the risk of the dark crack of the plastic seal.

【技术实现步骤摘要】
引线框架、引线框架阵列及封装体
本技术涉及半导体封装领域,尤其涉及一种引线框架、引线框架阵列及封装体。
技术介绍
低成本超薄型高散热型贴片封装一直是半导体封装的开发方向,随着芯片工艺技术的进步,芯片面积越来越小,因此封装体也因芯片面积的变化经历了大封装体、大芯片;大封装体、小芯片;小封装体、小芯片这三个发展阶段,同时也产生了SOP、ESOP、DFN、QFN、SOT等封装类型。随着国家大力倡导环保节能,扶持LED照明行业,LED照明迎来了春天,LED驱动技术创新突飞猛进,LED芯片面积越来越小,功率越来越大,使用环境越来越极限,散热要求越来越高,市场竞争日益激烈,成本竞争尤为突出。传统的贴片封装类型的缺点在于,有的封装体的基岛面积小,但散热性不佳;有的封装体的散热性好,但基岛面积大,芯片面积小,回流焊后有可靠性风险,同时性价比不高,因此,传统的贴片封装类型无法满足封装体低成本、超薄型、高散热性能的要求。因此,亟需一种新型的引线框架阵列及封装体来克服现有的产品存在的缺点。
技术实现思路
本技术所要解决的技术问题是,提供一种引线框架、引线框架阵列及封装体,其能够减小第一类型引脚切筋成型的应力,同时能够避免了塑封体暗裂的风险。为了解决上述问题,本技术提供了一种引线框架,包括两个用于放置芯片的基岛,每个基岛具有一与该基岛连接的第一类型引脚,所述引线框架还包括至少两个能够与所述芯片采用金属引线连接的第二类型引脚,至少一所述第一类型引脚的宽度大于所述第二类型引脚的宽度,至少一所述第一类型引脚远离所述基岛的一端的切筋处具有一狭长缺口,所述狭长缺口将该第一类型引脚的端部分割为两部分,在所述引线框架被塑封体封装后,所述第一类型引脚具有所述狭长缺口的部分突出于所述塑封体。在一实施例中,所述两个基岛分别为一大基岛及一小基岛,与所述大基岛连接第一类型引脚的宽度大于与所述小基岛连接的第一类型引脚的宽度,与所述大基岛连接第一类型引脚具有所述狭长缺口。在一实施例中,一个所述第一类型引脚的宽度大于所述第二类型引脚的宽度,另一个所述第一类型引脚的宽度小于或等于所述第二类型引脚的宽度。在一实施例中,所述基岛包括用于放置芯片的芯片区及所述芯片区之外的空白区,在所述空白区设置有至少一个锁模孔,所述锁模孔用于增强所述引线框架与封装塑封体的结合力。在一实施例中,所述锁模孔设置在所述空白区与所述第一类型引脚连接的一侧和/或设置在所述空白区未与所述第一类型引脚连接的一侧。在一实施例中,所述第一类型引脚与所述第二类型引脚分别设置在两个所述基岛的两侧。在一实施例中,所述狭长缺口的宽度是该第一类型引脚的宽度的0.13~0.24倍。本技术还提供一种引线框架阵列,包括多个如上述的引线框架,多个引线框架之间通过框架连筋连接,所述第一类型引脚远离所述基岛的一端与所述框架连筋连接。本技术还提供一种封装体,包括一引线框架、至少两个芯片及塑封所述引线框架及所述芯片的塑封体;所述引线框架包括两个基岛,每个基岛具有一与该基岛连接的第一类型引脚,所述引线框架还包括至少两个能够分别与每一基岛或每一所述芯片采用金属引线连接的第二类型引脚,至少一所述第一类型引脚的宽度大于或等于所述第二类型引脚的宽度,至少一所述第一类型引脚具有一狭长缺口,所述狭长缺口将该第一类型引脚的端部分割为两部分;所述芯片分别设置在每一基岛上,所述第二类型引脚分别与每一基岛或每一芯片通过金属引线连接;所述第一类型引脚具有狭长缺口的一端及所述第二类型引脚突出于所述塑封体。在一实施例中,所述两个基岛分别为一大基岛及一小基岛,与所述大基岛连接第一类型引脚的宽度大于与所述小基岛连接的第一类型引脚的宽度,与所述大基岛连接第一类型引脚突出于所述引线框架的封装线的部分具有所述狭长缺口。在一实施例中,一个所述第一类型引脚的宽度大于或等于所述第二类型引脚的宽度,另一个所述第一类型引脚的宽度小于或等于所述第二类型引脚的宽度。在一实施例中,所述基岛包括用于放置芯片的芯片区及所述芯片区之外的空白区,在所述空白区设置有至少一个锁模孔,所述锁模孔用于增强所述引线框架与封装塑封体的结合力。在一实施例中,所述锁模孔设置在所述空白区与所述第一类型引脚连接的一侧和/或设置在所述空白区未与所述第一类型引脚连接的一侧。在一实施例中,所述第一类型引脚与所述第二类型引脚分别设置在两个所述基岛的两侧。在一实施例中,所述狭长缺口的宽度是该第一类型引脚的宽度的0.13~0.24倍。本技术的优点在于,在保证第一类型引脚散热性能的前提下,在加宽的第一类型引脚与框架连筋的连接处设置狭长缺口,在所述第一类型引脚的切筋处,所述狭长缺口将第一类型引脚分割为两部分,减小了第一类型引脚在切筋处的应力,解决了不易切筋成型的难题,同时避免了塑封体暗裂的风险。附图说明图1是本技术引线框架的第一实施例的平面结构示意图;图2是本技术引线框架的第二实施例的平面结构示意图;图3是本技术引线框架的第三实施例的平面结构示意图;图4本技术引线框架阵列的平面结构示意图;图5A是本技术封装体的第一实施例的俯视结构示意图;图5B是本技术封装体的第一实施例的侧视结构示意图;图5C是本技术封装体的第一实施例的另一结构示意图;图6是本技术封装体的第二实施例的结构示意图。具体实施方式下面结合附图对本技术提供的引线框架、引线框架阵列及封装体的具体实施方式做详细说明。图1是本技术引线框架的第一实施例的平面结构示意图。请参见图1所示,本技术引线框架10在与芯片20(标示于图5C中)塑封后能够形成一个独立的封装体,其中引线框架10的封装线40采用虚线框示意性标示出。所述引线框架10包括两个基岛11,每个基岛11具有一与该基岛11连接的第一类型引脚12。所述引线框架10还包括至少两个能够与所述所述基岛11或所述芯片20采用金属引线21连接的第二类型引脚13。在第一实施例中,示意性地绘示出三个第二类型引脚13,所述第一类型引脚12与所述第二类型引脚13分别设置于两个所述基岛11的两侧,在其他实施例中,所述第二类型引脚13数目不限,只要满足本技术的目的即可。在每个所述基岛11的表面能够放置至少一个芯片20。对于多芯片封装,一个所述基岛11的表面能够放置两个芯片、三个芯片、甚至四个芯片。每一所述第一类型引脚12与每一所述基岛11连接,其作为所述基岛11的主散热引脚和功能性引脚与外界电连接。所述第二类型引脚13不与所述基岛11直接连接,其能够与所述基岛11或设置在基岛11上的芯片20采用金属引线21(标示于图5C中)连接,所述第二类型引脚13作为后续封装体的功能性引脚与外界电连接。多个所述第二类型引脚13可分别连接在每个基岛11和/或每个芯片20上。每个基岛11和/或每个芯片上连接的第二类型引脚的个数根据实际需要来设置,可以相同也可以不同。例如,在本实施例中,一个第二类型引脚13与一个基岛11上的芯片20连接,另外两个第二类型引脚13与另一个基岛11上的芯片连接。在其他实现方式中,所述第一类型引脚12与所述基岛11或设置在基岛11上的芯20片也可以采用金属引线21连接。至少一所述第一类型引脚12的宽度大于所述第二类型引脚13的宽度。在本实用新本文档来自技高网...

【技术保护点】
1.一种引线框架,其特征在于,所述引线框架包括两个用于放置芯片的基岛,每个基岛具有一与该基岛连接的第一类型引脚,所述引线框架还包括至少两个能够与所述芯片采用金属引线连接的第二类型引脚,至少一所述第一类型引脚的宽度大于所述第二类型引脚的宽度,至少一所述第一类型引脚远离所述基岛的一端的切筋处具有一狭长缺口,所述狭长缺口将该第一类型引脚的端部分割为两部分,在所述引线框架被塑封体封装后,所述第一类型引脚具有所述狭长缺口的部分突出于所述塑封体。

【技术特征摘要】
1.一种引线框架,其特征在于,所述引线框架包括两个用于放置芯片的基岛,每个基岛具有一与该基岛连接的第一类型引脚,所述引线框架还包括至少两个能够与所述芯片采用金属引线连接的第二类型引脚,至少一所述第一类型引脚的宽度大于所述第二类型引脚的宽度,至少一所述第一类型引脚远离所述基岛的一端的切筋处具有一狭长缺口,所述狭长缺口将该第一类型引脚的端部分割为两部分,在所述引线框架被塑封体封装后,所述第一类型引脚具有所述狭长缺口的部分突出于所述塑封体。2.根据权利要求1所述的引线框架,其特征在于,所述两个基岛分别为一大基岛及一小基岛,与所述大基岛连接第一类型引脚的宽度大于与所述小基岛连接的第一类型引脚的宽度,与所述大基岛连接第一类型引脚具有所述狭长缺口。3.根据权利要求1所述的引线框架,其特征在于,一个所述第一类型引脚的宽度大于所述第二类型引脚的宽度,另一个所述第一类型引脚的宽度小于或等于所述第二类型引脚的宽度。4.根据权利要求1所述的引线框架,其特征在于,所述基岛包括用于放置芯片的芯片区及所述芯片区之外的空白区,在所述空白区设置有至少一个锁模孔,所述锁模孔用于增强所述引线框架与封装塑封体的结合力。5.根据权利要求4所述的引线框架,其特征在于,所述锁模孔设置在所述空白区与所述第一类型引脚连接的一侧和/或设置在所述空白区未与所述第一类型引脚连接的一侧。6.根据权利要求1所述的引线框架,其特征在于,所述第一类型引脚与所述第二类型引脚分别设置在两个所述基岛的两侧。7.根据权利要求1所述的引线框架,其特征在于,所述狭长缺口的宽度是该第一类型引脚的宽度的0.13~0.24倍。8.一种引线框架阵列,其特征在于,包括多个如权利要求1-7任一项所述的引线框架,多个引线框架之间通过框架连筋连接,所述第一类型引脚远离所述基岛的一端与所述框架连...

【专利技术属性】
技术研发人员:胡黎强孙顺根李阳德陈家旺
申请(专利权)人:上海晶丰明源半导体股份有限公司
类型:新型
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1