一种应用于电视的开机方法、系统及电视技术方案

技术编号:18444618 阅读:30 留言:0更新日期:2018-07-14 10:15
本发明专利技术实施例公开一种应用于电视的开机方法、系统及电视,应用该方法的电视在FPGA中内置有接口装置,并且该电视中设置有MCU、第一存储芯片和第二存储芯片。该方法中,首先FPGA加载第一存储芯片中存储的FPGA配置文件,并在结束加载后生成加载完成信号;MCU在检测到加载完成信号后,控制FPGA执行复位操作,并在接收到所述FPGA反馈的复位完成信号后,将复位完成信号传输至接口装置;所述接口装置在接收到加载完成信号和复位完成信号后,读取第二存储芯片中存储的参数信息,将该参数信息配置到FPGA内置的寄存器中。通过本发明专利技术实施例公开的方案能够减少将参数信息传输至FPGA内置的寄存器的过程中耗费的时间,从而减少电视在开机过程中所需的时间,提高开机速度。

A boot method, system and TV set for TV application

The embodiment of the invention discloses an opening method, a system and a TV used for television. The TV in the method is equipped with an interface device in the FPGA, and the TV is provided with a MCU, a first storage chip and a second storage chip. In this method, first FPGA loads the FPGA configuration file stored in the first storage chip and generates a load completion signal after the end of the load; MCU controls the FPGA to perform the reset operation after the loading completion signal is detected, and the reset completion signal is transmitted to the interface device after receiving the reset completion signal of the FPGA feedback. The interface device reads the parameter information stored in the second memory chip after receiving the loading completion signal and the reset completion signal, and configuring the parameter information to the FPGA built-in register. The scheme disclosed by the embodiment of the invention can reduce the time spent in transmitting the parameter information to the built-in register of the FPGA, thus reducing the time needed in the opening process of the TV and increasing the speed of the opening.

【技术实现步骤摘要】
一种应用于电视的开机方法、系统及电视
本专利技术涉及电视
,尤其涉及一种应用于电视的开机方法、系统及电视。
技术介绍
随着电视技术的发展,多种尺寸的显示屏应运而生,以满足不同的观看需求。其中,目前电视中较大的显示屏的尺寸能够达到100寸。但是,在某些场所(例如礼堂等公共展示场所)中,往往需要更大尺寸的显示屏。这种情况下,可将多台电视互相拼接,通过拼接后的电视获取大尺寸的显示屏。例如,可将12台电视进行4x3的拼接,每台电视的显示屏显示部分画面,12台电视的显示屏所显示的画面共同构成整幅画面。另外,在将多台电视进行拼接的方案中,受到当前工艺技术的限制,每台电视的显示屏接收到的视频信号的亮度及均匀度无法达到高度统一,造成拼接后的显示屏的整体视觉效果较差。为了解决这一问题,还需要各台电视在开机过程还要进行相应调节。参见图1所示的结构示意图,电视通常采用“系统级芯片10(SystemonChip,SOC)+现场可编程逻辑门阵列20(FieldProgrammableGateArray,FPGA)+显示屏30”的系统结构。并且,电视中还设置有用于存储FPGA配置文件的第一存储芯片40(例如flash)、第二存储芯片50(例如flash)和微控制单元60(MicrocontrollerUnit,MCU),第一存储芯片40和第二存储芯片50均设置在FPGA20的外部,并且第一存储芯片40与FPGA相连接,MCU分别与FPGA和第二存储芯片50相连接。这种情况下,电视在接收到开机信号后,会根据显示屏当前的显示效果,采集显示信息,根据所述显示信息生成相应的参数信息,并将所述参数信息存储至第二存储芯片50中;然后,FPGA加载第一存储芯片中的FPGA配置文件;MCU在检测到FPGA完成FPGA配置文件的加载后,读取第二存储芯片50中的参数信息,并将参数信息传输至FPGA内置的寄存器中;在接收到SOC传输的视频信号后,FPGA根据预设的算法(例如Demura算法等)及寄存器中的参数信息,对视频信号的亮度及均匀度进行调节,再将调节后的视频信号传输至显示屏;在接收到视屏信号后,显示屏上电,并根据接收到的视频信号显示相应画面,整机进入工作状态。这种情况下,由于每台电视的显示屏接收到的视频信号均针对视频信号的亮度及均匀度进行了调节,从而提高了拼接的显示屏的整体视觉效果。但是,专利技术人在本申请的研究过程中发现,MCU在将第二存储芯片中的参数信息传输至FPGA内置的寄存器的过程中,耗费的时间较多,导致电视在开机过程中需要较长的时间,存在开机速度慢的问题。
技术实现思路
为了解决现有技术中,MCU在将第二存储芯片中存储中的参数信息传输至FPGA内置的寄存器的过程中,耗费时间较多,导致电视开机速度慢的问题,本专利技术公开一种应用于电视的开机方法、系统及电视。在本专利技术的第一方面,公开一种应用于电视的开机方法,所述电视的现场可编程逻辑门阵列FPGA中内置有接口装置,所述方法包括:FPGA加载所述电视的第一存储芯片中存储的FPGA配置文件,并在结束加载后生成加载完成信号;所述电视中内置的微控制单元MCU在检测到所述加载完成信号后,控制所述FPGA执行复位操作,并在接收到所述FPGA反馈的复位完成信号后,将所述复位完成信号传输至所述接口装置;所述接口装置在接收到所述加载完成信号和所述复位完成信号后,将从所述电视的第二存储芯片中读取到的参数信息配置到所述FPGA内置的寄存器中。可选的,所述第一存储芯片与所述第二存储芯片为两个独立的存储芯片;或者,所述第一存储芯片与所述第二存储芯片为同一个存储芯片。可选的,所述接口装置将从所述电视的第二存储芯片中读取到的参数信息配置到所述FPGA内置的寄存器中,包括:所述接口装置在接收到所述加载完成信号和所述复位完成信号后,检测所述FPGA是否完成复位;若所述接口装置确定所述FPGA完成复位,读取所述第二存储芯片中存储的参数信息;若所述接口装置读取到的所述参数信息为串行数据,将所述参数信息转换为并行数据;所述接口装置将转换后的参数信息传输至所述FPGA内置的寄存器中。可选的,若所述第一存储芯片与所述第二存储芯片为同一个存储芯片,所述接口装置根据预设的所述参数信息的存储地址,从所述第二存储芯片中读取所述参数信息;或者,所述接口装置检测所述FPGA配置文件的起始编码和结束编码,根据所述起始编码和结束编码确定所述参数信息在所述第二存储芯片中的存储地址,并根据所述参数信息在所述第二存储芯片中的存储地址读取所述参数信息。可选的,还包括:所述接口装置在将所述参数信息配置到所述FPGA内置的寄存器中之后,向所述MCU发送配置完成信号;所述MCU在接收到所述配置完成信号后,检测所述电视中系统级芯片SOC的状态,并在检测到所述SOC处于配置完成状态之后,触发所述FPGA接收所述SOC发送的视频信号,以便所述FPGA根据所述寄存器中的参数信息对接收到的视频信号进行处理。可选的,还包括:在所述FPGA接收到所述SOC发送的视频信号之后,所述MCU检测所述FPGA的通信接收模块的状态;若所述通信接收模块处于锁定状态,所述MCU触发所述FPGA向显示屏发送处理后的视频信号;若所述通信接收模块未处于锁定状态,所述MCU控制所述通信接收模块执行复位操作,并在所述通信接收模块复位成功后,触发所述FPGA向显示屏发送处理后的视频信号。在本专利技术的第二方面,公开一种应用于电视的开机系统,包括:内置有接口装置的现场可编程逻辑门阵列FPGA、微控制单元MCU、第一存储芯片和第二存储芯片;其中,所述FPGA用于加载所述第一存储芯片中存储的FPGA配置文件,并在结束加载后生成加载完成信号;所述MCU用于在检测到所述加载完成信号后,控制所述FPGA执行复位操作,并在接收到所述FPGA反馈的复位完成信号后,将所述复位完成信号传输至所述接口装置;所述接口装置用于在接收到所述加载完成信号和所述复位完成信号后,将从所述第二存储芯片中读取到的参数信息配置到所述FPGA内置的寄存器中。可选的,所述第一存储芯片与所述第二存储芯片为两个独立的存储芯片;或者,所述第一存储芯片与所述第二存储芯片为同一个存储芯片。可选的,所述接口装置包括:触发检测器件、信息读取器件、信息转换器件、信息传输器件和信息控制器件;其中,所述触发检测器件用于在接收到所述加载完成信号和所述复位完成信号后,检测所述FPGA是否完成复位;所述触发检测器件确定所述FPGA完成复位之后,触发所述信息读取器件,使所述信息读取器件读取所述第二存储芯片中存储的参数信息;若所述信息读取器件读取到的所述参数信息为串行数据,所述信息控制器件用于在检测到所述信息读取器件开始读取所述参数信息之后,触发所述信息转换器件,使所述信息转换器件将所述信息读取器件读取到的参数信息转换为并行数据;所述信息控制器件还用于在检测到所述信息转换器件完成转换之后,触发所述信息传输器件,使所述信息传输器件将转换后的参数信息传输至所述FPGA内置的寄存器中。在本专利技术的第三方面,公开一种电视,包括:如本专利技术第二方面所述的应用于电视的开机系统。采用本专利技术实施例公开的方案,能够通过内置在FPGA的接口装置将第二存储芯片中存储的参数信息配置到FPGA内置的寄存本文档来自技高网
...

【技术保护点】
1.一种应用于电视的开机方法,其特征在于,所述电视的现场可编程逻辑门阵列FPGA中内置有接口装置,所述方法包括:FPGA加载所述电视的第一存储芯片中存储的FPGA配置文件,并在结束加载后生成加载完成信号;所述电视中内置的微控制单元MCU在检测到所述加载完成信号后,控制所述FPGA执行复位操作,并在接收到所述FPGA反馈的复位完成信号后,将所述复位完成信号传输至所述接口装置;所述接口装置在接收到所述加载完成信号和所述复位完成信号后,将从所述电视的第二存储芯片中读取到的参数信息配置到所述FPGA内置的寄存器中。

【技术特征摘要】
1.一种应用于电视的开机方法,其特征在于,所述电视的现场可编程逻辑门阵列FPGA中内置有接口装置,所述方法包括:FPGA加载所述电视的第一存储芯片中存储的FPGA配置文件,并在结束加载后生成加载完成信号;所述电视中内置的微控制单元MCU在检测到所述加载完成信号后,控制所述FPGA执行复位操作,并在接收到所述FPGA反馈的复位完成信号后,将所述复位完成信号传输至所述接口装置;所述接口装置在接收到所述加载完成信号和所述复位完成信号后,将从所述电视的第二存储芯片中读取到的参数信息配置到所述FPGA内置的寄存器中。2.根据权利要求1所述的应用于电视的开机方法,其特征在于,所述第一存储芯片与所述第二存储芯片为两个独立的存储芯片;或者,所述第一存储芯片与所述第二存储芯片为同一个存储芯片。3.根据权利要求1所述的应用于电视的开机方法,其特征在于,所述接口装置将从所述电视的第二存储芯片中读取到的参数信息配置到所述FPGA内置的寄存器中,包括:所述接口装置在接收到所述加载完成信号和所述复位完成信号后,检测所述FPGA是否完成复位;若所述接口装置确定所述FPGA完成复位,读取所述第二存储芯片中存储的参数信息;若所述接口装置读取到的所述参数信息为串行数据,将所述参数信息转换为并行数据;所述接口装置将转换后的参数信息传输至所述FPGA内置的寄存器中。4.根据权利要求1至3任一项所述的应用于电视的开机方法,其特征在于,若所述第一存储芯片与所述第二存储芯片为同一个存储芯片,所述接口装置根据预设的所述参数信息的存储地址,从所述第二存储芯片中读取所述参数信息;或者,所述接口装置检测所述FPGA配置文件的起始编码和结束编码,根据所述起始编码和结束编码确定所述参数信息在所述第二存储芯片中的存储地址,并根据所述参数信息在所述第二存储芯片中的存储地址读取所述参数信息。5.根据权利要求1所述的应用于电视的开机方法,其特征在于,还包括:所述接口装置在将所述参数信息配置到所述FPGA内置的寄存器中之后,向所述MCU发送配置完成信号;所述MCU在接收到所述配置完成信号后,检测所述电视中系统级芯片SOC的状态,并在检测到所述SOC处于配置完成状态之后,触发所述FPGA接收所述SOC发送的视频信号,以便所述FPGA根据所述寄存器中的参数信息对接收到的视频信...

【专利技术属性】
技术研发人员:夏建龙徐卫杨元成关爽
申请(专利权)人:青岛海信电器股份有限公司
类型:发明
国别省市:山东,37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1