像素电路及显示装置制造方法及图纸

技术编号:18401064 阅读:235 留言:0更新日期:2018-07-08 20:37
一种像素电路包括:一或多个存储电容、一或多个第一开关、感光元件、第二开关、及第三开关。第一开关电性连接存储电容,用以根据栅极信号,提供数据电压至存储电容。感光元件根据感光过程产生感测电压。第二开关电性连接感光元件,用以根据感测电压,输出感测输出信号。第三开关电性连接感光元件,用以根据复位控制信号,提供复位电压至感光元件。

Pixel circuit and display device

A pixel circuit includes one or more storage capacitors, one or more first switches, photosensitive elements, second switches, and three switches. The first switch is electrically connected with the storage capacitor to provide the data voltage to the storage capacitor according to the gate signal. The photosensitive element generates a sensing voltage according to the photosensitive process. The second switch is electrically connected with the photosensitive element to output the sensing output signal according to the sensing voltage. The third switch is electrically connected with the photosensitive element to provide reset voltage to the photosensitive element according to the reset control signal.

【技术实现步骤摘要】
像素电路及显示装置
本专利技术涉及一种电子电路。具体而言,本专利技术涉及一种像素电路。
技术介绍
随着电子科技的快速进展,显示装置已被广泛地应用在人们的生活当中,诸如移动电话或电脑等。在一些应用中,显示装置可具有感光功能,以进行诸如图像识别等操作。然而,在显示装置中像素阵列设置感光电路,将使显示装置的操作复杂化,并会降低显示装置的开口率,从而影响显示品质。因此,如何设计具有感光功能的显示装置为本领域的重要研究方向。
技术实现思路
本专利技术一实施方式涉及一种像素电路。根据本专利技术一实施例,像素电路包括:一或多个存储电容、一或多个第一开关、感光元件、第二开关、及第三开关。第一开关电性连接存储电容,用以根据栅极信号,提供数据电压至存储电容。感光元件根据感光过程产生感测电压。第二开关电性连接感光元件,用以根据感测电压,输出感测输出信号。第三开关电性连接感光元件,用以根据复位控制信号,提供复位电压至感光元件。本专利技术另一实施方式涉及一种像素电路。根据本专利技术一实施例,像素电路包括:一或多个存储电容、一或多条数据线、一或多个第一开关、感光元件、第二开关、及第三开关。一或多个第一开关的一或多个第一端电性连接一或多条数据线,一或多个第一开关的一或多个第二端电性连接一或多个存储电容,且一或多个第一开关的一或多个控制端用以接收栅极信号。第二开关的第一端电性连接感光元件的阳极端,第二开关的第二端接收复位电压,且第二开关的控制端用以接收复位控制信号。第三开关的第一端电性连接读取线,第三开关的控制端电性连接感光元件的阳极端,且第三开关用以根据感光元件的阳极端上的感测电压,经由读取线输出感测输出信号。藉由应用上述一实施例,即可整合像素电路的显示操作与感光操作。以下结合附图和具体实施例对本专利技术进行详细描述,但不作为对本专利技术的限定。附图说明图1为根据本专利技术一实施例所示的显示装置的示意图;图2为根据本专利技术一实施例所示的像素电路及相应多工器的示意图;图3为根据本专利技术一操作例所示的像素电路及相应多工器的示意图;图4为根据本专利技术一操作例所示的像素电路及相应多工器的示意图;图5为根据本专利技术一操作例所示的像素电路及相应多工器的信号示意图;图6为根据本专利技术另一实施例所示的像素电路及相应多工器的示意图;图7为根据本专利技术另一操作例所示的像素电路及相应多工器的信号示意图。其中,附图标记:100:显示装置102:像素阵列106:像素电路1061:像素电路1062:像素电路110:栅极驱动电路120:源极驱动电路130:读取电压提供电路MUX:多工器G(1)-G(N):栅极信号D(1)-D(M):数据电压SR_P(1)-SR_P(N):读取电压S(1)-S(M):感测输出信号TR、TG、TB、TS、TRD:开关MR、MG、MB、MS:开关CR、CG、CB:存储电容LSC:感光元件OD:光二极管P(n)、P(n+1):节点D_R、D_G、D_B:数据线VRST:复位电压SW_R、SW_G、SW_B:多工信号SW_S:切换信号D1-D3:期间TR1、TG1、TB1、TS1、TRD1:开关CR1、CG1、CB1:存储电容LSC1:感光元件TR2、TG2、TB2、TS2、TRD2:开关CR2、CG2、CB2:存储电容LSC2:感光元件D11-D44:期间具体实施方式下面结合附图对本专利技术的结构原理和工作原理作具体的描述:以下将以图式及详细叙述清楚说明本揭示内容之精神,任何所属
中具有通常知识者在了解本揭示内容之实施例后,当可由本揭示内容所教示之技术,加以改变及修饰,其并不脱离本揭示内容之精神与范围。关于本文中所使用之『第一』、『第二』、...等,并非特别指称次序或顺位的意思,亦非用以限定本专利技术,其仅为了区别以相同技术用语描述的元件或操作。关于本文中所使用之『电性连接』,可指二或多个元件相互直接作实体或电性接触,或是相互间接作实体或电性接触,而『电性连接』还可指二或多个元件相互操作或动作。关于本文中所使用之『包含』、『包括』、『具有』、『含有』等等,均为开放性的用语,即意指包含但不限于。关于本文中所使用之『及/或』,系包括所述事物的任一或全部组合。关于本文中所使用之用词(terms),除有特别注明外,通常具有每个用词使用在此领域中、在此揭露之内容中与特殊内容中的平常意义。某些用以描述本揭露之用词将于下或在此说明书的别处讨论,以提供本领域技术人员在有关本揭露之描述上额外的引导。图1为根据本专利技术实施例所示的显示装置100的示意图。显示装置100可包括栅极驱动电路110、源极驱动电路120、读取电压提供电路130、多工器MUX、以及像素阵列102。多工器MUX可设置于像素阵列102与源极驱动电路120之间。像素阵列102可包括复数个以矩阵排列的像素电路106。栅极驱动电路110可依序产生并提供复数笔栅极信号G(1)、…、G(N)给像素阵列102中的像素电路106,以逐列开启像素电路106的数据开关(如图2中开关TS、TR、TG、TB),其中N为自然数。源极驱动电路120可产生复数笔数据电压D(1)、…、D(M),并通过多工器MUX提供此些数据电压D(1)、…、D(M)给像素电路106,以使像素电路106根据数据电压D(1)、…、D(M)进行显示操作,其中M为自然数。藉此,显示装置100即可显示图像。另一方面,读取电压提供电路130可依序产生复数笔读取电压SR_P(1)、…、SR_P(N),并逐列提供读取电压SR_P(1)、…、SR_P(N)给像素电路106,以令像素电路106通过多工器MUX逐列输出感测输出信号S(1)、…、S(M)。此些感测输出信号S(1)、…、S(M)相应于像素电路106的感光过程。此部份细节将于以下段落进一步描述。在一实施例中,读取电压提供电路130与栅极驱动电路110可彼此整合或独立设置。另外,在不同实施例中,像素电路106可具有独立的读出线,而非通过多工器MUX输出感测输出信号S(1)、…、S(M)。图2为根据本专利技术实施例所示的像素电路106与对应多工器MUX的示意图。在一实施例中,像素电路106与多工器MUX通过数据线D_R、D_G、D_B彼此电性连接。在一实施例中,多工器MUX用以根据多工信号SW_R、SW_G、SW_B,通过数据线D_R、D_G、D_B分时提供数据电压D(m)(如前述数据电压D(1)、…、D(M)中的一者)至像素电路106。此外,多工器MUX亦用以相应于切换信号SW_S输出来自读取线的感测输出信号S(m)(如前述感测输出信号S(1)、…、S(M)中的一者)。在本实施例中,读取线可为数据线D_B。在一实施例中,数据线D_B可交互地传输数据电压D(m)及感测输出信号S(m)。在一实施例中,多工器MUX可根据切换信号SW_S选择性令数据线D_B用以传输数据电压D(m)中或S(m)。在一实施例中,像素电路106用以根据栅极信号G(n)(如前述栅极信号G(1)、…、G(N)中的一者)将来自多工器MUX的数据电压D(m)写入对应的存储电容。此外,在一实施例中,像素电路106亦用以根据读取电压SR_P(n)(如前述读取电压SR_P(1)、…、SR_P(N)中的一者),通过数据线D_R、D_G、D_B提供感测输出信号S(m)至多工器MUX。在本文档来自技高网
...

【技术保护点】
1.一种像素电路,其特征在于,包括:一或多个存储电容;一或多个第一开关,电性连接该一或多个存储电容,用以根据一栅极信号,提供一数据电压至该一或多个存储电容;一感光元件,根据一感光过程产生一感测电压;一第二开关,电性连接该感光元件,用以根据该感测电压,输出一感测输出信号;以及一第三开关,电性连接该感光元件,用以根据一复位控制信号,提供一复位电压至该感光元件。

【技术特征摘要】
2017.12.07 TW 1061430131.一种像素电路,其特征在于,包括:一或多个存储电容;一或多个第一开关,电性连接该一或多个存储电容,用以根据一栅极信号,提供一数据电压至该一或多个存储电容;一感光元件,根据一感光过程产生一感测电压;一第二开关,电性连接该感光元件,用以根据该感测电压,输出一感测输出信号;以及一第三开关,电性连接该感光元件,用以根据一复位控制信号,提供一复位电压至该感光元件。2.如权利要求1所述的像素电路,其特征在于,其中该一或多个第一开关电性连接一或多条数据线,且该一或多条数据线用以传输该数据电压或该感测输出信号。3.如权利要求2所述的像素电路,其特征在于,其中该一或多条数据线中的一者交互地传输该数据电压及该感测输出信号。4.如权利要求2所述的像素电路,其特征在于,其中该一或多条数据线中的一者电性连接一多工器,且该多工器用以根据一切换信号,选择性使该一或多条数据线中的该者用以传输该数据电压或该感测输出信号。5.如权利要求1所述的像素电路,其特征在于,其中该第二开关的一第一端电性连接该感光元件的一阴极端,该第二开关的一第二端电性连接该一或多个第一开关中的一者,且该第二开关的一控制端电性连接该感光元件的一阳极端。6.如权利要求1所述的像素电路,其特征在于,其中该第二开关用以根据提供至该感光元件的一阴极端的一读出电压及该感测电压输出该感测输出信号。7.如权利要求1所述的像素电路,其特征在于,其中在一第一阶段,该一或多个第一开关导通,以提供该数据电压至该一或多个存储电容,且该第三开关导通,以提供该复位电压至该感光元件的一阳极端,以使得该第二开关根据该复位电压关断。8.如权利要求1所述的像素电路,其特征在于,其中在一第二阶段,该一或多个第一开关关断,该第二开关关断,该第三开关关断,且该感光元件用以根据该感光过程,对该感光元件的一阳极端进行充电或放电,以产生该感测电压。9.如权利要求1所述的像素电路,其特征在于,其中在一第三阶段,该感光元件的一阴极端接收一读出电压,以令该感光元件的一阳极端的该感测电压改变,且该第二开关根据改变后的该感测电压,产生该感测输出信号。10.如权利要求1-9中任一者所述的像素电路,其特征在于,其中该感光元件系包含富硅氧化物(silicon-richoxide,SRO),且其中该复位控制信号为该栅极信号。11.一种显示装置,其特征在于,包括:一或多个存储电容;一或多条数据线;一或...

【专利技术属性】
技术研发人员:林吴维罗睿骐
申请(专利权)人:友达光电股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1