The invention relates to the field of integrated circuit technology, especially a printed circuit board wiring design, which is applied to a double-layer printed circuit board, consisting of a processor chip, a memory chip, a printed wiring unit, used for direct connection to a processor chip and a memory chip; in this, the printed wiring group is composed of data lines and addresses. It has low electromagnetic interference and high stability, and it will not affect the integrity test of DDR. The area on the PCB is small and the cost is low. One
【技术实现步骤摘要】
一种印制电路板及其布线设计
本专利技术涉及集成电路
,尤其涉及一种印制电路板及其布线设计。
技术介绍
PCB(PrintedCircuitBoard印制电路板,简称PCB)是重要的电子部件,是电子元器件的支撑体,是电子元器件电气连接的载体。印制电路板从单层发展到双面、多层和挠性,并且仍旧保持着各自的发展趋势。由于不断地向高精度、高密度和高可靠性方向发展,不断缩小体积、减少成本、提高性能,使得印制板在未来电子设备的发展工程中,仍然保持着强大的生命力。DDR(DoubleDataRate双倍速率同步动态随机存储器,简称DDR)在PCB上的地址线和数据线往往会串电阻,用于防止源端反射或者终端反射,但是在双层的印制电路板中,串电阻会造成一定的电磁干扰,进而影响DDR的稳定性,同时还占用了较多的PCB上的面积。
技术实现思路
针对上述问题,本专利技术提出了一种印制电路板的布线设计,应用于双层的印制电路板,其中,由以下组成:一处理器芯片;一内存芯片;印刷连线组,用于直接连接所述处理器芯片和所述内存芯片;其中,所述印刷连线组由数据线和地址线组成。上述的布线设计,其中,所述数据线的数量为32根。上述的布线设计,其中,所述数据线的数量为16根。上述的布线设计,其中,所述地址线的数量为16根。上述的布线设计,其中,所述地址线的数量为8根。一种印制电路板,其中,应用如上任一所述的布线设计,且所述印制电路板为双层。有益效果:本专利技术提出的一种印制电路板及其布线设计,具有低电磁干扰和高稳定性,不会影响DDR的完整性测试,占用的PCB上的面积小,成本低廉。附图说明图1为本专利技术 ...
【技术保护点】
1.一种印制电路板的布线设计,应用于双层的印制电路板,其特征在于,由以下组成:
【技术特征摘要】
1.一种印制电路板的布线设计,应用于双层的印制电路板,其特征在于,由以下组成:一处理器芯片;一内存芯片;印刷连线组,用于直接连接所述处理器芯片和所述内存芯片;其中,所述印刷连线组由数据线和地址线组成。2.根据权利要求1所述的布线设计,其特征在于,所述数据线的数量为32根。3.根据权利要求1...
【专利技术属性】
技术研发人员:张坤,
申请(专利权)人:晶晨半导体上海股份有限公司,
类型:发明
国别省市:上海,31
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。