【技术实现步骤摘要】
三相极性编码串行接口分案申请的相关信息本案是分案申请。该分案的原申请(第一次提出的申请)为申请日为2008年2月29日、申请号为200880005637.2、专利技术名称为“三相极性编码串行接口”的专利技术专利申请案。针对上述原申请,申请人提出了申请号为201410412611.7、专利技术名称为“三相极性编码串行接口”的专利技术专利申请案。针对该申请案的第一次审查意见通知书认为存在单一性缺陷,据此,申请人提出本分案申请。
本专利技术大体上涉及高速串行通信。更确切地说,本专利技术涉及用于高速串行通信的三相调制数据编码方案。
技术介绍
在高速串行通信领域,对于不断提高的数据速率的需求持续增长。许多常规高速串行接口系统对于单独的数据信号和时钟信号使用非归零(NRZ)数据编码。然而,数据信号和时钟信号的此分离通常会导致两个信号之间出现偏斜,从而限制了接口的最大可能链路数据速率。通常在串行接口的接收端处使用抗偏斜电路,以消除数据信号与时钟信号之间的偏斜。因此,串行接口的占用面积(realestate)要求和链路启动时间两者均增加,其中后者在接口正以低工作循环间歇性使用以使系统功率消耗最小化时成为不利因素。其它常规串行接口系统因为使用数据信号和选通信号而较不容易受到偏斜的影响,但在高速操作时仍然会遇到偏斜问题。此外,某些集成接收器装置通常建置有较慢的逻辑,因为其为了驱动高电压而具有较大的特征大小。例如用于驱动LCD面板的集成LCD控制器-驱动器电路就有这种情况。因此,将难以为此些使用常规系统的装置实施高速串行接口。因此,需要一种解决常规串行接口系统的上述问题的高速串 ...
【技术保护点】
一种设备,其包括:串行接口,其经适配以经由三个导体传送经编码的数据;第一装置,其耦合至所述串行接口且经配置以:将第一数量的数据比特映射到转换序列,其中所述转换序列定义在所述三个导体上的第二数量的状态转换;以及发射所述三个导体的每一者上的三相信号,其中所述三相信号响应于所述转换序列,以及其中在每一导体上发射的信号相对于其余两个导体上发射的信号有120度的相位差;以及第二装置,其耦合至所述串行接口且经配置以:从所述三个导体的每一者接收信号;确定所述三个导体的信号状态中的所述转换序列;以及解映射来自所述转换序列的第一数量的数据比特,其中,所述第一数量和所述第二数量具有不同的整数值。
【技术特征摘要】
2007.03.02 US 11/712,9411.一种设备,其包括:串行接口,其经适配以经由三个导体传送经编码的数据;第一装置,其耦合至所述串行接口且经配置以:将第一数量的数据比特映射到转换序列,其中所述转换序列定义在所述三个导体上的第二数量的状态转换;以及发射所述三个导体的每一者上的三相信号,其中所述三相信号响应于所述转换序列,以及其中在每一导体上发射的信号相对于其余两个导体上发射的信号有120度的相位差;以及第二装置,其耦合至所述串行接口且经配置以:从所述三个导体的每一者接收信号;确定所述三个导体的信号状态中的所述转换序列;以及解映射来自所述转换序列的第一数量的数据比特,其中,所述第一数量和所述第二数量具有不同的整数值。2.根据权利要求1所述的设备,其中,所述转换序列中的每个转换编码非整数个数据比特。3.根据权利要求1所述的设备,其中,所述三个导体的至少一者的信号状态在每一转换处发生变化。4.根据权利要求1所述的设备,其中,为所述三个导体定义至少六个状态。5.根据权利要求1所述的设备,其中所述第一装置经配置以:在所述转换序列中嵌入定时信息以使得每一转换编码时钟信息。6.根据权利要求5所述的设备,其中所述第一装置经配置以通过以下操作在所述转换序列中嵌入所述定时信息:确定所述三个导体的当前状态;以及提供转换,该转换致使所述三个导体中的至少一者的信号状态在所述三个导体的当前状态与所述三个导体的下一状态之间变化,其中,所述下一状态是基于在从所述三个导体的当前状态进行的所述转换中要编码的数据的值来选择的。7.根据权利要求1所述的设备,其中所述第二装置经配置以:从所述转换序列提取时序信息,其中每一转换编码时钟信息。8.根据权利要求7所述的设备,其中所述第二装置经配置以通过以下操作提取所述转换序列中的时序信息:确定所述三个导体的当前状态;以及确定所述三个导体的当前状态与所述三个导体的下一状态之间的所述三个导体的至少一者的状态的变化。9.一种用于在装置之间传送数据的方法,其包括:在耦合至串行接口的第一装置处将第一数量的数据比特映射到转换序列,其中所述转换序列定义在所述串行接口的三个导体上的第二数量的状态转换;以及将所述三个导体的每一者上的三相信号从所述第一装置发射至耦合至所述串行接口的第二装置,其中所述三相信号响应于所述转换序列,且其中在每一导体上发射的信号相对于其余两个导体上发射的信号有120度的相位差;在所述第二装置处接收来自所述三个导体的每一者的信号;在所述第二装置处,确定所述三个导体的信号状态中的所述转换序列;以及解映射来自所述转换序列的第一数量的数据比特,其中,所述第一数量和所述第二数量具有不同的整数值。10.根据权利要求9所述的方法,其中,所述转换序列中的每个转换编码非整数个数据比特。11.根据权利要求9所述的方法,其中,所述三个导体的至少一者的信号状态在每一转换处发生变化。12.根据权利要求9所述的方法,其中,为所述三个导体定义至少六个状态。13.根据权利要求9所述的方法,其进一步包括:在所述第一装置处,将定时信息嵌入至所述转换序列中以使得每一转换编码时钟信息。14.根据权利要求13所述的方法,其中将定时信息嵌入至所述转换序列中包括:确定所述三个导体的当前状态;以及提供转换,该转换致使所述三个导体中的至少一者的信号状态在所述三个导体的当前状态与所述三个导体的下一状态之间变化,其中,所述下一状态是基于在从所述三个导体的当前状态进行的所述转换中要编码的数据的值来选择的。15.根据权利要求9所述的方法,其进一步包括:在所述第一装置处,从所述转换序列提取时序信息,其中每一转换编码时钟信息。16.根据权利要求15所述的方法,其中从所述转换序列提取时序信息包括:确定所述三个导体的当前状态;以及确定所述三个导体的当前状态与所述三个导体的下一状态之间的所述三个导体的至少一者的信号状态的变化。17.一种设备,其包括:第一装置,其具有:用于在耦合至串行接口的第一装置处将第一数量的数据比特映射到转换序...
【专利技术属性】
技术研发人员:乔治·A·威利,
申请(专利权)人:高通股份有限公司,
类型:发明
国别省市:美国,US
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。