静电放电保护电路、集成电路芯片及电子设备制造技术

技术编号:17782216 阅读:35 留言:0更新日期:2018-04-22 12:17
本发明专利技术提供一种静电放电保护电路、集成电路芯片及电子设备。该静电放电保护电路包括:并联于电源接脚与接地接脚之间并顺序耦合的瞬态电路、分压电路和栅极驱动泄放器件;当瞬态电路检测到静电时,触发分压电路向所述栅极驱动泄放器件的栅极发送电压值小于电源电压值的驱动信号,所述栅极驱动泄放器件在所述驱动信号的驱动下释放静电。本发明专利技术可以有效降低泄放器件的栅极电位,避免栅极局部热功率过高而导致的ESD保护能力失效的问题。

【技术实现步骤摘要】
静电放电保护电路、集成电路芯片及电子设备
本专利技术涉及静电放电保护
,具体涉及一种静电放电保护电路、集成电路芯片及电子设备。
技术介绍
在IC(英文全称:IntegratedCircuit,中文名称:集成电路)芯片的生产、封装、测试、运输等过程中,都会出现不同程度的静电放电事件。静电放电(英文全称:ElectronicStaticDischarge,英文简称:ESD)是指在一个集成电路浮接的情况下,大量的电荷从外向内灌入集成电路的瞬间过程。在集成电路放电时会产生数百甚至数千伏的等效高压,这会击穿集成电路中输入级的栅氧化层。随着超大规模集成电路工艺技术的不断提高,MOS(英文全称:MetalOxideSemiconductor,中文名称:金属氧化物半导体)器件的尺寸不断缩小,栅氧化层厚度越来越薄,其栅极的耐压能力显著下降,集成电路失效的产品中有35%是由于静电放电的问题所引起的,因此金属氧化物半导体集成电路的静电放电保护电路的设计越来越受到重视。如图1所示,其示出了现有技术提供的一种典型的静电放电保护电路10,静电放电保护电路10由电容101、电阻102、多级反相器103(包括反相器1031、反相器1032)和NMOS管104组成,在静电放电时,由电容101和电阻102组成的RC触发电路会产生触发信号输入到反相器1031,反相器1031产生更大的驱动信号来驱动下一级反相器,通过多级反相器来逐级增强驱动信号的强度,直到最后一级反相器1032可以产生足够驱动NMOS管104的驱动信号,最后所述NMOS管104在所述驱动信号的驱动下导通释放静电。现有技术提供的上述静电放电保护电路存在以下缺陷:在ESD放电时,泄放器件NMOS管104的栅极电位会被充电至较高的电位,通常是接近电源电位,在实际产品测试中发现,虽然较高的栅极电位虽然可以更好的触发沟道和衬底开启放电,但容易导致栅极局部热功率过高,造成泄放器件提前失效,因此,上述静电放电保护电路的ESD保护水平很低,远低于预期的ESD保护能力。
技术实现思路
针对现有技术中的缺陷,本专利技术提供一种静电放电保护电路、集成电路芯片及电子设备,以降低泄放器件的栅极电位,避免栅极局部热功率过高而导致的ESD保护能力失效的问题,从而提高ESD保护水平。第一方面,本专利技术提供的一种静电放电保护电路,包括:并联于电源接脚与接地接脚之间并顺序耦合的瞬态电路、分压电路和栅极驱动泄放器件;其中,当瞬态电路检测到静电时,触发分压电路向所述栅极驱动泄放器件的栅极发送电压值小于电源电压值的驱动信号,所述栅极驱动泄放器件在所述驱动信号的驱动下释放静电。在本专利技术的一个实施方式中,所述瞬态电路包括:电容、第一电阻和反相器组;其中,所述电容与第一电阻串联在所述电源接脚与接地接脚之间;所述电容与所述第一电阻的连接端共同连接于所述反相器组的输入端;所述反相器组的输出端与所述分压电路连接,并在检测到静电时向所述分压电路发送触发信号。在本专利技术的另一个实施方式中,所述栅极驱动泄放器件包括MOS管;所述MOS管的漏极与所述电源接脚连接,所述MOS管的源极与所述接地接脚连接,所述MOS管的栅极与所述分压电路连接。在本专利技术的又一个实施方式中,所述MOS管包括第一NMOS管;所述分压电路包括第一PMOS管和第二电阻;其中,所述第一PMOS管的栅极与所述反相器组的输出端连接,所述第一PMOS管的漏极与所述电源接脚连接,所述第一PMOS管的源极与所述第二电阻的第一端共同连接于所述第一NMOS管的栅极;所述第二电阻的第二端与所述接地接脚连接。在本专利技术的又一个实施方式中,所述电容与所述电源接脚连接,所述第一电阻与所述接地接脚连接;所述反相器组包括串联连接的奇数个反相器。在本专利技术的又一个实施方式中,所述第一电阻与所述电源接脚连接,所述电容与所述接地接脚连接;所述反相器组包括串联连接的偶数个反相器。在本专利技术的又一个实施方式中,所述MOS管包括第二PMOS管;所述分压电路包括第二NMOS管和第三电阻;其中,所述第二NMOS管的栅极与所述反相器组的输出端连接,所述第二NMOS管的漏极与所述第三电阻的第一端共同连接于所述第二PMOS管的栅极,所述第二NMOS管的源极与所述接地接脚连接;所述第三电阻的第二端与所述电源接脚连接。在本专利技术的又一个实施方式中,所述电容与所述电源接脚连接,所述第一电阻与所述接地接脚连接;所述反相器组包括串联连接的偶数个反相器。在本专利技术的又一个实施方式中,所述第一电阻与所述电源接脚连接,所述电容与所述接地接脚连接;所述反相器组包括串联连接的奇数个反相器。在本专利技术的又一个实施方式中,所述分压电路还包括:二极管;所述二极管的正极与所述接地接脚连接,所述二极管的负极与所述MOS管的栅极连接。第二方面,本专利技术提供的一种集成电路芯片,所述集成电路芯片中设置有本专利技术提供的静电放电保护电路。第三方面,本专利技术提供的一种电子设备,所述电子设备中设置有本专利技术提供的集成电路芯片。由上述技术方案可知,本专利技术提供的一种静电放电保护电路,通过在瞬态电路后设置一分压电路,利用该分压电路生成电压值小于电源电压值的驱动信号并发送至栅极驱动泄放器件的栅极,进而利用该驱动信号驱动栅极驱动泄放器件释放静电,因此,可以保证施加到泄放器件栅极上的电压小于电源电压,相较于现有技术中,可以有效降低泄放器件的栅极电位,避免栅极局部热功率过高而导致的ESD保护能力失效的问题,进而提高静电放电保护电路的ESD保护水平。本专利技术提供的一种集成电路芯片,设置了本专利技术提供的静电放电保护电路,具有与所述静电放电保护电路相同的有益效果,具有更高的可靠性和更好的ESD防护水平。本专利技术提供的一种电子设备,设置了本专利技术提供的集成电路芯片,具有与所述集成电路芯片相同的有益效果。附图说明为了更清楚地说明本专利技术具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。在所有附图中,类似的元件或部分一般由类似的附图标记标识。附图中,各元件或部分并不一定按照实际的比例绘制。图1示出了现有技术所提供的一种静电放电保护电路的示意图;图2示出了本专利技术实施例一所提供的一种静电放电保护电路的示意图;图3示出了本专利技术实施例二所提供的一种静电放电保护电路的示意图;图4示出了本专利技术实施例三所提供的一种静电放电保护电路的示意图;图5示出了本专利技术实施例四所提供的一种静电放电保护电路的示意图;图6示出了本专利技术实施例五所提供的一种静电放电保护电路的示意图。具体实施方式下面将结合附图对本专利技术技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本专利技术的技术方案,因此只是作为示例,而不能以此来限制本专利技术的保护范围。需要注意的是,除非另有说明,本申请使用的技术术语或者科学术语应当为本专利技术所属领域技术人员所理解的通常意义。本专利技术实施方式提供一种静电放电保护电路、集成电路芯片及电子设备,下面结合附图对本专利技术的实施例进行说明。实施例一:请参考图2,其示出了本专利技术实施例一所提供的一种静电放电保护电路的示意图。如图2所示,所述静电放电保护电路20包括:并联于电源接脚11与接地接脚12之间并顺序耦合的瞬态电路21、分压电路22和栅极驱动泄放器件23;当瞬态电路21检测到静电时本文档来自技高网
...
静电放电保护电路、集成电路芯片及电子设备

【技术保护点】
一种静电放电保护电路,其特征在于,包括:并联于电源接脚与接地接脚之间并顺序耦合的瞬态电路、分压电路和栅极驱动泄放器件;当瞬态电路检测到静电时,触发分压电路向所述栅极驱动泄放器件的栅极发送电压值小于电源电压值的驱动信号,所述栅极驱动泄放器件在所述驱动信号的驱动下释放静电。

【技术特征摘要】
1.一种静电放电保护电路,其特征在于,包括:并联于电源接脚与接地接脚之间并顺序耦合的瞬态电路、分压电路和栅极驱动泄放器件;当瞬态电路检测到静电时,触发分压电路向所述栅极驱动泄放器件的栅极发送电压值小于电源电压值的驱动信号,所述栅极驱动泄放器件在所述驱动信号的驱动下释放静电。2.根据权利要求1所述的静电放电保护电路,其特征在于,所述瞬态电路包括:电容、第一电阻和反相器组;其中,所述电容与所述第一电阻串联在所述电源接脚与接地接脚之间;所述电容与所述第一电阻的连接端共同连接于所述反相器组的输入端;所述反相器组的输出端与所述分压电路连接,并在检测到静电时向所述分压电路发送触发信号。3.根据权利要求2所述的静电放电保护电路,其特征在于,所述栅极驱动泄放器件包括MOS管;所述MOS管的漏极与所述电源接脚连接,源极与所述接地接脚连接,栅极与所述分压电路连接。4.根据权利要求3所述的静电放电保护电路,其特征在于,所述MOS管包括第一NMOS管;所述分压电路包括第一PMOS管和第二电阻;其中,所述第一PMOS管的栅极与所述反相器组的输出端连接,漏极与所述电源接脚连接,源极与所述第二电阻的第一端共同连接于所述第一NMOS管的栅极;所述第二电阻的第二端与所述接地接脚连接。5.根据权利要求4所述的静电放电保护电路,其特征在于,所述电容与所述电源接脚连接,所述第一电阻与所述接地接...

【专利技术属性】
技术研发人员:李志国
申请(专利权)人:长江存储科技有限责任公司
类型:发明
国别省市:湖北,42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1