一种DCS容量扩展装置制造方法及图纸

技术编号:17778727 阅读:143 留言:0更新日期:2018-04-22 06:45
本发明专利技术公开了一种DCS容量扩展装置,包括:FPGA模块、光纤通信接口电路、LVDS转换电路、通信接口电路、机箱和槽位号接口电路、电气接口电路;作为核电厂数字化仪控系统中主控制器板卡与I/O机箱中I/O类板卡通信的桥梁,通过FPGA完成数据接收与分发、数据汇总与上报,对数据作基本的帧检测与编解码、同时可监控通信链路的连接状态功能;这种支持单配置、主从热备、1oo2D架构的DCS系统扩展装置能实时、可靠地完成主控制器板卡与I/O类板卡间通信扩展功能,满足点对点安全级通信隔离、快速响应的要求,适合在核电厂数字化仪控系统领域使用。

【技术实现步骤摘要】
一种DCS容量扩展装置
本专利技术涉及核电厂数字化仪控领域,具体地,涉及一种DCS容量扩展装置。
技术介绍
核电站数字化控制系统(DigitalControlSystem,简称DCS)是核电站的信息神经和控制中枢,对于保证核电站安全、可靠、稳定和经济运行以及提升生产管理水平都起着至关重要的作用。国内外DCS系统中主控机箱与I/O机箱之间常通过通信扩展装置来实现系统采集数据的扩容,建立上下行数据交互逻辑通道,实现不同机箱中的通信隔离和通信确定性。随着技术高速发展,在通信的各个领域,数据传输量的速度增长相当迅速,然而数据传输主要决定于数据处理器和传输线路。近些年随着CMOS工艺发展芯片内部时钟频率和微处理器的速度已经达到GHz级,解决了吞吐速率不足的问题。在传输线路方面由于驱动受阻抗约束,片外高速数据的传输常通过大量的并行方式实现的,然后并行数据的高速传输必然要考虑各路信号的传输时钟同步,数据线过多会使得传输损耗增大,所以这种方式只适合于短距离、低速度的传输。对于系统内部高速数据传输需着重考虑噪声、EMI/EMC、功耗、成本等因素,扩展装置与主控制器板卡位于不同机箱,采用差分串行传输连接将是一种非常合适的解决方案,差分串行传输中不同的总线类型串行传输速率差别很大,现有工业控制中的很多总线如Modbus、Profibus等均存在传输速率过低、CPU处理数据能力不足的缺点,如专利号“201310753272.4”《一种具有多级扩展结构的开放性总线结构》中系统传输数据速率在5Mbps,而且不支持大于255字节的长信息段。
技术实现思路
本专利技术提供了一种DCS容量扩展装置,解决了现有的系统传输速率过低、CPU处理数据能力不足的缺点的技术问题,利用高速串行通信接口完成多个信号采集板卡数据的汇集、处理和上传,实现容量扩展的功能。为实现上述专利技术目的,本申请提供了一种DCS容量扩展装置,所述装置包括:FPGA模块、光纤通信接口电路、LVDS转换电路、通信接口电路、机箱和槽位号接口电路、电气接口电路;其中,FPGA模块与光纤通信接口电路连接,装置通过光纤通信接口电路与主控制器连接;FPGA模块与LVDS转换电路连接,LVDS转换电路与通信接口电路连接,通信接口电路连接至I/O机箱背板;FPGA模块与机箱和槽位号接口电路连接,机箱和槽位号接口电路与电气接口电路连接,电气接口电路连接至I/O机箱背板;所述FPGA模块用于进行数据接收、数据分发、数据汇总、数据上报处理;LVDS转换电路用于信号进行转换。本申请中的DCS容量扩展装置支持单配置(单主控制器板卡)、主从热备(双主控制器板卡热备冗余)、1oo2D架构,固定放置于I/O机箱特定槽位,单个该装置可支持192点的模拟量或384点的开关量数据收集能力,一方面利用点对点非隔离LVDS与I/O机箱中12张I/O类板卡进行安全、高速、可靠的数据通信以此来完成对采集板卡的数据汇集达到容量扩展的作用,另一方面利用光纤通信技术与主控机箱中主控制器板卡通信完成采集后数据的上传,在数据链路层通过FPGA来完成采集后的高速数据流的处理并使用安全通信协议来保证数据通信的安全,这样减少了系统架构复杂性,实现了安全性、可用性和经济性的平衡。进一步的,所述装置还包括电源供电电路和电源诊断与故障上报电路,电源供电电路用于为装置提供电能,电源诊断与故障上报电路用于对电源进行诊断,当诊断出故障时进行上报。进一步的,所述装置还包括:状态指示接口电路、时钟电路、复位电路;状态指示接口电路、时钟电路、复位电路均与FPGA模块连接;状态指示接口电路用于指示灯状态指示;时钟电路用于产生时间顺序,复位电路用于将电路恢复到起始状态。进一步的,装置采用两路24V直流供电,两路电压分别经热插拔芯片后再各自流过二极管合成一路24V电压,再由电源DC/DC和LDO转换成装置内部所需的电压。两路电源冗余供电,支持热插拔,支持模拟量和开关量信号的扩展,点对点的光纤通信,安全通信协议,FPGA处理数据流,支持单配置、主从热备和1oo2D通信架构;使用两路电源冗余供电,两路电源在板卡内部分别经二极管后汇集合为一路,同时每一路电源均能单独为装置供电,当其中一路电源失效后另外一路电源可接替其满足扩展装置的正常工作。进一步的,装置内部设有热插拔保护电路,热插拔保护电路与电源供电电路和电气接口电路均连接。进一步的,装置分为下行通道和上行通道,下行通道接收来自主控制器的数据,通过光纤通信接口电路将光信号转化为LVDS电信号后送至FPGA,在FPGA内部完成串处理后将数据送出FPGA,之后经过LVDS转换电路通过通信接口电路送至背板上的I/O卡,实现数据接收和分发;上行通道接收来自背板上的I/O卡的数据通过LVDS转换电路后送至FPGA,在FPGA内部完成相应处理后将数据送出FPGA,之后数据送至光纤通信接口电路将LVDS电信号转化为光信号,通过光纤跳线送至主控制器,实现数据汇总和上报。进一步的,DCS容量扩展装置用于完成DCS系统容量扩展,使用单套DCS容量扩展装置时为DCS系统的单配置架构,两套DCS容量扩展装置同时使用时为DCS系统的主从热备和1oo2D架构进一步的,DCS容量扩展装置A、B之间预留了LVDS通信通道III,I/O板卡A、B之间预留了LVDS通信通道III。进一步的,电气接口电路和通信接口电路使用CPCI连接器与I/O机箱背板连接,背板CPCI连接器的针脚按照长度由大到小依次为:电源针、信号管脚、检测针脚。装置内部热插拔保护电路与装置CPCI连接器的完整配合,背板CPCI连接器的针脚长度分为三类,长针为电源针,正常长度的针脚为信号管脚,短针是热插拔芯片电源过压、欠压输入检测针脚,这样可确保装置插入时,优先接入电源信号,拔出时,最后断开电源信号。插入板卡时,待电源及信号针脚完全接触后,电源过压、欠压检测针脚最后接触,此时装置内部热插拔芯片检测到电源输入在正常阈值范围内时才会控制外部MOS管导通使得电源输出。拔出板卡时,电源使能针脚最先拔出,电源停止供电,确保信号针脚在正常接触的情况下掉电。进一步的,选择单配置架构时,若使用扩展装置A,奇数槽I/O类板卡使用通信接口I、偶数槽I/O类板卡使用通信接口II与扩展装置A通信;若使用扩展装置B,奇数槽I/O类板卡使用通信接口II、偶数槽I/O类板卡使用通信接口I与扩展装置B通信;选择主从热备架构时,所有槽位的I/O类板卡的通信接口I、II均需要与扩展装置A和扩展装置B通信,奇数槽位与偶数槽位I、II号通信接口与扩展装置A和扩展装置B的连接方式为交叉连接;选择1oo2D架构时,奇数槽和偶数槽I/O类板卡均使用通信接口I分别与扩展装置A和扩展装置B通信。其中,装置的同时支持模拟量和开关量信号容量的扩展,单个该装置可支持192点的模拟量或384点的开关量数据扩展能力,单张主控制器板卡可支持4个扩展装置的容量;扩展装置与主控机箱中主控制器板卡之间通信链接采用光纤通信方式,使用LC光纤跳线进行信号传输;扩展装置与I/O机箱中I/O类板卡采用点对点LVDS通信方式,点对点通信可最大限度避免单点失效对通信总线带来的不利影响,进而导致系统通信的共因失效,同时点对点通信的确定性可满足周期传输的安全级通本文档来自技高网...
一种DCS容量扩展装置

【技术保护点】
一种DCS容量扩展装置,其特征在于,所述装置包括:FPGA模块、光纤通信接口电路、LVDS转换电路、通信接口电路、机箱和槽位号接口电路、电气接口电路;其中,FPGA模块与光纤通信接口电路连接,装置通过光纤通信接口电路与主控制器连接;FPGA模块与LVDS转换电路连接,LVDS转换电路与通信接口电路连接,通信接口电路连接至I/O机箱背板;FPGA模块与机箱和槽位号接口电路连接,机箱和槽位号接口电路与电气接口电路连接,电气接口电路连接至I/O机箱背板;所述FPGA模块用于进行数据接收、数据分发、数据汇总、数据上报处理;LVDS转换电路用于信号进行转换。

【技术特征摘要】
1.一种DCS容量扩展装置,其特征在于,所述装置包括:FPGA模块、光纤通信接口电路、LVDS转换电路、通信接口电路、机箱和槽位号接口电路、电气接口电路;其中,FPGA模块与光纤通信接口电路连接,装置通过光纤通信接口电路与主控制器连接;FPGA模块与LVDS转换电路连接,LVDS转换电路与通信接口电路连接,通信接口电路连接至I/O机箱背板;FPGA模块与机箱和槽位号接口电路连接,机箱和槽位号接口电路与电气接口电路连接,电气接口电路连接至I/O机箱背板;所述FPGA模块用于进行数据接收、数据分发、数据汇总、数据上报处理;LVDS转换电路用于信号进行转换。2.根据权利要求1所述的DCS容量扩展装置,其特征在于,所述装置还包括电源供电电路和电源诊断与故障上报电路,电源供电电路用于为装置提供电能,电源诊断与故障上报电路用于对电源进行诊断,当诊断出故障时进行上报。3.根据权利要求1所述的DCS容量扩展装置,其特征在于,所述装置还包括:状态指示接口电路、时钟电路、复位电路;状态指示接口电路、时钟电路、复位电路均与FPGA模块连接;状态指示接口电路用于指示灯状态指示;时钟电路用于产生时间顺序,复位电路用于将电路恢复到起始状态。4.根据权利要求2所述的DCS容量扩展装置,其特征在于,装置采用两路24V直流供电,两路电压分别经热插拔芯片后再各自流过二极管合成一路24V电压,再由电源DC/DC和LDO转换成装置内部所需的电压。5.根据权利要求2所述的DCS容量扩展装置,其特征在于,装置内部设有热插拔保护电路,热插拔保护电路与电源供电电路和电气接口电路均连接。6.根据权利要求1所述的DCS容量扩展装置,其特征在于,装置分为下行通道和上行通道,下行通道接收来自主控制器的数据,通过光纤通信接口电路将光信号转化为LVDS电信...

【专利技术属性】
技术研发人员:马权罗琦罗旭刘明星刘艳阳王远兵刘宏春余波吴莉
申请(专利权)人:中国核动力研究设计院
类型:发明
国别省市:四川,51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1