基于反馈时钟信号的相位控制制造技术

技术编号:17733498 阅读:47 留言:0更新日期:2018-04-18 11:09
本发明专利技术涉及基于反馈时钟信号的相位控制。本公开的方面涉及基于来自器件的反馈信号提供至器件的调节时钟信号的相位。反馈信号可提供与器件相关的相位信息和/或与器件相关的其它信息,例如温度信息。反馈信号处理器可以基于反馈信号计算相位控制信号。相位控制信号可用于调节所述时钟信号的相位。通过调节一个或多个时钟信号的相位,可以同步诸如数据转换器之类的几个器件。

Phase control based on feedback clock signal

The present invention relates to phase control based on feedback clock signals. The aspect of the present disclosure relates to the phase of the adjustment clock signal based on the feedback signal from the device to the device. The feedback signal can provide phase information related to the device and / or other information related to the device, such as temperature information. The feedback signal processor can calculate the phase control signal based on the feedback signal. The phase control signal can be used to adjust the phase of the clock signal. By adjusting the phase of one or more clock signals, several devices such as a data converter can be synchronized.

【技术实现步骤摘要】
基于反馈时钟信号的相位控制
本公开涉及在电子系统中调节时钟信号的相位。
技术介绍
某些电子系统可包括时钟发生器,被构造为提供器件时钟信号到不同的数据转换器(例如,数模转换器或模数转换器)和/或其他器件。时钟信号可以根据JESD204标准(如JESD204B或JESD204C)提供给器件。可能希望保持不同数据转换器的某些信号的相位同步。数据转换器的某些信号之间的相位不匹配可以是系统性能的限制因素,例如在无线系统的校准之间延长时间量。
技术实现思路
权利要求中描述的创新各自具有若干方面,其中唯一的单独的方面仅仅对其理想的属性负责。在不限制权利要求的范围的情况下,现在将简要描述本公开的一些显着特征。本公开的一个方面是具有时钟信号相位调节的系统。该系统包括器件,被构造为接收时钟信号并提供反馈信号,其中与器件有关的相位基于所述时钟信号。该系统还包括时钟发生器,被构造为提供时钟信号。时钟发生器包括反馈信号处理器和时钟发生电路。反馈信号处理器被构造为从所述器件接收反馈信号,并基于所述反馈信号计算相位控制信号。时钟发生电路被构造为基于所述相位控制信号调节所述时钟信号的相位。反馈信号可包括指示与所示器件相关的相位的信息。反馈信号处理器可包括相位处理器和计算电路。相位处理器可基于所述反馈信号生成指示与所述器件相关的相位的数字信号。计算电路可基于所述数字信号计算相位控制信号。相位处理器可包括时数转换器。该系统还可包括第二器件,被构造为从所述时钟发生器接收第二时钟信号,其中时钟发生器还被构造为从第二器件接收第二反馈信号,并基于所述第二反馈信号调节第二时钟信号的相位。该系统还可包括第二器件,被构造为从时钟发生器接收第二时钟信号,并向所述时钟发生器提供第二反馈信号,其中反馈信号处理器包括计算电路,被构造为基于反馈信号和第二反馈信号计算相位控制信号。该系统还可包括三个其他器件,被构造为从所述时钟发生器接收相应的时钟信号,并向所述时钟发生器提供相应的反馈信号,其中时钟发生器被构造为基于来自所述三个其他器件中另一个的反馈信号调节所述三个其他器件中的至少一个的相应的时钟信号的相位。时钟信号可以是器件时钟信号。时钟发生器可包括双向接口,被构造为从所述器件接收反馈信号,并向所述器件提供系统参考信号。器件可包括数据转换器。时钟信号可以是器件时钟信号。时钟发生器可以向所述器件提供系统参考信号。反馈信号可包括和所述器件相关的数据信息。反馈信号处理器可包括计算电路,被构造为基于指示温度的信息计算所述相位控制信号。时钟发生电路可包括锁相回路,被构造为接收所述相位控制信号并调节所述时钟信号的相位。可选择地或另外,时钟发生电路可包括时钟信号路径,被构造为接收所述相位控制信号并调节所述时钟信号路径中的延迟以调节所述时钟信号的相位。本公开的另一方面是用于提供调节时钟信号的相位的相位控制信号的反馈信号处理器。反馈信号处理器包括相位处理器和计算电路。相位处理器被构造为接收由被构造为接收时钟信号的器件生成的反馈信号。相位处理器还被构造为基于所述反馈信号生成指示和所述器件有关的相位的数字信号,其中和所述器件有关的相位取决于所述时钟信号。计算电路被构造为基于所述数字信号计算相位控制信号,并输出所述相位控制信号以调节所述时钟信号的相位。相位处理器可包括时数转换器。计算电路可以基于额外信息计算所述相位控制信号。额外信息可包括温度信息或与来自另一器件的另一反馈信号相关的信息中的至少一个。时钟发生器可包括反馈信号处理器和时钟发生电路,被构造为调节所述时钟信号的相位,并将具有调节相位的时钟信号输出到所述器件。器件可以数据转换器,并且时钟发生器可以将第二时钟信号输出到第二数据转换器,并将与第二时钟信号同步源的系统参考信号提供给第二器件。时钟发生器可以提供其他时钟信号至其他器件,并且基于来自其他器件的至少一个的反馈来调节至少一个其他时钟信号的相位。本公开的另一方面是具有时钟信号相位调节的时钟发生器。时钟发生器包括用于基于来自器件的反馈产生相位控制信号的构件,被构造为从所述时钟发生器接收时钟信号。时钟发生器还包括时钟发生电路,被构造为产生所述时钟信号,基于所述相位控制信号调节时钟信号的相位,并输出具有调节相位的时钟信号。时钟发生器可以提供其他时钟信号至其他器件,并基于从其他器件收到的反馈信号调节每个其他时钟信号的相位。为了概括本公开,本文已经描述了创新的某些方面、优点和新颖特征。应当理解,根据任何特定实施例,不一定都可以实现所有这些优点。因此,可以以实现或优化本文教导的一个优点或优点组的方式来体现或实施创新,而不一定实现本文可教导或建议的其他优点。附图说明现在将参考附图通过非限制性示例来描述本公开的实施例。图1是根据实施方案电子系统的示意图,其中数据转换器提供反馈信号至时钟发生器。图2是根据实施方案电子系统的示意图,其中多个数据转换器提供反馈信号至时钟发生器。图3是根据实施方案时钟发生器的示意性框图。图4是根据实施方案反馈处理器的示意性框图。图5是根据实施方案时钟发生电路的示意性框图。图6是根据实施方案基于器件的反馈,具有器件时钟信号的相位调节的电子系统的示意图。图7是根据实施方案在时钟信号源和时钟信号路径中具有器件时钟信号的相位调节的电子系统的示意图。图8是根据实施方案基于器件的反馈和额外信息,具有器件时钟信号的相位调节的电子系统的示意图。图9是包括相位和数据信息的反馈信号的时序图。图10是根据实施方案基于具有编码温度信息的反馈信号,具有器件时钟信号的相位调节的电子系统的示意图。图11是根据实施方案基于器件的反馈信号和温度信息,具有器件时钟信号的相位调节的电子系统的示意图。图12是根据实施方案基于相位处理器的额外细节的反馈,具有器件时钟信号的相位调节的电子系统的示意图。图13是根据实施方案具有器件时钟信号的相位调节的电子系统的示意图,其中共同振荡器向时钟信号路径和反馈信号处理器提供参考信号。图14是根据实施方案具有器件时钟信号的相位调节的电子系统的示意图,其中来自时钟信号源的参考信号被提供给反馈信号处理器。图15是根据实施方案包括时数转换器的具有器件时钟信号的相位调节的电子系统的示意图。图16是根据另一实施方案包括时数转换器的具有器件时钟信号的相位调节的电子系统的示意图。图17是根据另一实施方案包括时数转换器的具有器件时钟信号的相位调节的电子系统的示意图。图18是根据实施方案包括具有相位调节的数字锁相回路的所述时钟发生电路的示意性框图。图19是根据另一实施方案包括具有相位调节的数字锁相回路的时钟发生电路的示意性框图。图20是根据实施方案包括具有相位调节的延迟元件的时钟发生电路的示意性框图。图21是根据实施方案包括具有相位调节的迟延锁定回路的时钟发生电路的示意性框图。图22是根据实施方案具有器件时钟信号的相位调节的电子系统的示意图,其中器件的反馈信号提供至双向接口。图23是根据实施方案描述针对双向接口的信号传播的示意图。图24根据实施方案包括具有双向接口的时钟发生器和数据转换器的电子系统的示意图。图25是描述图24的系统中的信号传播的示意图。图26是根据实施方案具有器件时钟相位调节的电子系统的示意图,其中器件被构造为接收器件时钟和相位调节信号。图27是根据实施方案包括多个反本文档来自技高网...
基于反馈时钟信号的相位控制

【技术保护点】
具有时钟信号相位调节的系统,该系统包括:器件,被构造为接收时钟信号并提供反馈信号,其中与器件有关的相位基于所述时钟信号;和时钟发生器,被构造为提供所述时钟信号,所述时钟发生器包括:反馈信号处理器,被构造为从所述器件接收反馈信号,并基于所述反馈信号计算相位控制信号;和时钟发生电路,被构造为基于所述相位控制信号调节所述时钟信号的相位。

【技术特征摘要】
2016.10.06 US 15/287,4351.具有时钟信号相位调节的系统,该系统包括:器件,被构造为接收时钟信号并提供反馈信号,其中与器件有关的相位基于所述时钟信号;和时钟发生器,被构造为提供所述时钟信号,所述时钟发生器包括:反馈信号处理器,被构造为从所述器件接收反馈信号,并基于所述反馈信号计算相位控制信号;和时钟发生电路,被构造为基于所述相位控制信号调节所述时钟信号的相位。2.权利要求1所述的系统,其中所述反馈信号包括指示与所示器件相关的相位的信息。3.权利要求2所述的系统,其中所述反馈信号处理器,包括:相位处理器,被构造为基于所述反馈信号生成指示与所述器件相关的相位的数字信号;和计算电路,被构造为基于所述数字信号计算相位控制信号。4.权利要求3所述的系统,其中所述相位处理器包括时数转换器。5.权利要求1所述的系统,还包括第二器件,被构造为从所述时钟发生器接收第二时钟信号,其中所示时钟发生器还被构造为从第二器件接收第二反馈信号,并基于所述第二反馈信号调节第二时钟信号的相位。6.权利要求1所述的系统,还包括第二器件,被构造为从时钟发生器接收第二时钟信号,并向所述时钟发生器提供第二反馈信号,其中所述反馈信号处理器包括计算电路,被构造为基于反馈信号和第二反馈信号计算相位控制信号。7.权利要求1所述的系统,还包括三个其他器件,被构造为从所述时钟发生器接收相应的时钟信号,并向所述时钟发生器提供相应的反馈信号,其中所述时钟发生器被构造为基于来自所述三个其他器件中另一个的反馈信号调节所述三个其他器件中的至少一个的相应的时钟信号的相位。8.权利要求1所述的系统,其中所述时钟信号是器件时钟信号,并且其中所述时钟发生器包括双向接口,被构造为从所述器件接收反馈信号,并向所述器件提供系统参考信号。9.权利要求1所述的系统,其中所述器件包括数据转换器,其中所述时钟信号是器件时钟信号,并且其中所述时钟发生器被构造为向所述器件提供系统参考信号。10.权利要求1所述的系统,其中所述反馈信号包括和所述器件相关的数据信息。11.权利要求1所述的系统,其中所述反馈信号处理器包括计算电路,被构...

【专利技术属性】
技术研发人员:J·K·贝希尔R·P·内尔森M·D·麦克舍M·L·库西K·简特尔C·C·斯皮尔
申请(专利权)人:美国亚德诺半导体公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1