The system, method and equipment that facilitate data transmission, especially data transmission between two devices in electronic equipment, are described. In a N phase polarity coded transmitter, the transmission line is selectively terminated when the transmission line is originally not driven. The data is mapped into a sequence of symbols to be transmitted over a number of wires. The code sequence is encoded in three signals. The first terminals in the multiple terminals can be driven to enable the transistor to be activated to coupling the first terminal to the first and second voltage levels. The first terminal may be further driven to enable a dedicated transistor to be activated to coupling the first terminal to an intermediate voltage level. The dedicated transistor is activated based on the voltage level used to drive the second terminals of the three terminals and the voltage level to drive the third terminals in the three terminals.
【技术实现步骤摘要】
【国外来华专利技术】低功率物理层驱动器拓扑相关申请的交叉引用本申请要求于2015年6月22日提交的题为“LOWPOWERPHYSICALLAYERDRIVERTOPOLOGIES(低功率物理层驱动器拓扑)”的美国临时申请S/N.62/183,050以及于2016年6月3日提交的题为“LOWPOWERPHYSICALLAYERDRIVERTOPOLOGIES(低功率物理层驱动器拓扑)”的美国非临时申请No.15/172,913的优先权和权益,这些申请的全部内容通过引用纳入于此。背景领域本公开一般涉及高速数据通信,尤其涉及用于驱动多相系统中的信号线的线接口。
技术介绍
高速接口频繁地用在移动设备和其他复杂装置的各电路和组件之间。例如,某些设备可包括通过通信链路来彼此交互的处理、通信、存储、和/或显示设备。这些设备中的一些(包括同步动态随机存取存储器(SDRAM))可以能够以处理器时钟速率来提供或消费数据和控制信息。其他设备(诸如显示控制器)可能需要以相对较低视频刷新率的可变数据量。高速接口经常受限于时钟偏斜并遭受干扰。经常使用差分接口来传送高频信号以提供针对关键信号的共模抑制。在通过宽数据和控制总线来传送和接收大量数据的设备(诸如存储器设备)中,接口可能是昂贵的并且可能消耗大量的功率和电路板上的占用空间。概述本文公开的实施例提供了用于在可共处于电子装置中并且通过一个或多个数据链路通信地耦合的两个设备之间进行通信的系统、方法和装置。在本公开的一方面中,一种用于数据传输的方法包括将数据映射到将经由多个端子在多条导线上传送的码元序列;在三个信号中编码该码元序列,其中这三个信号中的每一者针对将 ...
【技术保护点】
一种数据传输方法,包括:将数据映射到将经由多个端子在多条导线上传送的码元序列;将所述码元序列编码在三个信号中,其中所述三个信号中的每一个信号针对将传送的每一码元处于三个相位中的一个相位,并且其中在每个码元的传输期间所述三个信号彼此处于不同相位;获得将经由所述多个端子中的第一端子传送的信号,其中所述信号是所述三个信号之一;在所述信号处于第一相位时通过从第一驱动器输出第一电压电平来驱动所述第一端子;在所述信号处于第二相位时通过从所述第一驱动器输出第二电压电平来驱动所述第一端子;以及在所述信号处于第三相位时通过从第二驱动器输出第三电压电平来驱动所述第一端子,其中所述第三电压电平是基于用于驱动所述多个端子中的第二端子的第四电压电平并基于用于驱动所述多个端子中的第三端子的第五电压电平来输出的。
【技术特征摘要】
【国外来华专利技术】2015.06.22 US 62/183,050;2016.06.03 US 15/172,9131.一种数据传输方法,包括:将数据映射到将经由多个端子在多条导线上传送的码元序列;将所述码元序列编码在三个信号中,其中所述三个信号中的每一个信号针对将传送的每一码元处于三个相位中的一个相位,并且其中在每个码元的传输期间所述三个信号彼此处于不同相位;获得将经由所述多个端子中的第一端子传送的信号,其中所述信号是所述三个信号之一;在所述信号处于第一相位时通过从第一驱动器输出第一电压电平来驱动所述第一端子;在所述信号处于第二相位时通过从所述第一驱动器输出第二电压电平来驱动所述第一端子;以及在所述信号处于第三相位时通过从第二驱动器输出第三电压电平来驱动所述第一端子,其中所述第三电压电平是基于用于驱动所述多个端子中的第二端子的第四电压电平并基于用于驱动所述多个端子中的第三端子的第五电压电平来输出的。2.如权利要求1所述的方法,其特征在于,所述第三电压电平在由所述第一电压电平和所述第二电压电平界定的电压范围内。3.如权利要求1所述的方法,其特征在于,所述第一驱动器包括第一晶体管和第二晶体管,并且其中从所述第一驱动器输出所述第一电压电平包括在所述信号处于所述第一相位时导通所述第一晶体管并截止所述第二晶体管以输出所述第一电压电平,其中在所述第一电压电平被输出时所述第一端子被驱动朝向所述第一电压电平。4.如权利要求3所述的方法,其特征在于,从所述第一驱动器输出所述第二电压电平包括在所述信号处于所述第二相位时导通所述第二晶体管并截止所述第一晶体管以输出所述第二电压电平,其中在所述第二电压电平被输出时所述第一端子被驱动朝向所述第二电压电平。5.如权利要求3所述的方法,其特征在于,在所述信号处于所述第三相位时,所述第一晶体管和所述第二晶体管被截止。6.如权利要求1所述的方法,其特征在于,进一步包括:通过从第三驱动器输出所述第四电压电平来驱动所述第二端子;以及通过从第四驱动器输出所述第五电压电平来驱动所述第三端子。7.如权利要求6所述的方法,其特征在于,所述第二驱动器包括第三晶体管和第四晶体管,并且在所述信号处于所述第三相位时从所述第二驱动器输出所述第三电压电平包括:接收从所述第三驱动器输出的所述第四电压电平以及从所述第四驱动器输出的所述第五电压电平;以及根据接收到的第四电压电平和接收到的第五电压电平来导通所述第二驱动器的所述第三晶体管和所述第四晶体管以输出所述第三电压电平,其中在所述第三电压电平被输出时所述第一端子被驱动朝向所述第三电压电平。8.如权利要求7所述的方法,其特征在于,在所述信号处于所述第一相位或所述第二相位时,所述第三晶体管和所述第四晶体管被截止。9.一种发射机,包括:由线驱动器驱动的多个端子;处理电路,其被配置成:将数据映射到将经由所述多个端子在多条导线上传送的码元序列,将所述码元序列编码在三个信号中,其中所述三个信号中的每一个信号针对将传送的每一码元处于三个相位中的一个相位,并且其中在每个码元的传输期间所述三个信号彼此处于不同相位,以及获得将经由所述多个端子中的第一端子传送的信号,其中所述信号是所述三个信号之一;第一线驱动器,其被配置成:在所述信号处于第一相位时通过输出第一电压电平来驱动所述第一端子,以及在所述信号处于第二相位时通过输出第二电压电平来驱动所述第一端子;以及第二线驱动器,其被配置成在所述信号处于第三相位时通过输出第三电压电平来驱动所述第一端子,其中所述第三电压电平是基于用于驱动所述多个端子中的第二端子的第四电压电平并基于用于驱动所述多个端子中的第三端子的第五电压电平来输出的。10.如权利要求9所述的发射机,其特征在于,所述第三电压电平在由所述第一电压电平和所述第二电压电平界定的电压范围内。11.如权利要求9所述的发射机,其特征在于,所述第一线驱动器包括第一晶体管和第二晶体管,并且其中所述第一线驱动器被配置成在所述信号处于所述第一相位时导通所述第一晶体管并截止所述第二晶体管以输出所述第一电压电平,其中在所述第一电压电平被输出时所述第一端子被驱动朝向所述第一电压电平。12.如权利要求11所述的发射机,其特征在于,所述第一线驱动器被配置成在所述信号处于所述第二相位时导通所述第二晶体管并截止所述第一晶体管以输出所述第二电压电平,其中在所述第二电压电平被输出时所述第一端子被驱动朝向所述第二电压电平。13.如权利要求11所述的发射机,其特征在于,所述第一线驱动器被配置成在所述信号处于所述第三相位时截止所述第一晶体管和所述第二晶体管。14.如权利要求9所述的发射机,其特征在于,进一步包括:...
【专利技术属性】
技术研发人员:SW·周,C·李,D·赛佩,
申请(专利权)人:高通股份有限公司,
类型:发明
国别省市:美国,US
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。