电子装置及输入电压补偿方法制造方法及图纸

技术编号:17011055 阅读:26 留言:0更新日期:2018-01-11 07:38
本案提供一种电子装置及输入电压补偿方法。电子装置可藉由额外增设一电路接脚来耦接至电压调节器的回授端,藉此降低电压调节器与电子装置间电压衰退的影响,并降低电子装置操作于低效能模式下的功耗损失。除此之外,电子装置还可通过内部的电阻阵列来产生出回授给电压调节器的回授电压,藉以控制电压调节器来调节出符合电子装置所期望接收的输出电压。

【技术实现步骤摘要】
电子装置及输入电压补偿方法
本案是关于一种电子装置,特别是关于一种具有输入电压补偿功能的电子装置及输入电压补偿方法。
技术介绍
当电子装置配置于电路基板(如PCB板)时,电子装置的一电路接脚耦接于电压调节器(voltageregulator)的输出端,以接收电压调节器所提供的输出电压。对于以集成电路(integratedcircuit,IC)制成的电子装置而言,当系统启动时,电子装置的电路接脚接收电压调节器提供的输出电压。然而,在传统实作中,电压调节器的输出端耦接于自身的回授端,藉以调节输出电压。因此,电路基板上的走线路径及电子装置内部打线接合(wirebonding)产生的寄生阻抗将导致电压衰退(IRdrop)的现象,容易造成电子装置内部接收的电源电压远低于电压调节器的输出电压,使得电子装置无法正常工作。因此,为确保电子装置(IC)的正常工作,往往会提高电压调节器所提供的输出电压,藉以抵销电压衰退的影响。但在电子装置操作于低效能模式的情况下,过高的电源电压会造成额外的静态功耗损失。有鉴于此,如何有效抵销电压衰退的影响,并且降低电子装置于低效能模式下的静态功耗损失,确为所属领域亟需解决的问题。
技术实现思路
本案提供一种电子装置,所述电子装置包括第一电路接脚、第二电路接脚及处理电路。第一电路接脚耦接于电压调节器的输出端,并用以接收电压调节器的输出端所提供的第一电源电压,使得第一电路接脚具有第二电源电压。第二电路接脚耦接于电压调节器的回授端。处理电路耦接于第一电路接脚及第二电路接脚,并用以根据第一电路接脚的第二电源电压产生回授电压于第二电路接脚,使得电压调节器依据回授电压来调节第一电源电压。本案另提供一种电子装置,所述电子装置包括具有输出端及回授端的电压调节器,以及具有第一连接垫、第二连接垫及处理电路的内部电路。其中,第一连接垫耦接于电压调节器的输出端,并用以接收电压调节器的输出端提供的第一电源电压,使得第一连接垫具有第二电源电压。第二连接垫耦接于电压调节器的回授端。处理电路则耦接于第一连接垫及第二连接垫,并用以根据第一连接垫的第二电源电压产生一回授电压于第二连接垫,使得电压调节器依据回授电压来调节第一电源电压。本案另提供一种输入电压补偿方法,执行于电子装置中。所述电子装置包括第一电路接脚、第二电路接脚及处理电路,其中第一电路接脚耦接于处理电路与一电压调节器的输出端,且第二电路接脚耦接于处理电路与此电压调节器的回授端。所述输入电压补偿方法包括以下步骤。首先,利用第一电路接脚,接收自于电压调节器的输出端所提供的第一电源电压,使得第一电路接脚具有一第二电源电压。接着,利用处理电路,根据第一电路接脚的第二电源电压以产生一回授电压于第二电路接脚,并使得电压调节器依据回授电压来调节第一电源电压。综上所述,本案所提供的电子装置及输入电压补偿方法,可藉由额外增设于同一芯片的电路接脚来耦接至电压调节器的回授端,藉以抵销电压衰退的影响,并且降低电子装置于低效能模式下的功耗损失。附图说明图1是本案一实施例所提供的电子装置的电路示意图。图2是本案另一实施例所提供的电子装置的电路示意图。图3是本案一实施例所提供的电子装置中的处理电路的示意图。图4是图3之处理电路中的补偿电路的电路示意图。图5是本案一实施例所提供的输入电压补偿方法的流程图。具体实施方式在下文中,将藉由图式说明本案的各种实施例来描述本专利技术。然而,本专利技术概念可能以许多不同形式来体现,且不应解释为限于本文中所阐述之例示性实施例。此外,在图式中相同的参考数字可表示相同或类似的组件。参阅图1,图1是本案一实施例所提供的电子装置的电路示意图。电子装置1包括电路接脚110、电路接脚120以及处理电路130。在本实施例中,电子装置1可例如由一集成电路(IC)所制成。在一些实施例中,图1的电子装置1可视为一系统单芯片(SystemonChip,SoC)。电路接脚110耦接于电压调节器20的输出端210,并用以接收电压调节器20的输出端210所提供的电源电压VDD1,使得电路接脚110具有电源电压VDD2。电路接脚120则耦接于电压调节器20的回授端220。处理电路130耦接电路接脚110、120,并用以根据电路接脚110的电源电压VDD2产生回授电压VF于电路接脚120,使得电压调节器20可依据回授电压VF来调节电源电压VDD1。在本实施例中,电压调节器20系设置在电子装置1之外的芯片基板上。在一些实施例中,电压调节器20为开关稳压器(switchregulator)。在一些实施例中,电压调节器20可由纯硬件电路来实现,或由硬件电路搭配韧体或软件来实现。另外,由于电压调节器20的原理为本
中具有通常知识者所习知,因此有关于电压调节器20的细部内容于此便不多加赘述。更进一步来说,由于电子装置1的电路接脚110容易受到电子装置1与电压调节器20间的路径(即PCB路径)及电子装置1(IC)内部打线接合分别产生之寄生阻抗Z1、Z2的影响,因此电路接脚110的电源电压VDD2并不完全会等于为电压调节器20所提供的第一电源电压VDD1。举例来说,于图1的实施例中,假设PCB路径的等效电路可由电阻R1、电感L1及电容C1所组成,IC内部打线接合的等效电路则可由电阻R2、电感L2及电容C2所组成,而图1中的寄生阻抗Z1、Z2可表示成:ZPCB=RPCB+LPCB(1)ZWB=RWB+LWB(2)其中,ZPCB、ZWB分别为寄生阻抗Z1的阻抗值,RPCB、RWB分别为电阻R1、R2的阻抗值,LPCB、LWB分别为电感L1、L2的阻抗值。而第一电路接脚110上的第二电源电压VDD2则可表示成:Vin=Vout-I*(ZPCB+ZWB)(3)其中,Vin表示为电源电压VDD2的值,Vout表示为电源电压VDD1的值,I则表示为负载电流I1的值。显然地,对于传统实作方式(亦即电压调节器20的输出端210耦接于回授端220)而言,电压调节器20得到的回授电压并不能反应实际输入电子装置1内部的电源电压(即电源电压VDD2),即电压调节器20参考到不准确的回授电压,进而调节出不理想的输出电压(即电源电压VDD1)。有鉴于此,电子装置1经由额外增设于同一芯片基板的电路接脚120来耦接至电压调节器20的回授端220,使得电压调节器20能获取对应于实际输入电子装置1内部之电源电压VDD2的回授电压VF,以作为电压调节器20的回授电压,进而使得电压调节器20能据以调节出理想的输出电压(即电源电压VDD1)。为进一步说明如何使电路接脚120上的回授电压VF能趋近于实际输入电子装置1内部的电源电压VDD2,本案提出了一种实施方式,复参阅图1,电子装置1更可包括电阻R3及电容C3。其中,电阻R3的第一端耦接于第一电路接脚110,电阻R3的第二端耦接于处理电路130,电容C3的第一端耦接于电阻R3的第二端,电容C3的第二端则耦接于接地电压GND。值得注意的是,于其他实施方式中,电容C3也可例如为一极性电容。因此,电容C3的正向端耦接于电阻R3的第二端,且电容C3的负向端则耦接于接地电压GND。再者,若先不将处理电路130所运行的技术特征给考虑进去。也就是说,当处理电路130仅视为将电阻R3的第二端耦接至第二电本文档来自技高网
...
电子装置及输入电压补偿方法

【技术保护点】
一种电子装置,包括:一第一电路接脚,耦接于一电压调节器的一输出端,并用以接收该电压调节器的该输出端所提供的一第一电源电压,使得该第一电路接脚具有一第二电源电压;一第二电路接脚,耦接于该电压调节器的一回授端;以及一处理电路,耦接于该第一电路接脚及该第二电路接脚,并用以根据该第一电路接脚的该第二电源电压产生一回授电压于该第二电路接脚,使得该电压调节器依据该回授电压来调节该第一电源电压。

【技术特征摘要】
1.一种电子装置,包括:一第一电路接脚,耦接于一电压调节器的一输出端,并用以接收该电压调节器的该输出端所提供的一第一电源电压,使得该第一电路接脚具有一第二电源电压;一第二电路接脚,耦接于该电压调节器的一回授端;以及一处理电路,耦接于该第一电路接脚及该第二电路接脚,并用以根据该第一电路接脚的该第二电源电压产生一回授电压于该第二电路接脚,使得该电压调节器依据该回授电压来调节该第一电源电压。2.根据权利要求1所述的电子装置,还包括:一电阻,具有一第一端耦接于该第一电路接脚,以及一第二端耦接于该处理电路,其中该处理电路用以将该电阻的该第二端耦接至该第二电路接脚;以及一电容,具有一第一端耦接于该电阻的该第二端,以及一第二端耦接于一接地电压。3.根据权利要求1所述的电子装置,其中该第一电路接脚、该第二电路接脚以及该处理电路共同设置于同一芯片基板上。4.根据权利要求1所述的电子装置,其中该处理电路还包括:一处理器;以及一补偿电路,耦接于该第一电路接脚、该处理器及该第二电路接脚,并用以依据该第二电源电压及该处理器所输出的一控制信号来产生该回授电压。5.根据权利要求4所述的电子装置,其中该控制信号包括一第一开关控制信号及一第二开关控制信号,且该补偿电路包括一第一电阻阵列及一第二电阻阵列,其中该第一电阻阵列经由相互并联的N个第一电阻所组成,且每一所述第一电阻的一第一端共同耦接于该第二电路接脚,每一所述第一电阻的一第二端则分别耦接于一第一开关电路,所述第一开关电路受控于该第一开关控制信号,以选择性地导通所述第一电阻的所述第一端与接地电压,而该第二电阻阵列则经由相互并联的M个第二电阻所组成,且每一所述第二电阻的一第一端共同耦接于该第一电路接脚,每一所述第二电阻的一第二端则分别耦接于一第二开关电路,所述第二开关电路受控于该第二开关控制信号,以选择性地导通所述第二电阻的所述...

【专利技术属性】
技术研发人员:陈政宇吴若华简志清
申请(专利权)人:瑞昱半导体股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1