电容感测暨通信整合电路以及使用其的互动系统技术方案

技术编号:16783077 阅读:50 留言:0更新日期:2017-12-13 01:54
本发明专利技术关于一种电容感测暨通信整合电路以及使用其的互动系统。此电容感测暨通信整合电路包括一微处理器、一感应电极以及一谐振电路。微处理器包括一第一输入输出接脚以及一第二输入输出接脚。感应电极耦接微处理器的第一输入输出接脚。谐振电路的输入端耦接微处理器的第二输入输出接脚,且谐振电路的输出端耦接感应电极。当进行电容感测时,该微处理器的第一输入输出接脚通过对该感应电极的充放电状态,以判定该感应电极的电容变化。当进行数据输出时,微处理器的第一输入输出接脚被设定为高阻抗,微处理器的第二输入输出接脚根据一传输数据,输出或不输出一高频载波,其中,该高频载波通过谐振电路的谐振,放大高频载波的振幅。

【技术实现步骤摘要】
电容感测暨通信整合电路以及使用其的互动系统
本专利技术关于一种通信电路的技术,更进一步来说,本专利技术关于一种电容感测暨通信整合电路以及使用其的互动系统。
技术介绍
图1是先前通信技术的传送接收装置的电路图。请参考图1,此传送接收装置包括一天线101、一传送电路102、一调变电路103、一放大电路104、一滤波电路105、一比较电路106以及一解调变电路107。当信号被天线101所接收时,放大电路104将所接收的信号进行前置放大,之后,滤波电路105与比较电路106对前置放大的信号作相关波形处理,最后由解调变电路107进行解调变以获得一接收数据。另外,当有数据需要传输时,所欲传输的数据会先经过调变电路103的调变,之后,通过传送电路102的信号处理后,由天线101输出。然而,在目前现行的电路中,若同时需要达到具有触控功能以及数据传送接收的通信功能,实际电路是上述图1的电路区块以及另外一个负责触控的区块。因此,若要同时达到触控功能以及数据传送接收的通信功能将会造成电路过于复杂,电路所占据的面积也会较大,进而使得产品的体积过大或重量过重。
技术实现思路
本专利技术的一目的在于提供一种电容感测暨通信整合电路以及使用其的互动系统,通过极少数元件,达到可以进行通信且电容感测的效果。本专利技术的另一目的在于提供一种电容感测暨通信整合电路以及使用其的互动系统,通过减少元件数,达到缩小产品体积的效果。有鉴于此,本专利技术提供一种电容感测暨通信整合电路,包括微一处理器、一感应电极与一谐振电路。其中,微处理器包括一第一输入输出接脚以及一第二输入输出接脚。感应电极耦接微处理器的第一输入输出接脚。谐振电路包括一输入端以及一输出端。谐振电路的输入端耦接微处理器的第二输入输出接脚。谐振电路的输出端耦接感应电极。其中,当进行电容感测时,微处理器的第一输入输出接脚通过对感应电极的充放电状态,以判定感应电极的电容变化。当进行数据输出时,微处理器的第一输入输出接脚被设定为高阻抗,微处理器的第二输入输出接脚根据一传输数据,输出或不输出一高频载波。高频载波通过谐振电路的谐振,放大高频载波的振幅。本专利技术提供一种互动系统,包括一第一互动装置与一第二互动装置。其中,第一互动装置,包括一第一电容感测暨通信整合电路,第一电容感测暨通信整合电路包括一第一微处理器、一第一感应电极与一第一谐振电路。其中,第一微处理器包括一第一输入输出接脚以及一第二输入输出接脚。第一感应电极耦接第一微处理器的第一输入输出接脚。第一谐振电路包括一输入端以及一输出端,其中,第一谐振电路的输入端耦接第一微处理器的第二输入输出接脚。第一谐振电路的输出端耦接第一感应电极。第二互动装置包括一第二电容感测暨通信整合电路,第二电容感测暨通信整合电路包括一第二微处理器、一第二感应电极与一输出电路。其中,第二微处理器包括一第一输入输出接脚。第二感应电极耦接第二微处理器的第一输入输出接脚。输出电路耦接第二电容感测暨通信整合电路。其中,当第一电容感测暨通信整合电路进行电容感测时,第一微处理器的第一输入输出接脚通过对第一感应电极的充放电状态,以判定第一感应电极的电容值变化。其中,当第一互动装置输出数据时,第一微处理器的第一输入输出接脚被设定为高阻抗,第一微处理器的第二输入输出接脚根据一传输数据,输出或不输出一高频载波。其中,高频载波通过第一谐振电路的谐振,放大高频载波的振幅。其中,当第二互动装置由第一互动装置接收数据时,第二微处理器用以根据第二微处理器的第一输入输出接脚所检测出的电容值的不稳定期间的封包,判断第二感应电极所接收的高频载波的封包,以解码出由第一互动装置所传输的传输数据。根据传输数据,第二电容感测暨通信整合电路控制输出电路输出一对应的输出效果。依照本专利技术较佳实施例所述的电容感测暨通信整合电路,微处理器更包括一第三输入输出接脚。其中,电容感测暨通信整合电路更包括一阻抗元件。阻抗元件包括一第一端以及一第二端,其第一端耦接微处理器的第三输入输出接脚,且阻抗元件的第二端耦接微处理器的第一输入输出接脚。其中,当进行电容感测时。微处理器的第一输入输出接脚被设为一第一共接电压后,微处理器的第一输入输出接脚被设为高阻抗,且微处理器的第三输入输出接脚被设为一第一特定电压当感应电极的电压由第一共接电压充电至一第一电压时,微处理器的第一输入输出接脚被设为一第二共接电压后,微处理器的第一输入输出接脚被设为高阻抗,微处理器的第三输入输出接脚被设为一第二特定电压。当感应电极由第二共接电压被放电到一第二电压时,微处理器的第一输入输出接脚被设为第一共接电压后,微处理器的第一输入输出接脚被设为高阻抗,且微处理器的第三输入输出接脚被设为第一特定电压。其中,微处理器根据感应电极由第一共接电压充电至第一电压的时间加上感应电极由第二共接电压被放电到第二电压的时间,判断感应电极的电容变化。其中,第一特定电压大于或等于第一电压,且第一电压大于第一共接电压。第二特定电压小于或等于第二电压,且第二电压小于第二共接电压。依照本专利技术较佳实施例所述的电容感测暨通信整合电路,微处理器更包括一第三输入输出接脚,电容感测暨通信整合电路更包括一阻抗元件。其中,阻抗元件包括一第一端以及一第二端。其阻抗元件的第一端耦接微处理器的第三输入输出接脚,且阻抗元件的第二端耦接微处理器的第一输入输出接脚。当进行电容感测时,微处理器的第一输入输出接脚被设为一第一共接电压后,微处理器的第一输入输出接脚被设为高阻抗,且微处理器的第三输入输出接脚被设为一第一特定电压,以通过微处理器的第三输入输出接脚对该感应电极进行充电。当经过一第一预设时间时,微处理器记录感应电极的一第一时间电压后,微处理器的第一输入输出接脚被设为一第二共接电压后,微处理器的第一输入输出接脚被设为高阻抗,微处理器的第三输入输出接脚被设为一第二特定电压,以通过微处理器的第三输入输出接脚对感应电极进行放电。当经过一第二预设时间时,微处理器记录该感应电极的一第二时间电压后,微处理器的第一输入输出接脚被设为第一共接电压后,微处理器的第一输入输出接脚被设为高阻抗,且微处理器的第三输入输出接脚被设为第一特定电压。其中,微处理器根据该第一时间电压以及该第二时间电压,判断感应电极的电容变化。其中,第一特定电压大于或等于第一时间电压,且第一时间电压大于第一共接电压。第二特定电压小于或等于第二时间电压,且该第二时间电压小于第二共接电压。依照本专利技术较佳实施例所述的电容感测暨通信整合电路,电容感测暨通信整合电路更包括一阻抗元件。阻抗元件包括一第一端以及一第二端。阻抗元件的第一端耦接微处理器的第一输入输出接脚,且阻抗元件的第二端耦接一共接电压。进行电容感测时,微处理器的第一输入输出接脚对感应电极充电到一第一电压后,微处理器的第一输入输出接脚被设为高阻抗,当感应电极由第一电压被放电到一第二电压时,微处理器根据感应电极由第一电压放电到第二电压的时间,判断感应电极的电容变化。依照本专利技术较佳实施例所述的电容感测暨通信整合电路,电容感测暨通信整合电路更包括一阻抗元件。阻抗元件包括一第一端以及一第二端,阻抗元件的第一端耦接该微处理器的第一输入输出接脚,且阻抗元件的第二端耦接一共接电压。进行电容感测时,微处理器的第一输入输出接脚对感应电极充电到一第一电压本文档来自技高网...
电容感测暨通信整合电路以及使用其的互动系统

【技术保护点】
一种电容感测暨通信整合电路,其特征在于,包括:一微处理器,包括一第一输入输出接脚以及一第二输入输出接脚;一感应电极,耦接该微处理器的第一输入输出接脚;以及一谐振电路,包括一输入端以及一输出端,其中,该谐振电路的输入端耦接该微处理器的第二输入输出接脚,其中,该谐振电路的输出端耦接该感应电极;其中,当进行电容感测时,该微处理器的第一输入输出接脚通过对该感应电极的充放电状态,以判定该感应电极的电容变化,其中,当进行数据输出时,该微处理器的第一输入输出接脚被设定为高阻抗,该微处理器的第二输入输出接脚根据一传输数据,输出或不输出一高频载波,其中,该高频载波通过该谐振电路的谐振,放大该高频载波的振幅。

【技术特征摘要】
2016.06.03 TW 1051175091.一种电容感测暨通信整合电路,其特征在于,包括:一微处理器,包括一第一输入输出接脚以及一第二输入输出接脚;一感应电极,耦接该微处理器的第一输入输出接脚;以及一谐振电路,包括一输入端以及一输出端,其中,该谐振电路的输入端耦接该微处理器的第二输入输出接脚,其中,该谐振电路的输出端耦接该感应电极;其中,当进行电容感测时,该微处理器的第一输入输出接脚通过对该感应电极的充放电状态,以判定该感应电极的电容变化,其中,当进行数据输出时,该微处理器的第一输入输出接脚被设定为高阻抗,该微处理器的第二输入输出接脚根据一传输数据,输出或不输出一高频载波,其中,该高频载波通过该谐振电路的谐振,放大该高频载波的振幅。2.如权利要求1所述的电容感测暨通信整合电路,其特征在于,该微处理器更包括:一第三输入输出接脚;其中,该电容感测暨通信整合电路更包括:一阻抗元件,包括一第一端以及一第二端,其中,该阻抗元件的第一端耦接该微处理器的第三输入输出接脚,且该阻抗元件的第二端耦接该微处理器的第一输入输出接脚;其中,当进行电容感测时:该微处理器的第一输入输出接脚被设为一第一共接电压后,该微处理器的第一输入输出接脚被设为高阻抗,且该微处理器的第三输入输出接脚被设为一第一特定电压,当该感应电极的电压由该第一共接电压充电至一第一电压时,该微处理器的第一输入输出接脚被设为一第二共接电压后,该微处理器的第一输入输出接脚被设为高阻抗,该微处理器的第三输入输出接脚被设为一第二特定电压;当该感应电极由该第二共接电压被放电到一第二电压时,该微处理器的第一输入输出接脚被设为该第一共接电压后,该微处理器的第一输入输出接脚被设为高阻抗,且该微处理器的第三输入输出接脚被设为该第一特定电压,其中,该微处理器根据该感应电极由该第一共接电压充电至该第一电压的时间加上该感应电极由该第二共接电压被放电到该第二电压的时间,判断该感应电极的电容变化,其中,该第一特定电压大于或等于该第一电压,且该第一电压大于该第一共接电压;其中,该第二特定电压小于或等于该第二电压,且该第二电压小于第二共接电压。3.如权利要求1所述的电容感测暨通信整合电路,其特征在于,该微处理器更包括:一第三输入输出接脚,其中,该电容感测暨通信整合电路更包括:一阻抗元件,包括一第一端以及一第二端,其中,该阻抗元件的第一端耦接该微处理器的第三输入输出接脚,且该阻抗元件的第二端耦接该微处理器的第一输入输出接脚;其中,当进行电容感测时:该微处理器的第一输入输出接脚被设为一第一共接电压后,该微处理器的第一输入输出接脚被设为高阻抗,且该微处理器的第三输入输出接脚被设为一第一特定电压,以通过该微处理器的第三输入输出接脚对该感应电极进行充电;当经过一第一预设时间时,该微处理器记录该感应电极的一第一时间电压后,该微处理器的第一输入输出接脚被设为一第二共接电压后,该微处理器的第一输入输出接脚被设为高阻抗,该微处理器的第三输入输出接脚被设为一第二特定电压,以通过该微处理器的第三输入输出接脚对该感应电极进行放电;当经过一第二预设时间时,该微处理器记录该感应电极的一第二时间电压后,该微处理器的第一输入输出接脚被设为该第一共接电压后,该微处理器的第一输入输出接脚被设为高阻抗,且该微处理器的第三输入输出接脚被设为该第一特定电压;其中,该微处理器根据该第一时间电压以及该第二时间电压,判断该感应电极的电容变化;其中,该第一特定电压大于或等于该第一时间电压,且该第一时间电压大于该第一共接电压;其中,该第二特定电压小于或等于该第二时间电压,且该第二时间电压小于第二共接电压。4.如权利要求1所述的电容感测暨通信整合电路,其特征在于,更包括:一阻抗元件,包括一第一端以及一第二端,其中,该阻抗元件的第一端耦接该微处理器的第一输入输出接脚,且该阻抗元件的第二端耦接一共接电压;其中,进行电容感测时:该微处理器的第一输入输出接脚对该感应电极充电到一第一电压后,该微处理器的第一输入输出接脚被设为高阻抗,当该感应电极由该第一电压被放电到一第二电压时,该微处理器根据该感应电极由该第一电压放电到该第二电压的时间,判断该感应电极的电容变化。5.如权利要求1所述的电容感测暨通信整合电路,其特征在于,更包括:一阻抗元件,包括一第一端以及一第二端,其中,该阻抗元件的第一端耦接该微处理器的第一输入输出接脚,且该阻抗元件的第二端耦接一共接电压;其中,进行电容感测时:该微处理器的第一输入输出接脚对该感应电极充电到一第一电压后,该微处理器的第一输入输出接脚被设为高阻抗,当经过一预设时间,该微处理器根据该感应电极由该第一电压被放电到的电压,判断该感应电极的电容变化。6.如权利要求1所述的电容感测暨通信整合电路,其特征在于,该微处理器更包括:一第四输入输出接脚;其中,该谐振电路包括:一电感,包括一第一端以及一第二端,其中,该电感的第一端耦接该微处理器的第二输入输出接脚,该电感的第二端耦接该感应电极;以及一电容,包括一第一端以及一第二端,其中,该电容的第一端耦接该微处理器的第四输入输出接脚,该电容的第二端耦接该感应电极;其中,当进行数据输出时,该微处理器的第一输入输出接脚被设定为高阻抗,且该第四输入输出接脚被设为一共接电压。7.如权利要求6所述的电容感测暨通信整合电路,其特征在于,该谐振电路更包括:一电阻,包括一第一端以及一第二端,其中,该电阻的第一端耦接该微处理器的第二输入输出接脚,该电阻的第二端耦接该电感的第一端。8.如权利要求6所述的电容感测暨通信整合电路,其特征在于,进行电容感测时,该微处理器的第二输入输出接脚以及该第四输入输出接脚被设定为高阻抗。9.如权利要求1所述的电容感测暨通信整合电路,其特征在于,该微处理器用以根据该微处理器的第一输入输出接脚所检测出的电容值的不稳定期间的封包,判断该感应电极所接收的高频载波的封包,以解码出由外部电路所传输的传输数据。10.一种互动系统,其特征在于,包括:一第一互动装置,包括:一第一电容感测暨通信整合电路,包括:一第一微处理器,包括一第一输入输出接脚以及一第二输入输出接脚;一第一感应电极,耦接该第一微处理器的第一输入输出接脚;以及一第一谐振电路,包括一输入端以及一输出端,其中,该第一谐振电路的输入端耦接该第一微处理器的第二输入输出接脚,其中,该第一谐振电路的输出端耦接该第一感应电极;以及一第二互动装置,包括:一第二电容感测暨通信整合电路,包括:一第二微处理器,包括一第一输入输出接脚;以及一第二感应电极,耦接该第二微处理器的第一输入输出接脚;以及一输出电路,耦接该第二电容感测暨通信整合电路;其中,当该第一电容感测暨通信整合电路进行电容感测时,该第一微处理器的第一输入输出接脚通过对该第一感应电极的充放电状态,以判定该第一感应电极的电容值变化;其中,当该第一互动装置输出数据时,该第一微处理器的第一输入输出接脚被设定为高阻抗,该第一微处理器的第二输入输出接脚根据一传输...

【专利技术属性】
技术研发人员:罗立声李仙耀
申请(专利权)人:凌通科技股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1