The present invention provides a control method and a device for i.MX6 series processor power sequence, the method includes: respectively by the power management chip VSNVS SW1A/B SW1C foot, foot, foot, foot, foot, SW2 SW3A/B VREFDDR i.MX6 series processor VDD_SNVS feet to the feet, legs, feet, VDDARM VDDSOC VDDHIGH, VDDDRAM foot foot DRAM_VREF, foot power supply; through 5V to 3.3V power chip OUT pin to set foot while i.MX6 series processor power supply; through 24V to 5V power chip OUT pin to USB_VBUS pin power supply i.MX6 series processor. With the invention, the power sequence of the i.MX6 series processor can be controlled without increasing the extra cost.
【技术实现步骤摘要】
i.MX6系列处理器上电顺序的控制方法及装置
本专利技术涉及i.MX6系列处理器供电
,更为具体地,涉及一种i.MX6系列处理器上电顺序的控制方法及装置。
技术介绍
目前,对i.MX6系列处理器的上电顺序的控制由单片机或CPLD(ComplexProgrammableLogicDevice,复杂可编程逻辑器件)逻辑控制完成,但是,单片机或CPLD的价格较高,使用单片机或CPLD控制i.MX6系列处理器的上电顺序会增加额外的成本。
技术实现思路
鉴于上述问题,本专利技术的目的是提供一种i.MX6系列处理器上电顺序的控制方法及装置,以解决使用单片机或CPLD控制i.MX6系列处理器的上电顺序成本较高的问题。一方面,本专利技术提供的i.MX6系列处理器上电顺序的控制装置,包括电源管理芯片、5V转3.3V电源芯片和24V转5V电源芯片;其中,电源管理芯片的SW1A/B引脚与i.MX6系列处理器的VDDARM引脚连接;电源管理芯片的SW1C引脚与i.MX6系列处理器的VDDSOC引脚连接;电源管理芯片的SW2引脚与i.MX6系列处理器的VDDHIGH引脚连接;电源管理芯片的SW3A/B引脚与i.MX6系列处理器的VDDDRAM引脚连接;电源管理芯片的VREFDDR引脚与i.MX6系列处理器的DRAM_VREF引脚连接;电源管理芯片的VGEN1引脚与i.MX6系列处理器的NVCC_RGMII引脚连接;电源管理芯片的VSNVS引脚与i.MX6系列处理器的VDD_SNVS引脚连接;电源管理芯片的I2C引脚与i.MX6系列处理器的I2C引脚连接;电源管理芯片的VGEN6引 ...
【技术保护点】
一种i.MX6系列处理器上电顺序的控制装置,其特征在于,包括电源管理芯片、5V转3.3V电源芯片和24V转5V电源芯片;其中,所述电源管理芯片的SW1A/B引脚与i.MX6系列处理器的VDDARM引脚连接;所述电源管理芯片的SW1C引脚与所述i.MX6系列处理器的VDDSOC引脚连接;所述电源管理芯片的SW2引脚与所述i.MX6系列处理器的VDDHIGH引脚连接;所述电源管理芯片的SW3A/B引脚与所述i.MX6系列处理器的VDDDRAM引脚连接;所述电源管理芯片的VREFDDR引脚与所述i.MX6系列处理器的DRAM_VREF引脚连接;所述电源管理芯片的VGEN1引脚与所述i.MX6系列处理器的NVCC_RGMII引脚连接;所述电源管理芯片的VSNVS引脚与所述i.MX6系列处理器的VDD_SNVS引脚连接;所述电源管理芯片的I2C引脚与所述i.MX6系列处理器的I2C引脚连接;所述电源管理芯片的VGEN6引脚与所述5V转3.3V电源芯片的EN引脚连接;所述5V转3.3V电源芯片的OUT引脚分别与所述i.MX6系列处理器的NVCC_CSI引脚、NVCC_EIM引脚、NVCC_ENET ...
【技术特征摘要】
1.一种i.MX6系列处理器上电顺序的控制装置,其特征在于,包括电源管理芯片、5V转3.3V电源芯片和24V转5V电源芯片;其中,所述电源管理芯片的SW1A/B引脚与i.MX6系列处理器的VDDARM引脚连接;所述电源管理芯片的SW1C引脚与所述i.MX6系列处理器的VDDSOC引脚连接;所述电源管理芯片的SW2引脚与所述i.MX6系列处理器的VDDHIGH引脚连接;所述电源管理芯片的SW3A/B引脚与所述i.MX6系列处理器的VDDDRAM引脚连接;所述电源管理芯片的VREFDDR引脚与所述i.MX6系列处理器的DRAM_VREF引脚连接;所述电源管理芯片的VGEN1引脚与所述i.MX6系列处理器的NVCC_RGMII引脚连接;所述电源管理芯片的VSNVS引脚与所述i.MX6系列处理器的VDD_SNVS引脚连接;所述电源管理芯片的I2C引脚与所述i.MX6系列处理器的I2C引脚连接;所述电源管理芯片的VGEN6引脚与所述5V转3.3V电源芯片的EN引脚连接;所述5V转3.3V电源芯片的OUT引脚分别与所述i.MX6系列处理器的NVCC_CSI引脚、NVCC_EIM引脚、NVCC_ENET引脚、NVCC_GPIO引脚、NVCC_LCD引脚、NVCC_NANDF引脚、NVCC_SD引脚、NVCC_JTAG引脚连接;所述5V转3.3V电源芯片的PG引脚与所述24V转5V电源芯片的EN引脚连接;所述24V转5V电源芯片的OUT引脚与所述i.MX6系列处理器的USB_VBUS引脚连接。2.一种i.MX6系列处理器上电顺序的控制方法,其特征在于,包括:步骤1:通过电源管理芯片的VSNVS引脚向i.MX6系...
【专利技术属性】
技术研发人员:张方恒,王志强,刘淑华,
申请(专利权)人:山东和远智能科技股份有限公司,
类型:发明
国别省市:山东,37
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。