i.MX6系列处理器上电顺序的控制方法及装置制造方法及图纸

技术编号:15894488 阅读:68 留言:0更新日期:2017-07-28 19:24
本发明专利技术提供一种i.MX6系列处理器上电顺序的控制方法及装置,其中的方法包括:分别通过电源管理芯片的VSNVS脚、SW1A/B脚、SW1C脚、SW2脚、SW3A/B脚、VREFDDR脚向i.MX6系列处理器的VDD_SNVS脚、VDDARM脚、VDDSOC脚、VDDHIGH脚、VDDDRAM脚、DRAM_VREF脚供电;通过5V转3.3V电源芯片的OUT脚同时向i.MX6系列处理器的规定引脚供电;通过24V转5V电源芯片的OUT脚向i.MX6系列处理器的USB_VBUS脚供电。利用本发明专利技术无需增加额外成本就可以控制i.MX6系列处理器的上电顺序。

Method and device for controlling power sequence of i.MX6 series processor

The present invention provides a control method and a device for i.MX6 series processor power sequence, the method includes: respectively by the power management chip VSNVS SW1A/B SW1C foot, foot, foot, foot, foot, SW2 SW3A/B VREFDDR i.MX6 series processor VDD_SNVS feet to the feet, legs, feet, VDDARM VDDSOC VDDHIGH, VDDDRAM foot foot DRAM_VREF, foot power supply; through 5V to 3.3V power chip OUT pin to set foot while i.MX6 series processor power supply; through 24V to 5V power chip OUT pin to USB_VBUS pin power supply i.MX6 series processor. With the invention, the power sequence of the i.MX6 series processor can be controlled without increasing the extra cost.

【技术实现步骤摘要】
i.MX6系列处理器上电顺序的控制方法及装置
本专利技术涉及i.MX6系列处理器供电
,更为具体地,涉及一种i.MX6系列处理器上电顺序的控制方法及装置。
技术介绍
目前,对i.MX6系列处理器的上电顺序的控制由单片机或CPLD(ComplexProgrammableLogicDevice,复杂可编程逻辑器件)逻辑控制完成,但是,单片机或CPLD的价格较高,使用单片机或CPLD控制i.MX6系列处理器的上电顺序会增加额外的成本。
技术实现思路
鉴于上述问题,本专利技术的目的是提供一种i.MX6系列处理器上电顺序的控制方法及装置,以解决使用单片机或CPLD控制i.MX6系列处理器的上电顺序成本较高的问题。一方面,本专利技术提供的i.MX6系列处理器上电顺序的控制装置,包括电源管理芯片、5V转3.3V电源芯片和24V转5V电源芯片;其中,电源管理芯片的SW1A/B引脚与i.MX6系列处理器的VDDARM引脚连接;电源管理芯片的SW1C引脚与i.MX6系列处理器的VDDSOC引脚连接;电源管理芯片的SW2引脚与i.MX6系列处理器的VDDHIGH引脚连接;电源管理芯片的SW3A/B引脚与i.MX6系列处理器的VDDDRAM引脚连接;电源管理芯片的VREFDDR引脚与i.MX6系列处理器的DRAM_VREF引脚连接;电源管理芯片的VGEN1引脚与i.MX6系列处理器的NVCC_RGMII引脚连接;电源管理芯片的VSNVS引脚与i.MX6系列处理器的VDD_SNVS引脚连接;电源管理芯片的I2C引脚与i.MX6系列处理器的I2C引脚连接;电源管理芯片的VGEN6引脚与5V转3.3V电源芯片的EN引脚连接;5V转3.3V电源芯片的OUT引脚分别与i.MX6系列处理器的NVCC_CSI引脚、NVCC_EIM引脚、NVCC_ENET引脚、NVCC_GPIO引脚、NVCC_LCD引脚、NVCC_NANDF引脚、NVCC_SD引脚、NVCC_JTAG引脚连接;5V转3.3V电源芯片的PG引脚与24V转5V电源芯片EN引脚连接;24V转5V电源芯片的OUT引脚与i.MX6系列处理器的USB_VBUS引脚连接。另一方面,本专利技术提供的i.MX6系列处理器上电顺序的控制方法,包括:步骤1:通过电源管理芯片的VSNVS引脚向i.MX6系列处理器的VDD_SNVS引脚输出3V电压;步骤2:通过电源管理芯片的SW1A/B引脚向i.MX6系列处理器的VDDARM引脚输出1.375V电压;同时,通过电源管理芯片的SW1C引脚向i.MX6系列处理器的VDDSOC引脚输出1.375V电压;步骤3:通过电源管理芯片的SW2引脚向i.MX6系列处理器的VDDHIGH引脚输出3V电压;步骤4:通过电源管理芯片的SW3A/B引脚向所述i.MX6系列处理器的VDDDRAM引脚输出1.5V电压;同时,通过电源管理芯片的VREFDDR引脚向i.MX6系列处理器的DRAM_VREF引脚输出0.75V电压;步骤5:通过5V转3.3V电源芯片的OUT引脚同时向i.MX6系列处理器的NVCC_CSI引脚、NVCC_EIM引脚、NVCC_ENET引脚、NVCC_GPIO引脚、NVCC_LCD引脚、NVCC_NANDF引脚、NVCC_SD引脚、NVCC_JTAG引脚输出3.3V电压;步骤6:通过24V转5V电源芯片的OUT引脚向i.MX6系列处理器的USB_VBUS引脚输出5V电压;步骤7:在电源管理芯片、电源管理芯片与24V转5V电源芯片依次上电完成后,i.MX6系列处理器的I2C引脚与电源管理芯片的I2C引脚进行通讯,控制电源管理芯片的VGEN1引脚向i.MX6系列处理器的NVCC_RGMII引脚输出1.2V电压;以及,步骤1与步骤2的间隔时间为3.8毫秒,步骤2与步骤3的间隔时间为1毫秒,步骤3与步骤4的间隔时间为1毫秒,步骤4与步骤5的时间间隔为1毫秒,步骤5与步骤6的时间间隔为1.2毫秒。与现有技术相比,本专利技术提供的i.MX6系列处理器上电顺序的控制方法及装置,通过使用与i.MX6系列处理器配套的电源管理芯片、5V转3.3V电源芯片和24V转5V电源芯片对i.MX6系列处理器的上电顺序进行控制,由于5V转3.3V电源芯片与24V转5V电源芯片价格远低于单片机或CPLD的价格,因此,能够降低i.MX6系列处理器上电顺序的控制成本。为了实现上述以及相关目的,本专利技术的一个或多个方面包括后面将详细说明的特征。下面的说明以及附图详细说明了本专利技术的某些示例性方面。然而,这些方面指示的仅仅是可使用本专利技术的原理的各种方式中的一些方式。此外,本专利技术旨在包括所有这些方面以及它们的等同物。附图说明通过参考以下结合附图的说明,并且随着对本专利技术的更全面理解,本专利技术的其它目的及结果将更加明白及易于理解。在附图中:图1为根据本专利技术实施例的i.MX6系列处理器上电顺序的控制装置的结构示意图;图2为根据本专利技术实施例的电源管理芯片的内部结构示意图;图3为根据本专利技术实施例的i.MX6系列处理器上电顺序的控制方法的流程示意图。其中的附图标记为:i.MX6系列处理器1、电源管理芯片2、5V转3.3V电源芯片3、24V转5V电源芯片4。在所有附图中相同的标号指示相似或相应的特征或功能。具体实施方式在下面的描述中,出于说明的目的,为了提供对一个或多个实施例的全面理解,阐述了许多具体细节。然而,很明显,也可以在没有这些具体细节的情况下实现这些实施例。在其它例子中,为了便于描述一个或多个实施例,公知的结构和设备以方框图的形式示出。本专利技术所涉及的i.MX6系列处理器为Freescale公司生产的i.MX6系列处理器,本专利技术所提供的上电顺序控制装置适用于中i.MX6系列处理器中的6S、6DL、6D、6Q这四款处理器(为了方便表述,6S、6DL、6D、6Q这四款处理器统称为i.MX6系列处理器),由于I.MX6系列处理器需要精准的上电顺序,因此,本专利技术针对i.MX6系列处理器专门设计了一套上电顺序的控制装置及控制方法,对i.MX6系列处理器进行精准的上电。i.MX6系列处理器均包括VDDARM引脚、VDDSOC引脚、VDDHIGH引脚、VDDDRAM引脚、DRAM_VREF引脚、NVCC_RGMII引脚、VDD_SNVS引脚、I2C引脚、NVCC_CSI引脚、NVCC_EIM引脚、NVCC_ENET引脚、NVCC_GPIO引脚、NVCC_LCD引脚、NVCC_NANDF引脚、NVCC_SD引脚、NVCC_JTAG引脚和USB_VBUS引脚。上述i.MX6系列处理器各个引脚的上电顺序从上至下为:1、VDD_SNVS引脚;2、VDDARM引脚、VDDSOC引脚;3、VDDHIGH引脚;4、VDDDRAM引脚、DRAM_VREF引脚;5、NVCC_CSI引脚、NVCC_EIM引脚、NVCC_ENET引脚、NVCC_GPIO引脚、NVCC_LCD引脚、NVCC_NANDF引脚、NVCC_SD引脚、NVCC_JTAG引脚;6、USB_VBUS引脚;7、NVCC_RGMII引脚。上述上电顺序中的顿号表示并列关系,例如:VDDARM引脚与VDDSOC引脚同时上电,VDDDRAM引脚与DRAM_VREF引脚同时上电。图1示出本文档来自技高网...
<a href="http://www.xjishu.com/zhuanli/54/201710147012.html" title="i.MX6系列处理器上电顺序的控制方法及装置原文来自X技术">i.MX6系列处理器上电顺序的控制方法及装置</a>

【技术保护点】
一种i.MX6系列处理器上电顺序的控制装置,其特征在于,包括电源管理芯片、5V转3.3V电源芯片和24V转5V电源芯片;其中,所述电源管理芯片的SW1A/B引脚与i.MX6系列处理器的VDDARM引脚连接;所述电源管理芯片的SW1C引脚与所述i.MX6系列处理器的VDDSOC引脚连接;所述电源管理芯片的SW2引脚与所述i.MX6系列处理器的VDDHIGH引脚连接;所述电源管理芯片的SW3A/B引脚与所述i.MX6系列处理器的VDDDRAM引脚连接;所述电源管理芯片的VREFDDR引脚与所述i.MX6系列处理器的DRAM_VREF引脚连接;所述电源管理芯片的VGEN1引脚与所述i.MX6系列处理器的NVCC_RGMII引脚连接;所述电源管理芯片的VSNVS引脚与所述i.MX6系列处理器的VDD_SNVS引脚连接;所述电源管理芯片的I2C引脚与所述i.MX6系列处理器的I2C引脚连接;所述电源管理芯片的VGEN6引脚与所述5V转3.3V电源芯片的EN引脚连接;所述5V转3.3V电源芯片的OUT引脚分别与所述i.MX6系列处理器的NVCC_CSI引脚、NVCC_EIM引脚、NVCC_ENET引脚、NVCC_GPIO引脚、NVCC_LCD引脚、NVCC_NANDF引脚、NVCC_SD引脚、NVCC_JTAG引脚连接;所述5V转3.3V电源芯片的PG引脚与所述24V转5V电源芯片的EN引脚连接;所述24V转5V电源芯片的OUT引脚与所述i.MX6系列处理器的USB_VBUS引脚连接。...

【技术特征摘要】
1.一种i.MX6系列处理器上电顺序的控制装置,其特征在于,包括电源管理芯片、5V转3.3V电源芯片和24V转5V电源芯片;其中,所述电源管理芯片的SW1A/B引脚与i.MX6系列处理器的VDDARM引脚连接;所述电源管理芯片的SW1C引脚与所述i.MX6系列处理器的VDDSOC引脚连接;所述电源管理芯片的SW2引脚与所述i.MX6系列处理器的VDDHIGH引脚连接;所述电源管理芯片的SW3A/B引脚与所述i.MX6系列处理器的VDDDRAM引脚连接;所述电源管理芯片的VREFDDR引脚与所述i.MX6系列处理器的DRAM_VREF引脚连接;所述电源管理芯片的VGEN1引脚与所述i.MX6系列处理器的NVCC_RGMII引脚连接;所述电源管理芯片的VSNVS引脚与所述i.MX6系列处理器的VDD_SNVS引脚连接;所述电源管理芯片的I2C引脚与所述i.MX6系列处理器的I2C引脚连接;所述电源管理芯片的VGEN6引脚与所述5V转3.3V电源芯片的EN引脚连接;所述5V转3.3V电源芯片的OUT引脚分别与所述i.MX6系列处理器的NVCC_CSI引脚、NVCC_EIM引脚、NVCC_ENET引脚、NVCC_GPIO引脚、NVCC_LCD引脚、NVCC_NANDF引脚、NVCC_SD引脚、NVCC_JTAG引脚连接;所述5V转3.3V电源芯片的PG引脚与所述24V转5V电源芯片的EN引脚连接;所述24V转5V电源芯片的OUT引脚与所述i.MX6系列处理器的USB_VBUS引脚连接。2.一种i.MX6系列处理器上电顺序的控制方法,其特征在于,包括:步骤1:通过电源管理芯片的VSNVS引脚向i.MX6系...

【专利技术属性】
技术研发人员:张方恒王志强刘淑华
申请(专利权)人:山东和远智能科技股份有限公司
类型:发明
国别省市:山东,37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1