显示装置制造方法及图纸

技术编号:15793262 阅读:577 留言:0更新日期:2017-07-10 03:52
一种显示装置,其包括显示面板和移位寄存器,移位寄存器响应于各相关连接的级的Q节点的电压,生成选通脉冲并且依次向选通线输出选通脉冲。第n(n为自然数)级移位寄存器包括上拉晶体管、启动控制器、复位控制器和第一复位输出端控制器。在上拉晶体管中,栅极被连接至Q节点,漏极被连接至第一选通时钟输入线以及源极被连接至选通脉冲输出端。启动控制器响应于向栅极输入的启动信号,对Q节点进行充电。在复位控制器中,栅极被连接至复位信号输出端,漏极被连接至Q节点以及源极被连接至低电位电压输入端。第一复位输出端控制器在第二时钟信号与在不显示图像的非显示时段中输出的第一输出控制信号同步时,向复位信号输出端输出复位信号。

【技术实现步骤摘要】
显示装置
本公开涉及一种具有减小的边框的显示装置。
技术介绍
显示装置已作为视觉信息的传输介质被应用于各种信息装置或办公机器。阴极射线管(CRT)或Braun管(最广泛传播使用的显示装置)在较大的重量和体积方面存在问题。已开发了可以克服CRT的限制的各种类型的平板显示器。在一般的平板显示器中,数据线和扫描线被设置成彼此垂直,并且像素按照矩阵形式被设置。想要显示的视频数据电压被提供给数据线,并且选通脉冲依次被提供给选通线。随着视频数据电压被提供给提供有选通脉冲的显示线的像素并且每条显示线通过选通脉冲依次被扫描,视频数据被显示。用于产生选通脉冲的选通驱动器包括电平移位器和移位寄存器,并且该移位寄存器可以在如图1所例示的显示面板的一侧上按照面板内选通(GIP)的形式来实现。为了向n条选通线中的各条选通线施加选通脉冲,移位寄存器(或GIP)包括n个级(…GIP[n-2]、GIP[n-1]、GIP[n])以及虚拟级(虚拟GIP1、虚拟GIP2、虚拟GIP3)。各个级将来自于之前级的输出用作进位信号并且使用后续级的输出来停止输出选通脉冲。虚拟级停止由最后几级输出的选通脉冲。近来,由于显示面板具有高分辨率,所以减少了用于扫描一条选通线的时间,并且因此,也使用用于将单个显示面板划分成上面部分和下面部分并且在两个方向上同时执行扫描的双扫描方法。如图2所例示,在执行双扫描驱动的显示面板中,位于面板的中央部分的选通线在一个帧的最后水平时段处被扫描。在基于双扫描方案的显示面板中,由于输出最后一个扫描脉冲的级(GIP[n-2]、GIP[n-1]、GIP[n])位于显示面板的中央,所以用于设置虚拟级的空间较窄。因此,在基于双扫描方案的显示面板中,使用单独的复位信号(Vrst1、Vrst2、Vrst3)停止位于最后位置处的几个级的输出。
技术实现思路
为了控制使用复位信号(Vrst1、Vrst2、Vrst3)的级的输出,应添加用于施加复位信号(Vrst1、Vrst2、Vrst3)的信号线。与时钟的相位成比例地需要大量的复位信号(Vrst1、Vrst2、Vrst3),并且近来,由于时钟的相位根据像素结构和驱动方案而增大,所以需要大量的信号线,结果增大了边框。本公开的显示装置包括显示面板和移位寄存器,所述移位寄存器响应于各个相关连接的级的Q节点的电压,生成选通脉冲并且依次向选通线输出所述选通脉冲。第n(n为自然数)级的所述移位寄存器包括上拉晶体管、启动控制器、复位控制器和第一复位输出端控制器。在所述上拉晶体管中,栅极被连接至所述Q节点,漏极被连接至第一选通时钟输入线,以及源极被连接至选通脉冲输出端。所述启动控制器响应于向栅极输入的启动信号,对所述Q节点进行充电。在所述复位控制器中,栅极被连接至复位信号输出端,漏极被连接至所述Q节点,以及源极被连接至低电位电压输入端。所述第一复位输出端控制器在第二时钟信号与在不显示图像的非显示时段中输出的第一输出控制信号同步时,向所述复位信号输出端输出复位信号。附图说明附图被包括以提供对本专利技术的进一步理解,并且被并入本说明书中且构成本说明书的一部分,附图例示了本专利技术的实施方式,并且与本描述一起用来解释本专利技术的原理。在附图中:图1和图2是例示根据现有技术的移位寄存器的级和复位信号线的视图。图3是例示根据本公开的实施方式的显示装置的视图。图4是例示像素的示例的视图。图5是例示选通脉冲的时序的视图。图6是例示根据本公开的实施方式的移位寄存器的视图。图7是例示移位寄存器的级与时钟信号之间的连接关系的视图。图8是例示级的示例的视图。图9是例示主要节点的电压根据级的操作而改变的时序图。具体实施方式在下文中,将参照附图详细地描述本公开的实施方式。相同的参考标号自始至终指代相同的元件。在描述本专利技术方面,如果对相关已知功能或构造的详细说明被认为不必要地转移本专利技术的要点,则将省略这种说明,但本领域技术人员应理解这种说明。根据本公开的实施方式的显示装置可以被实现为诸如液晶显示器(LCD)、场致发射显示器(FED)、等离子体显示面板(PDP)、有机发光显示装置等的平板显示装置。在下文描述的示例性实施方式中,将主要描述LCD装置,但本公开的显示装置不限于此。图3是例示根据本公开的实施方式的显示装置的视图,以及图4是例示像素结构的视图。参照图3和图4,根据本公开的实施方式的LCD装置包括液晶面板100、时序控制器110、第一数据驱动器121和第二数据驱动器122以及选通驱动器。显示面板100包括被形成在基板之间的液晶层。显示面板100包括液晶单元,该液晶单元根据数据线DL与选通线GL彼此相交的结构而按照矩阵形式被设置。液晶显示面板100包括第一面板块PB1和第二面板块PB2。第一面板块PB1包括被布置在行方向上的第一选通线GL1至第n选通线GL(n)以及被布置在列方向上的第(1_1)数据线DL1_1至第(1_m)数据线DL1_m。第二面板块包括被布置在行方向上的第(n+1)选通线至第2n选通线以及被布置在列方向上的第(2_1)数据线DL2_1至第(2_m)数据线DL2_m。在液晶显示面板100的薄膜晶体管(TFT)阵列基板中,形成包括数据线DL、选通线GL、TFT和存储电容器的像素阵列。液晶单元由通过TFT提供数据电压的像素电极1与提供有公共电压的公共电极2之间的电场驱动。TFT的栅极被连接至选通线GL,并且其漏极被连接至数据线DL。TFT的源极被连接至液晶单元的像素电极。根据通过选通线GL提供的选通脉冲来接通TFT,以将来自数据线DL的数据电压提供给液晶单元的像素电极1。黑底、滤色器、公共电极等被形成在液晶显示面板100的滤色器基板上。时序控制器110通过低电压差分信令(LVDS)接口、最小化传输差分信令(TMDS)接口等从外部主机系统(未示出)接收诸如垂直/水平同步信号Vsync和Hsync、外部数据使能信号DE、主时钟CLK等的外部时序信号。时序控制器110通过数据线对被串联连接至源驱动ICSIC#1至源驱动ICSIC#8中的每一个。第一数据驱动器121和第二数据驱动器122从时序控制器110接收视频信号,并且将视频数据转换成模拟数据电压。第一数据驱动器121包括第一源驱动ICSIC#1至第四源驱动ICSIC#4,并且向被形成在第一面板块PB1中的第(1_1)数据线DL1_1至第(1_m)数据线DL1_m提供数据电压。第二驱动器122包括第五源驱动ICSIC#5至第八源驱动ICSIC#8,并且向被形成在第二面板块PB2中的第(2_1)数据线DL2_1至第(2_m)数据线DL2_m提供数据电压。源驱动ICSIC#1至源驱动ICSIC#8中的每一个可以通过玻璃上芯片(COG)工艺或卷带自动接合(TAB)工艺被连接至液晶显示面板100的数据线。选通驱动器130/140在时序控制器的控制下依次向选通线GL提供选通脉冲。从选通驱动器输出的选通脉冲与数据电压同步。选通驱动器130/140包括被连接在时序控制器110与显示面板100的扫描线之间的电平移位器130和移位寄存器140。电平移位器130将从时序控制器110输入的选通时钟CLK的晶体管-晶体管逻辑(TTL)电平电压电平移位至选通高电压VGH和选通低电压VGL。移位寄存器本文档来自技高网
...
显示装置

【技术保护点】
一种显示装置,该显示装置包括:显示面板,在所述显示面板中设置有多条选通线;以及移位寄存器,所述移位寄存器响应于各个相关连接的级的Q节点的电压,生成选通脉冲并且依次向所述多条选通线输出所述选通脉冲,其中,第n个所述移位寄存器包括:上拉晶体管,在所述上拉晶体管中,栅极被连接至所述Q节点,漏极被连接至第一选通时钟输入线,以及源极被连接至选通脉冲输出端;启动控制器,所述启动控制器响应于向所述启动控制器的栅极输入的启动信号,对所述Q节点进行充电;复位控制器,在所述复位控制器中,栅极被连接至复位信号输出端,漏极被连接至所述Q节点,以及源极被连接至低电位电压输入端;以及第一复位输出端控制器,所述第一复位输出端控制器在第二选通时钟与在不显示图像的非显示时段中输出的第一输出控制信号同步时,向所述复位信号输出端输出复位信号,其中,n为自然数。

【技术特征摘要】
2015.10.27 KR 10-2015-01497971.一种显示装置,该显示装置包括:显示面板,在所述显示面板中设置有多条选通线;以及移位寄存器,所述移位寄存器响应于各个相关连接的级的Q节点的电压,生成选通脉冲并且依次向所述多条选通线输出所述选通脉冲,其中,第n个所述移位寄存器包括:上拉晶体管,在所述上拉晶体管中,栅极被连接至所述Q节点,漏极被连接至第一选通时钟输入线,以及源极被连接至选通脉冲输出端;启动控制器,所述启动控制器响应于向所述启动控制器的栅极输入的启动信号,对所述Q节点进行充电;复位控制器,在所述复位控制器中,栅极被连接至复位信号输出端,漏极被连接至所述Q节点,以及源极被连接至低电位电压输入端;以及第一复位输出端控制器,所述第一复位输出端控制器在第二选通时钟与在不显示图像的非显示时段中输出的第一输出控制信号同步时,向所述复位信号输出端输出复位信号,其中,n为自然数。2.根据权利要求1所述的显示装置,其中,第一选通时钟被施加至第一级至第(n-1)级的所述上拉晶体管的所述漏极。3.根据权利要求1所述的显示装置,其中,所述第二选通时钟的上升时间出现在从第一选通时钟的下降时间起已经过了预定时段之后。4.根据权利要求1所述的显示装置,其中,所述第一复位输出端控制器包括:漏极,所述漏极被连接至第二时钟信号输入线;源极,所述源极被连接至所述复位信号输出端;以及栅极,所述栅极被连接至第一输出控制信号输入端。5.根据权利要求1所述的显示装置,其中,所述移位寄存器还包括:第二复位输出端控制器,所述第二复位输出端控制器在显示图像的显示时段中输出的第二输出控制信号被输入时,对所述复位信号输出端的电压进行放电。6.根据权利要求5所述的显示装置,其中,所述第二复位输出端控制器...

【专利技术属性】
技术研发人员:赵胜完许胜皓
申请(专利权)人:乐金显示有限公司
类型:发明
国别省市:韩国,KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1