一种显示装置及其驱动电路和方法制造方法及图纸

技术编号:15748508 阅读:217 留言:0更新日期:2017-07-03 08:14
本发明专利技术属于显示面板技术领域,提供了一种显示装置及其驱动电路和方法。本公开通过采用包括输入模块、输出模块、控制模块、下拉维持模块、反馈模块及上拉模块的驱动电路,使得输入模块根据栅极扫描信号Gn‑2将控制端电压信号Qn拉高至第一高电平,上拉模块根据时钟信号CLKn‑2、时钟信号CLKn‑1以及控制端电压信号Qn‑1将控制端电压信号Qn从第一高电平拉高至第二高电平,输出模块根据时钟信号CLKn将控制端电压信号Qn从第二高电平耦合至第三高电平,且根据控制端电压信号Qn与时钟信号CLKn输出栅极扫描信号Gn,反馈模块将控制端电压信号Qn拉低,控制模块控制下拉维持模块维持控制端电压信号Qn的低电压,解决了现有的阵列基板栅极驱动电路存在不利于LCD的窄边框化的问题。

【技术实现步骤摘要】
一种显示装置及其驱动电路和方法
本专利技术属于显示面板
,尤其涉及一种显示装置及其驱动电路和方法。
技术介绍
近年来,液晶显示器(LiquidCrystalDisplay,LCD)因其图像清晰精确、平面显示、厚度薄、重量轻、无辐射、低能耗、工作电压低等优点已被广泛应用于各行各业。传统的LCD在进行栅极驱动时,主要采用栅极驱动芯片(GateDriverIC)来实现,而由于栅极驱动芯片需要通过连接器与LCD的显示面板(Panel)绑定,并且在一个LCD中需要多个栅极驱动芯片,因此传统的LCD成本和功耗高。为了解决上述问题,现有技术主要采用阵列基板栅极驱动(GateDriveronArray,GOA)电路来实现。GOA电路主要是将LCDPanel的栅极驱动电路通过曝光显影的方式集成在玻璃基板上,以此形成对面板栅极讯号线的扫描驱动,具体的,GOA电路在对面板栅极讯号线进行扫描驱动时,其栅极电压点将接收一个预充信号,该预充信号对栅极电压点进行预充,以使该点电压在时钟信号的作用下达到高电压准位,进而使得输出晶体管打开,讯号顺利传递,进而驱动面板栅极讯号线。然而,虽然现有的GOA电路免去了栅极驱动芯片,进而降低了成本和功耗、且集成度高,但是其在LCD窄边框化时影响信号传递,进而影响了LCD的窄边框化。综上所述,现有LCD的GOA电路存在不利于LCD的窄边框化的问题。
技术实现思路
本专利技术的目的在于提供一种显示装置及其驱动电路和方法,旨在解决现有LCD的GOA电路存在不利于LCD的窄边框化的问题。本专利技术提供一种驱动电路,用于驱动显示面板,包括:n个级联的栅极驱动单元,n为大于2的正整数;其中,第n个栅极驱动单元包括:输入模块,用于接收第n-2级栅极驱动单元输出的栅极扫描信号Gn-2,并根据所述栅极扫描信号Gn-2,将控制端电压信号Qn拉高至第一高电平;上拉模块,用于接收所述第n-2级栅极驱动单元的时钟信号CLKn-2、第n-1级栅极驱动单元的时钟信号CLKn-1,以及所述第n-1级栅极驱动单元的控制端电压信号Qn-1,并根据所述时钟信号CLKn-2、所述时钟信号CLKn-1以及所述控制端电压信号Qn-1,将所述控制端电压信号Qn从第一高电平拉高至第二高电平;输出模块,用于接收时钟信号CLKn,并根据所述时钟信号CLKn将所述控制端电压信号Qn从第二高电平耦合至第三高电平,且根据耦合后的控制端电压信号Qn与所述时钟信号CLKn输出栅极扫描信号Gn;反馈模块,用于接收反馈信号,并根据所述反馈信号将所述耦合后的控制端电压信号Qn拉低;控制模块,用于控制所述下拉维持模块维持所述控制端电压信号Qn的低电压。本专利技术的另一目的还在于提供一种显示装置,所述显示装置包括背光模组、显示面板以及控制装置,在某些实施方式中,所述控制装置包括上述驱动电路。本专利技术的又一目的还在于提供一种基于上述驱动电路的驱动方法,所述驱动方法包括:利用所述输入模块接收第n-2级栅极驱动单元输出的栅极扫描信号Gn-2,并根据所述栅极扫描信号Gn-2,将所述输出模块的控制端电压信号Qn拉高至第一高电平;利用所述上拉模块接收所述第n-2级栅极驱动单元的时钟信号CLKn-2、第n-1级栅极驱动单元的时钟信号CLKn-1,以及所述第n-1级栅极驱动单元的控制端电压信号Qn-1,并根据所述时钟信号CLKn-2、所述时钟信号CLKn-1以及所述控制端电压信号Qn-1,将所述控制端电压信号Qn从第一高电平拉高至第二高电平;利用所述输出模块接收时钟信号CLKn,并根据所述时钟信号CLKn将所述控制端电压信号Qn从第二高电平耦合至第三高电平,且根据耦合后的控制端电压信号Qn与所述时钟信号CLKn输出栅极扫描信号Gn;利用所述反馈模块接收反馈信号,并根据所述反馈信号将所述耦合后的控制端电压信号Qn拉低;利用所述控制模块控制所述下拉维持模块维持所述控制端电压信号Qn的低电压。本专利技术通过采用包括输入模块、输出模块、控制模块、下拉维持模块、反馈模块以及上拉模块的驱动电路,使得输入模块接收第n-2级栅极驱动单元输出的栅极扫描信号Gn-2,并根据栅极扫描信号Gn-2将输出模块的控制端电压信号Qn拉高至第一高电平,上拉模块接收第n-2级栅极驱动单元的时钟信号CLKn-2、第n-1级栅极驱动单元的时钟信号CLKn-1以及第n-1级栅极驱动单元的控制端电压信号Qn-1,并根据时钟信号CLKn-2、时钟信号CLKn-1以及控制端电压信号Qn-1将控制端电压信号Qn从第一高电平拉高至第二高电平,输出模块接收时钟信号CLKn,并根据时钟信号CLKn将控制端电压信号Qn从第二高电平耦合至第三高电平,且根据耦合后的控制端电压信号Qn与时钟信号CLKn输出栅极扫描信号Gn,反馈模块接收反馈信号,并根据反馈信号将耦合后的控制端电压信号Qn拉低,控制模块控制下拉维持模块维持控制端电压信号Qn的低电压,以此将控制端电压信号Qn的电平进行三次拉升,增强了控制端电压信号Qn的强度,解决了现有LCD的GOA电路存在不利于LCD的窄边框化的问题。附图说明图1是本专利技术一实施例所提供的驱动电路的模块结构示意图;图2是本专利技术另一实施例所提供的驱动电路的模块结构示意图;图3是本专利技术一实施例所提供的驱动电路的电路结构示意图;图4是本专利技术一实施例所提供的驱动电路的工作时序示意图;图5是本专利技术一实施例所提供的显示装置的模块结构示意图;图6是本专利技术一实施例所提供的驱动方法的流程示意图。具体实施方式为了使本专利技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本专利技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本专利技术,并不用于限定本专利技术。以下结合具体附图对本专利技术的实现进行详细的描述:图1示出了本专利技术一实施例所提供的驱动电路的模块结构,为了便于说明,仅示出了与本实施例相关的部分,详述如下:如图1所示,本实施例所提供的驱动电路用于驱动显示面板,具体用于驱动显示面板的栅极扫描线。其中,驱动电路包括n个级联的栅极驱动单元1(图中以一个为例),n为大于2的正整数,第n个栅极驱动单元1包括输入模块10、输出模块11、控制模块12、下拉维持模块13、反馈模块14以及上拉模块15。具体的,输入模块10,用于接收第n-2级栅极驱动单元输出的栅极扫描信号Gn-2,并根据栅极扫描信号Gn-2,将控制端电压信号Qn拉高至第一高电平。上拉模块15,用于接收第n-2级栅极驱动单元的时钟信号CLKn-2、第n-1级栅极驱动单元的时钟信号CLKn-1,以及第n-1级栅极驱动单元的控制端电压信号Qn-1,并根据时钟信号CLKn-2、时钟信号CLKn-1以及控制端电压信号Qn-1,将控制端电压信号Qn从第一高电平拉高至第二高电平。输出模块11,用于接收时钟信号CLKn,并根据时钟信号CLKn将控制端电压信号Qn从第二高电平耦合至第三高电平,且根据耦合后的控制端电压信号Qn与时钟信号CLKn输出栅极扫描信号Gn。反馈模块14,用于接收反馈信号,并根据反馈信号将耦合后的控制端电压信号Qn拉低。控制模块12,用于控制下拉维持模块13维持控制端电压信号Qn的低电压。需要说明的是,在本专利技术实施例中,由于本专利技术实施例提供的驱动电路同样采用GOA电路本文档来自技高网...
一种显示装置及其驱动电路和方法

【技术保护点】
一种驱动电路,用于驱动显示面板,其特征在于,包括:n个级联的栅极驱动单元,n为大于2的正整数;其中,第n个栅极驱动单元包括:输入模块,用于接收第n‑2级栅极驱动单元输出的栅极扫描信号Gn‑2,并根据所述栅极扫描信号Gn‑2,将控制端电压信号Qn拉高至第一高电平;上拉模块,用于接收所述第n‑2级栅极驱动单元的时钟信号CLKn‑2、第n‑1级栅极驱动单元的时钟信号CLKn‑1,以及所述第n‑1级栅极驱动单元的控制端电压信号Qn‑1,并根据所述时钟信号CLKn‑2、所述时钟信号CLKn‑1以及所述控制端电压信号Qn‑1,将所述控制端电压信号Qn从第一高电平拉高至第二高电平;输出模块,用于接收时钟信号CLKn,并根据所述时钟信号CLKn将所述控制端电压信号Qn从第二高电平耦合至第三高电平,且根据耦合后的控制端电压信号Qn与所述时钟信号CLKn输出栅极扫描信号Gn;反馈模块,用于接收反馈信号,并根据所述反馈信号将所述耦合后的控制端电压信号Qn拉低;控制模块,用于控制所述下拉维持模块维持所述控制端电压信号Qn的低电压。

【技术特征摘要】
1.一种驱动电路,用于驱动显示面板,其特征在于,包括:n个级联的栅极驱动单元,n为大于2的正整数;其中,第n个栅极驱动单元包括:输入模块,用于接收第n-2级栅极驱动单元输出的栅极扫描信号Gn-2,并根据所述栅极扫描信号Gn-2,将控制端电压信号Qn拉高至第一高电平;上拉模块,用于接收所述第n-2级栅极驱动单元的时钟信号CLKn-2、第n-1级栅极驱动单元的时钟信号CLKn-1,以及所述第n-1级栅极驱动单元的控制端电压信号Qn-1,并根据所述时钟信号CLKn-2、所述时钟信号CLKn-1以及所述控制端电压信号Qn-1,将所述控制端电压信号Qn从第一高电平拉高至第二高电平;输出模块,用于接收时钟信号CLKn,并根据所述时钟信号CLKn将所述控制端电压信号Qn从第二高电平耦合至第三高电平,且根据耦合后的控制端电压信号Qn与所述时钟信号CLKn输出栅极扫描信号Gn;反馈模块,用于接收反馈信号,并根据所述反馈信号将所述耦合后的控制端电压信号Qn拉低;控制模块,用于控制所述下拉维持模块维持所述控制端电压信号Qn的低电压。2.根据权利要求1所述的驱动电路,其特征在于,所述上拉模块包括:上拉单元,用于接收所述时钟信号CLKn-2与所述时钟信号CLKn-1,并根据所述时钟信号CLKn-2与所述时钟信号CLKn-1生成第一上拉信号至所述上拉控制单元;上拉控制单元,用于接收所述控制端电压信号Qn-1,并根据所述控制端电压信号Qn-1与所述第一上拉信号生成第二上拉信号,以将所述控制端电压信号Qn从第一高电平拉高至第二高电平。3.根据权利要求2所述的驱动电路,其特征在于,所述上拉单元包括第一开关元件;所述第一开关元件的输入端接收所述时钟信号CLKn-2,所述第一开关元件的控制端接收所述时钟信号CLKn-1;所述第一开关元件根据所述时钟信号CLKn-2与所述时钟信号CLKn-1,生成所述第一上拉信号,所述第一开关元件的输出端将所述第一上拉信号输出至所述上拉控制单元。4.根据权利要求2所述的驱动电路,其特征在于,所述上拉控制单元包括第二开关元件;所述第二开关元件的输入端接收所述第一上拉信号,所述第二开关元件的控制端接收所述控制端电压信号Qn-1;所述第二开关元件根据所述第一上拉信号与所述控制端电压信号Qn-1生成所述第二上拉信号。5.根据权利要求3所述的驱动电路,其特征在于,所述第一开关元件为第一晶体...

【专利技术属性】
技术研发人员:陈猷仁
申请(专利权)人:惠科股份有限公司重庆惠科金渝光电科技有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1