扫描驱动电路及其驱动方法、阵列基板和显示装置制造方法及图纸

技术编号:15725743 阅读:126 留言:0更新日期:2017-06-29 16:05
本发明专利技术公开了一种扫描驱动电路及其驱动方法、阵列基板和显示装置,属于显示领域。该扫描驱动电路包括m级输出端、m级输入单元、m级复位单元和q个移位寄存单元,q为小于整数m的正整数;其中,对于大于1且小于m+1的任意整数i,第i级的输入单元的第一端连接第i‑1级的输出端;对于大于0且小于m的任意整数j,第j级的复位单元的第一端连接第j+1级的输出端;任一移位寄存单元分别连接具有相同的级序号组合的k个输入单元的第二端、k个复位单元的第二端和k个输出端,相同的级序号组合中的级序号具有相同的奇偶性,k为大于1的整数。本发明专利技术可以在现有GOA单元结构的基础上进一步减少栅极驱动器所需的晶体管数量,有利于简化栅极驱动器的结构。

【技术实现步骤摘要】
扫描驱动电路及其驱动方法、阵列基板和显示装置
本专利技术涉及显示领域,特别涉及一种扫描驱动电路及其驱动方法、阵列基板和显示装置。
技术介绍
阵列基板行驱动(GatedriverOnArray,GOA)技术相较于传统工艺而言,不仅能省去承载栅极驱动器的电路板、实现显示面板两边对称的设计,还能省去显示面板边缘上芯片绑定区域和例如扇出区的布线区域,有利于窄边框设计的实现。同时,由于GOA技术可以省去行方向上的芯片绑定工艺,对整体的产能、良率提升也有很大的帮助。在现有的GOA设计中,结构相同的若干级GOA单元各自连接一条行扫描线,基于GOA单元之间的级联关系,能够在外部信号的驱动下使扫描信号在若干条行扫描线上逐行地输出。随着显示技术的快速发展,市场对显示产品的美观程度提出了更高的要求,这使得进一步窄化边框成为了众多显示产品的重要需求。而随着GOA单元内部电路结构的不断精简,每个GOA单元中薄膜晶体管(ThinFilmTransistor,TFT)的数量已经很难在满足应用需求的前提下进一步减少,这使得每个GOA单元所占据的空间很难被进一步压缩,在边框的进一步窄化上出现了瓶颈。
技术实现思路
本专利技术提供一种扫描驱动电路及其驱动方法、阵列基板和显示装置,可以在现有GOA单元结构的基础上进一步减少栅极驱动器所需的晶体管数量。第一方面,本专利技术提供了一种扫描驱动电路,包括m级输出端、m级输入单元、m级复位单元和q个移位寄存单元,所述q为小于整数m的正整数;其中,对于大于1且小于m+1的任意整数i,第i级的所述输入单元的第一端连接第i-1级的所述输出端;对于大于0且小于m的任意整数j,第j级的所述复位单元的第一端连接第j+1级的所述输出端;任一所述移位寄存单元分别连接具有相同的级序号组合的k个输入单元的第二端、k个复位单元的第二端和k个输出端,所述相同的级序号组合中的级序号具有相同的奇偶性,所述k为大于1的整数;所述输入单元被配置为在第一端接收到扫描信号时将第二端所连接的移位寄存单元切换至充电态;所述移位寄存单元被配置为从被切换至充电态之后的首个时钟信号的翻转时刻开始向所连接的k个输出端中由外部控制信号指示的输出端输出扫描信号;所述复位单元被配置为在第一端接收到扫描信号时使第二端所连接的移位寄存单元停止扫描信号的输出。在一种可能的实现方式中,所述外部控制信号由k条控制信号线提供,所述移位寄存单元包括输出模块和k个晶体管;其中,所述输出模块被配置为从所述移位寄存单元被切换至充电态之后的首个时钟翻转时刻开始,向所述k个晶体管的第一极输出扫描信号;所述k个晶体管的栅极各自连接所述k条控制信号线中的一条;所述k个晶体管的第二极各自连接所述k个输出端中的一个;其中,所述第一极和第二极分别是源极和漏极中的一个。在一种可能的实现方式中,所述输出模块包括第一晶体管和第一电容,所述输入单元包括第二晶体管;其中,所述第一晶体管的栅极连接第一节点,第二极连接所述k个晶体管的第一极;所述第一节点连接所述k个输入单元的第二端;所述时钟信号包括由第一时钟信号线提供的正相时钟信号,和由第二时钟信号线提供的反相时钟信号;在所述级序号组合中的级序号均为奇数的所述移位寄存单元中,所述第一晶体管的第一极连接所述第一时钟信号线;在所述级序号组合中的级序号均为偶数的所述移位寄存单元中,所述第一晶体管的第一极连接所述第二时钟信号线;所述第一电容的第一端连接所述第一节点,第二端连接所述k个晶体管的第一极;所述第二晶体管的栅极连接所述输入单元的第一端,第一极连接第一电平电压线或者所述输入单元的第一端,第二极连接所述输入单元的第二端。在一种可能的实现方式中,所述输出模块还包括第三晶体管和第四晶体管,所述复位单元包括第五晶体管;其中,所述第三晶体管的栅极连接所述k个复位单元的第二端,第一极连接所述第一节点,第二极连接第二电平电压线;所述第四晶体管的栅极连接所述k个复位单元的第二端,第一极连接所述k个晶体管的第一极,第二极连接第二电平电压线;所述第五晶体管的栅极和第一极均连接所述复位单元的第一端,第二极连接所述复位单元的第二端。在一种可能的实现方式中,所述输出模块还包括第六晶体管、第七晶体管、第八晶体管、第九晶体管、第十晶体管和第十一晶体管;其中,所述第六晶体管的栅极连接第二节点,第一极连接所述第一节点,第二极连接第二电平电压线;所述第七晶体管的栅极连接所述第二节点,第一极连接所述k个晶体管的第一极,第二极连接第二电平电压线;所述第八晶体管的栅极连接第三节点,第二极连接所述第二节点;在所述级序号组合中的级序号均为奇数的所述移位寄存单元中,所述第八晶体管的第一极连接所述第二时钟信号线;在所述级序号组合中的级序号均为偶数的所述移位寄存单元中,所述第八晶体管的第一极连接所述第一时钟信号线;所述第九晶体管的栅极连接所述第一节点,第一极连接所述第二节点,第二极连接第二电平电压线;所述第十晶体管的栅极和第一极连接所述第八晶体管的第一极,第二极连接所述第三节点;所述第十一晶体管的栅极连接所述第一节点,第一极连接所述第三节点,第二极连接第二电平电压线。在一种可能的实现方式中,所述输出模块还包括第十二晶体管,在所述级序号组合中的级序号均为奇数的所述移位寄存单元中,第十二晶体管的栅极连接所述第二时钟信号线;在所述级序号组合中的级序号均为偶数的所述移位寄存单元中,第十二晶体管的栅极连接所述第一时钟信号线;所述第十二晶体管的第一极连接所述k个晶体管的第一极,所述第十二晶体管的第二极连接第二电平电压线。在一种可能的实现方式中,所述输出模块还包括第十三晶体管,所述第一节点与所述k个输入单元的第二端之间进一步藉由所述第十三晶体管连接,所述第十三晶体管的第一极连接所述k个输入单元的第二端,所述第十三晶体管的第二极连接所述第一节点;在所述级序号组合中的级序号均为奇数的所述移位寄存单元中,第十三晶体管的栅极连接所述第二时钟信号线;在所述级序号组合中的级序号均为偶数的所述移位寄存单元中,第十三晶体管的栅极连接所述第一时钟信号线。第二方面,本专利技术还提供了上述任意一种扫描驱动电路的驱动方法,包括:向所述扫描驱动电路施加所述外部控制信号,以在第p级的所述输入单元将所连接的移位寄存单元切换至充电态时,使该移位寄存单元从被切换至充电态之后的首个时钟信号的翻转时刻开始向第p级的所述输出端输出扫描信号;其中,所述p为大于0且小于m+1的任意整数。第三方面,本专利技术还提供了一种阵列基板,包括上述任意一种的扫描驱动电路。第四方面,本专利技术还提供了一种显示装置,包括上述任意一种的阵列基板。由上述技术方案可知,基于移位寄存单元分别与多级输入单元、多级复位单元和多级输出端的连接,本专利技术可使一个移位寄存单元在多级之间复用,从而可以在保持信号输入输出关系的情况下简化电路结构,在现有GOA单元结构的基础上进一步减少栅极驱动器所需的晶体管数量,有利于简化栅极驱动器的结构、缩小栅极驱动器的设置空间,突破现有技术在边框窄化上的瓶颈。附图说明为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,这些附图的合理变型也都涵盖在本专利技术的保护范围中。图1是本专利技术一个本文档来自技高网...
扫描驱动电路及其驱动方法、阵列基板和显示装置

【技术保护点】
一种扫描驱动电路,其特征在于,包括m级输出端、m级输入单元、m级复位单元和q个移位寄存单元,所述q为小于整数m的正整数;其中,对于大于1且小于m+1的任意整数i,第i级的所述输入单元的第一端连接第i‑1级的所述输出端;对于大于0且小于m的任意整数j,第j级的所述复位单元的第一端连接第j+1级的所述输出端;任一所述移位寄存单元分别连接具有相同的级序号组合的k个输入单元的第二端、k个复位单元的第二端和k个输出端,所述相同的级序号组合中的级序号具有相同的奇偶性,所述k为大于1的整数;所述输入单元被配置为在第一端接收到扫描信号时将第二端所连接的移位寄存单元切换至充电态;所述移位寄存单元被配置为从被切换至充电态之后的首个时钟信号的翻转时刻开始向所连接的k个输出端中由外部控制信号指示的输出端输出扫描信号;所述复位单元被配置为在第一端接收到扫描信号时使第二端所连接的移位寄存单元停止扫描信号的输出。

【技术特征摘要】
1.一种扫描驱动电路,其特征在于,包括m级输出端、m级输入单元、m级复位单元和q个移位寄存单元,所述q为小于整数m的正整数;其中,对于大于1且小于m+1的任意整数i,第i级的所述输入单元的第一端连接第i-1级的所述输出端;对于大于0且小于m的任意整数j,第j级的所述复位单元的第一端连接第j+1级的所述输出端;任一所述移位寄存单元分别连接具有相同的级序号组合的k个输入单元的第二端、k个复位单元的第二端和k个输出端,所述相同的级序号组合中的级序号具有相同的奇偶性,所述k为大于1的整数;所述输入单元被配置为在第一端接收到扫描信号时将第二端所连接的移位寄存单元切换至充电态;所述移位寄存单元被配置为从被切换至充电态之后的首个时钟信号的翻转时刻开始向所连接的k个输出端中由外部控制信号指示的输出端输出扫描信号;所述复位单元被配置为在第一端接收到扫描信号时使第二端所连接的移位寄存单元停止扫描信号的输出。2.根据权利要求1所述的扫描驱动电路,其特征在于,所述外部控制信号由k条控制信号线提供,所述移位寄存单元包括输出模块和k个晶体管;其中,所述输出模块被配置为从所述移位寄存单元被切换至充电态之后的首个时钟翻转时刻开始,向所述k个晶体管的第一极输出扫描信号;所述k个晶体管的栅极各自连接所述k条控制信号线中的一条;所述k个晶体管的第二极各自连接所述k个输出端中的一个;其中,所述第一极和第二极分别是源极和漏极中的一个。3.根据权利要求2所述的扫描驱动电路,其特征在于,所述输出模块包括第一晶体管和第一电容,所述输入单元包括第二晶体管;其中,所述第一晶体管的栅极连接第一节点,第二极连接所述k个晶体管的第一极;所述第一节点连接所述k个输入单元的第二端;所述时钟信号包括由第一时钟信号线提供的正相时钟信号,和由第二时钟信号线提供的反相时钟信号;在所述级序号组合中的级序号均为奇数的所述移位寄存单元中,所述第一晶体管的第一极连接所述第一时钟信号线;在所述级序号组合中的级序号均为偶数的所述移位寄存单元中,所述第一晶体管的第一极连接所述第二时钟信号线;所述第一电容的第一端连接所述第一节点,第二端连接所述k个晶体管的第一极;所述第二晶体管的栅极连接所述输入单元的第一端,第一极连接第一电平电压线或者所述输入单元的第一端,第二极连接所述输入单元的第二端。4.根据权利要求3所述的扫描驱动电路,其特征在于,所述输出模块还包括第三晶体管和第四晶体管,所述复位单元包括第五晶体管;其中,所述第三晶体管的栅极连接所述k个复位单元的第二端,第一极连接所述第一节点,第二极连接第二电平电压线;所述第四晶体管的栅极连接所述k个复位单元的第二端,第一极连接所述k个晶体管的第一极,第二极连接第二...

【专利技术属性】
技术研发人员:赵剑陈沫高吉磊张杨
申请(专利权)人:合肥鑫晟光电科技有限公司京东方科技集团股份有限公司
类型:发明
国别省市:安徽,34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1