The invention discloses a gate driving circuit, display panel and driving method of gate drive circuit, the gate driving circuit comprises a cascaded N shift register unit; also includes a buffer unit and a shift register unit at all levels of the corresponding, touch switch unit and with the even level shift corresponding register unit. The gate drive circuit of the shift buffer unit at all levels can be the corresponding shift register unit outputs pulse signal. The duration of 1 lines after reset, realize the function of progressive scanning, and even level output buffer unit in the control touch control unit under the effective pulse signal and the adjacent upper level odd level output buffer unit the effect of pulse signal and is reset, realize the function of the two scanning at the same time. Therefore, the gate driver circuit provided by the embodiment of the invention does not need to change the clock controller, and the GOA circuit can realize the resolution switching, thereby reducing the power consumption of the display panel.
【技术实现步骤摘要】
栅极驱动电路、显示面板及栅极驱动电路的驱动方法
本专利技术涉及显示
,尤其涉及一种栅极驱动电路、显示面板及栅极驱动电路的驱动方法。
技术介绍
在薄膜晶体管显示器中,通常通过栅极驱动装置向像素区域的各个薄膜晶体管(TFT,ThinFilmTransistor)的栅极提供栅极驱动信号。栅极驱动装置可以通过阵列工艺形成在液晶显示器的阵列基板上,即阵列基板行驱动(GateDriveronArray,GOA)工艺,这种集成工艺不仅节省了成本,而且可以做到液晶面板(Panel)两边对称的美观设计,同时,也省去了栅极集成电路(IC,IntegratedCircuit)的绑定(Bonding)区域以及扇出(Fan-out)的布线空间,从而可以实现窄边框的设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。目前,实现功耗最小化一直是panel设计的关键问题,然而降低分辨率是降低功耗的一个有效方案,这就需要GOA电路支持分辨率的切换,即既能实现逐行扫描,又能实现两行同时扫描。目前GOA电路为了实现分辨率的切换,主要是通过时钟控制器调整时钟信号的相位关系来实现,但是这样不仅会导致时钟信号发生延时,从而导致画面显示不良,而且对时钟控制器的要求较高,会增加时钟控制器的开发成本。
技术实现思路
有鉴于此,本专利技术实施例提供了一种栅极驱动电路、显示面板及栅极驱动电路的驱动方法,不需要对时钟控制器进行改变,GOA电路就可以实现分辨率的切换,从而可以降低显示面板的功耗。因此,本专利技术实施例提供了一种栅极驱动电路,包括级联的N个移位寄存器单元,其 ...
【技术保护点】
一种栅极驱动电路,包括级联的N个移位寄存器单元,其中,第n级移位寄存器单元的输出端与第n+x级移位寄存器单元的输入端相连;第n级移位寄存器单元的复位端与第n+x级移位寄存器单元的输出端相连;其中x为大于1的整数,n为大于0且小于或等于N‑x的任意整数;其特征在于,还包括:与各级所述移位寄存器单元一一对应的缓冲单元,以及与各偶数级移位寄存器单元对应的触控切换单元;其中,第m级缓冲单元分别与第m级移位寄存器单元的输出端、第m+1+x级移位寄存器单元的输出端相连,用于在第m级移位寄存器单元的输出端输出有效脉冲信号时开始输出有效脉冲信号,直至第m+1+x级移位寄存器单元的输出端输出有效脉冲信号时结束;其中m为1至N‑1‑x中的任意奇数;第k级缓冲单元分别与第k级移位寄存器单元的输出端、第k+1+x级移位寄存器单元的输出端以及所述触控切换单元相连,用于在所述触控切换单元的控制下,仅在第k级移位寄存器单元的输出端输出有效脉冲信号时输出有效脉冲信号;或者用于在第k级移位寄存器单元的输出端输出有效脉冲信号时开始输出有效脉冲信号,直至第k+1+x级移位寄存器单元的输出端输出有效脉冲信号时结束;其中k为1 ...
【技术特征摘要】
1.一种栅极驱动电路,包括级联的N个移位寄存器单元,其中,第n级移位寄存器单元的输出端与第n+x级移位寄存器单元的输入端相连;第n级移位寄存器单元的复位端与第n+x级移位寄存器单元的输出端相连;其中x为大于1的整数,n为大于0且小于或等于N-x的任意整数;其特征在于,还包括:与各级所述移位寄存器单元一一对应的缓冲单元,以及与各偶数级移位寄存器单元对应的触控切换单元;其中,第m级缓冲单元分别与第m级移位寄存器单元的输出端、第m+1+x级移位寄存器单元的输出端相连,用于在第m级移位寄存器单元的输出端输出有效脉冲信号时开始输出有效脉冲信号,直至第m+1+x级移位寄存器单元的输出端输出有效脉冲信号时结束;其中m为1至N-1-x中的任意奇数;第k级缓冲单元分别与第k级移位寄存器单元的输出端、第k+1+x级移位寄存器单元的输出端以及所述触控切换单元相连,用于在所述触控切换单元的控制下,仅在第k级移位寄存器单元的输出端输出有效脉冲信号时输出有效脉冲信号;或者用于在第k级移位寄存器单元的输出端输出有效脉冲信号时开始输出有效脉冲信号,直至第k+1+x级移位寄存器单元的输出端输出有效脉冲信号时结束;其中k为1至N-1-x中的任意偶数。2.如权利要求1所述的栅极驱动电路,其特征在于,与第n级所述移位寄存器单元对应的所述缓冲单元具体包括:输入模块、复位模块、节点控制模块、第一输出模块和第二输出模块;其中,所述输入模块用于在第n级移位寄存器单元的输出端的控制下将所述第n级移位寄存器单元的输出端的信号提供给第一节点;所述复位模块用于在第n+1+x级移位寄存器单元的输出端的控制下将第一参考电压端的信号提供给所述第一节点;所述节点控制模块用于控制所述第一节点的电位与第二节点的电位相反,并在第n级移位寄存器单元的输出端输出信号之后、第n+x级移位寄存器单元的输出端输出信号之前控制所述第一节点的电位为高电位;所述第一输出模块用于在所述第一节点的控制下将第二参考电压端的信号提供给所述缓冲单元的输出端;所述第二输出模块用于在第二节点的控制下将所述第一参考电压端的信号提供给所述缓冲单元的输出端。3.如权利要求2所述的栅极驱动电路,其特征在于,所述节点控制模块包括:第一节点控制子模块和第二节点控制子模块;其中,所述第一节点控制子模块用于在所述第二节点的控制下将所述第一参考电压端的信号提供给所述第一节点,在节点控制端的控制下使所述第一节点的电位进一步拉高,其中,所述节点控制端与第n+1、n+2、...或n+x级移位寄存器单元的输出端相连;所述第二节点控制子模块用于在所述第二参考电压端的控制下将所述第二参考电压端的信号提供给所述第二节点,在所述第一节点的控制下将所述第一参考电压端的信号提供给所述第二节点。4.如权利要求3所述的栅极驱动电路,其特征在于,所述第一节点控制子模块具体包括:第一开关晶体管和电容;其中,所述第一开关晶体管,其栅极与所述第二节...
【专利技术属性】
技术研发人员:韩明夫,姚星,商广良,郑皓亮,韩承佑,金志河,袁丽君,王志冲,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。