移位寄存器单元及其驱动方法、移位寄存器以及显示装置制造方法及图纸

技术编号:15705522 阅读:323 留言:0更新日期:2017-06-26 14:07
本发明专利技术的实施例提供一种移位寄存器单元,其包括输入模块、第一控制模块、第二控制模块、第一保持模块、第二保持模块和输出模块。输入模块被配置为根据输入信号和第一时钟信号来控制第一节点的电压。第一控制模块被配置为根据第一电压、第一时钟信号和第一节点的电压来控制第二节点的电压。第二控制模块被配置为根据第二节点的电压和第二时钟信号来控制第三节点的电压。第一保持模块被配置为根据第二电压和第三节点的电压来保持第一节点的电压。第二保持模块被配置为保持第二节点和第三节点的电压。输出模块被配置为在第一节点和第三节点的电压的控制下从输出端输出第一电压或第二电压。

Shift register unit and driving method thereof, shift register and display device

The embodiment of the invention provides a shift register unit, which comprises an input module, a first control module, a second control module, a first hold module, a second holding module and an output module. The input module is configured to control the voltage of the first node in accordance with the input signal and the first clock signal. The first control module is configured to control the voltage of the second node in accordance with the first voltage, the first clock signal, and the voltage of the first node. The second control module is configured to control the voltage of the third node according to the voltage of the second node and the second clock signal. The first hold module is configured to hold the voltage of the first node in accordance with the second voltage and the third node voltage. The second hold module is configured to hold the voltage between the second node and the third node. The output module is configured to output a first voltage or a second voltage from the output at the control of the voltage of the first node and the third node.

【技术实现步骤摘要】
移位寄存器单元及其驱动方法、移位寄存器以及显示装置
本专利技术涉及显示
,具体地,涉及移位寄存器单元及其驱动方法、移位寄存器以及显示装置。
技术介绍
目前,在显示面板的
,有机发光二极管(OrganicLightEmittingDiode,简称OLED)显示面板发展迅速,同时阵列基板上的移位寄存器技术也随之有了很大的进步。一种常见的移位寄存器电路是栅极驱动电路。栅极驱动电路向与每一行像素连接的栅线依次输出栅极扫描信号。栅极扫描信号控制像素驱动电路来驱动OLED发光。由于像素驱动电路中的驱动晶体管的阈值电压会随着时间漂移,因此像素驱动电路通常都会在OLED的发光准备阶段补偿该阈值电压,以使流过OLED的电流与阈值电压无关。而在控制像素驱动电路的过程中可以使用另一个移位寄存器电路来控制OLED的发光时间和时序。
技术实现思路
本文中描述的实施例提供了一种输出信号的占空比可调并且电路结构简单的移位寄存器单元及其驱动方法、移位寄存器以及显示装置。根据本专利技术的第一方面,提供了一种移位寄存器单元。该移位寄存器单元包括输入模块、第一控制模块、第二控制模块、第一保持模块、第二保持模块和输出模块。输入模块被配置为根据来自输入端的输入信号和来自第一时钟信号端的第一时钟信号来控制第一节点的电压。第一控制模块被配置为根据来自第一电压端的第一电压、第一时钟信号和第一节点的电压来控制第二节点的电压。第二控制模块被配置为根据第二节点的电压和来自第二时钟信号端的第二时钟信号来控制第三节点的电压。第一保持模块被配置为根据来自第二电压端的第二电压和第三节点的电压来保持第一节点的电压。第二保持模块被配置为保持第二节点和第三节点的电压。输出模块被配置为在第一节点和第三节点的电压的控制下从输出端输出第一电压或第二电压。在本专利技术的实施例中,输入模块包括第一晶体管。第一晶体管的控制极耦接第一时钟信号端,第一晶体管的第一极耦接输入端,第一晶体管的第二极耦接第一节点。在本专利技术的实施例中,第一控制模块包括第二晶体管和第三晶体管。第二晶体管的控制极耦接第一时钟信号端,第二晶体管的第一极耦接第一电压端,第二晶体管的第二极耦接第二节点。第三晶体管的控制极耦接第一节点,第三晶体管的第一极耦接第一时钟信号端,第三晶体管的第二极耦接第二节点。在本专利技术的实施例中,第二控制模块包括第四晶体管。第四晶体管的控制极耦接第二节点,第四晶体管的第一极耦接第二时钟信号端,第四晶体管的第二极耦接第三节点。在本专利技术的实施例中,第一保持模块包括第一电容器和第五晶体管。第一电容器的第一端耦接第二电压端,第一电容器的第二端耦接第一节点。第五晶体管的控制极耦接第三节点,第五晶体管的第一极耦接第二电压端,第五晶体管的第二极耦接第一节点。在本专利技术的实施例中,第二保持模块包括第二电容器。第二电容器的第一端耦接第二节点,第二电容器的第二端耦接第三节点。在本专利技术的进一步的实施例中,第二保持模块还包括第三电容器。第三电容器的第一端耦接第三节点,第三电容器的第二端耦接第二电压端。在本专利技术的实施例中,输出模块包括第六晶体管和第七晶体管。第六晶体管的控制极耦接第一节点,第六晶体管的第一极耦接第一电压端,第六晶体管的第二极耦接输出端。第七晶体管的控制极耦接第三节点,第七晶体管的第一极耦接第二电压端,第七晶体管的第二极耦接输出端。在本专利技术的实施例中,移位寄存器单元中的所有晶体管都为P型晶体管,第一电压端提供低电压信号,第二电压端提供高电压信号。在本专利技术的实施例中,移位寄存器单元中的所有晶体管都为N型晶体管,第一电压端提供高电压信号,第二电压端提供低电压信号。在本专利技术的实施例中,第一时钟信号和第二时钟信号具有相同的时钟周期和振幅且相位相反,并且第一时钟信号与第二时钟信号的占空比均为1/2。根据本专利技术的第二方面,提供了一种驱动如上所述的移位寄存器单元的驱动方法。移位寄存器单元的输入信号具有第一电压和第二电压。输入信号处于第二电压的持续时间是第一时钟信号的脉宽的N倍。N为奇数。该驱动方法包括下列阶段。在第一阶段,向输入端输入第二电压,向第一时钟信号端输入第一电压,向第二时钟信号端输入第二电压,以向第一节点提供第二电压,向第二节点提供第一电压,向第三节点提供第二时钟信号,从输出端输出第一电压。在第二至N阶段,保持第二节点的电压以使第三节点的电压随着第二时钟信号端的电压变化,从输出端输出第二电压。在第N+1阶段,向输入端输入第一电压,保持第一节点和第二节点的电压,并向第三节点提供第二时钟信号,从输出端输出第二电压。在第N+2阶段,向第一节点提供输入信号,保持第二节点的电压,并向第三节点提供第二时钟信号,从输出端输出第一电压。在第N+3阶段,保持第一节点和第三节点的电压,并向第二节点提供第一时钟信号,从输出端继续输出第一电压。在本专利技术的进一步的实施例中,N被设置为3,驱动方法包括下列阶段。在第一阶段,向输入端输入第二电压,向第一时钟信号端输入第一电压,向第二时钟信号端输入第二电压,以向第一节点提供第二电压,向第二节点提供第一电压,向第三节点提供第二时钟信号,从输出端输出第一电压。在第二阶段,保持第一节点和第二节点的电压,并向第三节点提供第二时钟信号,从输出端输出第二电压。在第三阶段,保持第一节点和第二节点的电压,并向第三节点提供第二时钟信号,从输出端继续输出第二电压。在第四阶段,向输入端输入第一电压,保持第一节点和第二节点的电压,并向第三节点提供第二时钟信号,从输出端继续输出第二电压。在第五阶段,向第一节点提供输入信号,保持第二节点的电压,并向第三节点提供第二时钟信号,从输出端输出第一电压。在第六阶段,保持第一节点和第三节点的电压,并向第二节点提供第一时钟信号,从输出端继续输出第一电压。根据本专利技术的第三方面,提供了一种移位寄存器,其包括多个级联的如上所述的移位寄存器单元。任一级移位寄存器单元的输入端耦接上一级移位寄存器单元的输出端,且第一时钟信号与上一级移位寄存器单元的第一时钟信号互为反相信号。第一级移位寄存器单元的输入端被输入起始信号。根据本专利技术的第四方面,提供了一种阵列基板,其包括如上所述的移位寄存器。根据本专利技术的第五方面,提供了一种显示面板,其包括如上所述的阵列基板。在本专利技术的实施例中,显示面板是LCD显示面板或OLED显示面板。根据本专利技术的第六方面,提供了一种显示装置,其包括如上所述的显示面板。本专利技术的实施例提供了一种结构简单的移位寄存器单元。该移位寄存器单元采用的晶体管数量少,可以减少阵列基板的版图面积,有利于实现高分辨率的产品。另外,根据本专利技术的实施例移位寄存器单元可以实现占空比可调的输出信号。附图说明为了更清楚地说明本专利技术的实施例的技术方案,下面将对实施例的附图进行简要说明,应当知道,以下描述的附图仅仅涉及本专利技术的一些实施例,而非对本专利技术的限制,其中:图1是根据本专利技术的实施例的移位寄存器单元的示意性框图;图2是根据本专利技术的实施例的移位寄存器单元的示例性电路图;图3是如图2所示的移位寄存器单元的各信号的时序图;图4是根据本专利技术的实施例的移位寄存器单元在第一阶段和第三阶段的示例性等效电路图;图5是根据本专利技术的实施例的移位寄存器单元在第二阶段和第四阶段的示例性等效电路图;图6是根据本专利技术的实施例的本文档来自技高网...
移位寄存器单元及其驱动方法、移位寄存器以及显示装置

【技术保护点】
一种移位寄存器单元,包括输入模块、第一控制模块、第二控制模块、第一保持模块、第二保持模块和输出模块,其中,所述输入模块被配置为根据来自输入端的输入信号和来自第一时钟信号端的第一时钟信号来控制第一节点的电压;所述第一控制模块被配置为根据来自第一电压端的第一电压、所述第一时钟信号和所述第一节点的电压来控制第二节点的电压;所述第二控制模块被配置为根据所述第二节点的电压和来自第二时钟信号端的第二时钟信号来控制第三节点的电压;所述第一保持模块被配置为根据来自第二电压端的第二电压和所述第三节点的电压来保持所述第一节点的电压;所述第二保持模块被配置为保持所述第二节点和第三节点的电压;所述输出模块被配置为在所述第一节点和第三节点的电压的控制下从输出端输出所述第一电压或所述第二电压。

【技术特征摘要】
1.一种移位寄存器单元,包括输入模块、第一控制模块、第二控制模块、第一保持模块、第二保持模块和输出模块,其中,所述输入模块被配置为根据来自输入端的输入信号和来自第一时钟信号端的第一时钟信号来控制第一节点的电压;所述第一控制模块被配置为根据来自第一电压端的第一电压、所述第一时钟信号和所述第一节点的电压来控制第二节点的电压;所述第二控制模块被配置为根据所述第二节点的电压和来自第二时钟信号端的第二时钟信号来控制第三节点的电压;所述第一保持模块被配置为根据来自第二电压端的第二电压和所述第三节点的电压来保持所述第一节点的电压;所述第二保持模块被配置为保持所述第二节点和第三节点的电压;所述输出模块被配置为在所述第一节点和第三节点的电压的控制下从输出端输出所述第一电压或所述第二电压。2.根据权利要求1所述的移位寄存器单元,其中,输入模块包括第一晶体管,其中,所述第一晶体管的控制极耦接所述第一时钟信号端,所述第一晶体管的第一极耦接所述输入端,所述第一晶体管的第二极耦接所述第一节点。3.根据权利要求1所述的移位寄存器单元,其中,第一控制模块包括第二晶体管和第三晶体管,其中,所述第二晶体管的控制极耦接所述第一时钟信号端,所述第二晶体管的第一极耦接第一电压端,所述第二晶体管的第二极耦接所述第二节点;所述第三晶体管的控制极耦接所述第一节点,所述第三晶体管的第一极耦接所述第一时钟信号端,所述第三晶体管的第二极耦接所述第二节点。4.根据权利要求1所述的移位寄存器单元,其中,第二控制模块包括第四晶体管,其中,所述第四晶体管的控制极耦接所述第二节点,所述第四晶体管的第一极耦接所述第二时钟信号端,所述第四晶体管的第二极耦接所述第三节点。5.根据权利要求1所述的移位寄存器单元,其中,第一保持模块包括第一电容器和第五晶体管,其中,所述第一电容器的第一端耦接所述第二电压端,所述第一电容器的第二端耦接所述第一节点;所述第五晶体管的控制极耦接所述第三节点,所述第五晶体管的第一极耦接所述第二电压端,所述第五晶体管的第二极耦接所述第一节点。6.根据权利要求1所述的移位寄存器单元,其中,第二保持模块包括第二电容器,其中,所述第二电容器的第一端耦接所述第二节点,所述第二电容器的第二端耦接所述第三节点。7.根据权利要求6所述的移位寄存器单元,其中,第二保持模块还包括第三电容器,其中,所述第三电容器的第一端耦接所述第三节点,所述第三电容器的第二端耦接所述第二电压端。8.根据权利要求1所述的移位寄存器单元,其中,输出模块包括第六晶体管和第七晶体管,其中,所述第六晶体管的控制极耦接所述第一节点,所述第六晶体管的第一极耦接所述第一电压端,所述第六晶体管的第二极耦接所述输出端;所述第七晶体管的控制极耦接所述第三节点,所述第七晶体管的第一极耦接所述第二电压端,所述第七晶体管的第二极耦接所述输出端。9.根据权利要求1所述的移位寄存器单元,其...

【专利技术属性】
技术研发人员:玄明花
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1