The invention provides a drive circuit and a liquid crystal display device, the drive circuit includes a timing control chip, used to gamma correction programmable buffer chip provides control signals and provides a digital signal to the source driver chip; the buffer chip programming for gamma correction, according to the control signal in the digital signal timing the control chip output line 3N and line 3n+1 pixel pixel, driver output first reference voltage to the source; and in the digital signal timing control chip output line 3n+2 pixel, to the source drive chip output second reference voltage; the source driver chip for receiving a first the reference voltage and the reference voltage and the second digital signal, and according to the first reference voltage and the second reference voltage and the digital signal to generate a data voltage. The driving circuit of the invention and the liquid crystal display device can improve the display effect.
【技术实现步骤摘要】
驱动电路及液晶显示装置
本专利技术涉及显示器
,特别是涉及一种驱动电路及液晶显示装置。
技术介绍
随着显示器的不断发展,显示器的显示模式越来越多。比如现有的显示器的显示模式包括二维和三维显示模式,也即可以同时实现二维显示和三维显示。但是,现有的显示器存在着充放电能力不足以及驱动芯片温度过高的问题,从而制约了显示器的进一步发展。目前通过改变显示器的像素排布结构以及像素的驱动方式以解决现有技术的问题。但是对于栅线寄生电容(Cstongate)的像素设计。如图1所示,图1给出一个像素单元(RGB)的栅线寄生电容的像素结构,Gn至Gn+2表示第n行至第n+2行的扫描线,Dn表示第n条数据线,其中Cst为存储电容,Cgs为薄膜晶体管的栅极与源极之间的等效电容,Clc为液晶电容,Com为公共电极。图2给出现有的显示器的结构示意图。如图2所示,现有的显示器包括:多个像素单元10。每个像素单元10包括依次相邻的一第一像素11、一第二像素12、一第三像素13,也即第一像素11、第二像素12、第三像素13在竖直方向相邻;比如第一像素11为蓝色像素,第二像素12为绿色像素,第三像素13为红色像素。也即显示器的像素沿竖直方向的排列顺序为蓝色像素、绿色像素、红色像素。如图3所示,Line1至Line12分别表示第1至12行像素的扫描线。在二维显示模式下,依次向第2行、第1行、第3行、第5行、第4行、第6行、第8行、第7行、第9行、第11行、第10行、第12行像素对应的扫描线输入扫描信号;也即将由上至下的扫描顺序变为交错扫描顺序。结合图4,通常位于同一列中相邻两个同一颜 ...
【技术保护点】
一种驱动电路,其特征在于,包括:时序控制芯片,用于向可编程伽玛校正缓冲芯片提供控制信号和向源驱动芯片提供数字信号;所述可编程伽玛校正缓冲芯片,用于在所述控制信号的控制下,当所述时序控制芯片输出第3n行像素和第3n+1行像素的数字信号时,向所述源驱动芯片输出第一参考电压;以及当所述时序控制芯片输出第3n+2行像素的数字信号时,向所述源驱动芯片输出第二参考电压;所述源驱动芯片,用于接收所述第一参考电压和所述第二参考电压以及所述数字信号,并根据所述第一参考电压、所述第二参考电压以及所述数字信号生成数据电压。
【技术特征摘要】
1.一种驱动电路,其特征在于,包括:时序控制芯片,用于向可编程伽玛校正缓冲芯片提供控制信号和向源驱动芯片提供数字信号;所述可编程伽玛校正缓冲芯片,用于在所述控制信号的控制下,当所述时序控制芯片输出第3n行像素和第3n+1行像素的数字信号时,向所述源驱动芯片输出第一参考电压;以及当所述时序控制芯片输出第3n+2行像素的数字信号时,向所述源驱动芯片输出第二参考电压;所述源驱动芯片,用于接收所述第一参考电压和所述第二参考电压以及所述数字信号,并根据所述第一参考电压、所述第二参考电压以及所述数字信号生成数据电压。2.根据权利要求1所述的驱动电路,其特征在于,所述数据电压包括第一数据电压和第二数据电压,所述源驱动芯片,还用于根据所述第一参考电压以及所述数字信号生成第一数据电压以及根据所述第二参考电压以及所述数字信号生成第二数据电压。3.根据权利要求2所述的驱动电路,其特征在于,所述第一数据电压等于预设数据电压,所述第二数据电压与所述预设数据电压之间的差值等于预设值。4.根据权利要求3所述的驱动电路,其特征在于,所述第二数据电压与所述预设数据电压之间的差值ΔV如下所示:其中Vgh为薄膜晶体管的开启电压,Vgl为薄膜晶体管的关闭电压,Cst为存储电容,Cgs为薄膜晶体管的栅极与源极之间的等效电容,Clc为液晶电容。5.根据权利要求1所述的驱动电路,其特征在于,所述时序控制芯片分别与所述可编程伽玛校正缓冲芯片以及所述源驱动芯片电性连接,所述可编程伽玛校正缓冲芯片与所述源驱动芯片电性连接。6.根据权利要求5所述的驱动电路,其特征在于,所述时序控制芯片包括控制端和第一输出端,所述控制端用于输出所述控制信号,所述第一输出端用于输出所述数字信号;所述可编程伽玛校正缓冲芯...
【专利技术属性】
技术研发人员:陈宥烨,何振伟,吴宇,
申请(专利权)人:深圳市华星光电技术有限公司,
类型:发明
国别省市:广东,44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。