一种FPGA板以及裸眼3D显示设备制造技术

技术编号:15625182 阅读:138 留言:0更新日期:2017-06-14 06:16
本发明专利技术提供了一种FPGA板以及裸眼3D显示设备,涉及立体显示技术领域,其中,本发明专利技术提供的一种FPGA板,包括:数据接收模块、合图算法处理模块以及数据输出模块,数据接收模块用于接收外部的视频信号;合图算法处理模块用于对视频信号进行合图算法处理,生成视频输出信号;数据输出模块用于将所述视频输出信号传输给显示屏。通过合图算法处理模块对视频信号进行处理,可以提高处理速度,同时提供了多种工作模式,能够为3D提供更好的应用方案,拓展了3D的应用领域。

【技术实现步骤摘要】
一种FPGA板以及裸眼3D显示设备
本专利技术涉及立体显示
,尤其是涉及一种FPGA板以及裸眼3D显示设备。
技术介绍
裸眼3D显示系统,即无需佩戴辅助式眼镜,用裸眼即可获得立体视觉的立体显示系统,目前受到人们的广泛关注。从平面显示向裸眼3D显示的升级换代,是一个循序渐进的过程,并且像文字处理等领域还是需要2D显示的,因此需要开发能进行2D/3D切换的裸眼3D技术。现有的比较成熟的能够兼容2D显示的裸眼3D显示技术的实现方式主要有狭缝光栅式和透镜光栅式。当液晶电子光栅开启的时候,通过形成周期性的光学单元的分光作用,使得3D片源的双目图像分别投射到不同的区域,从而观察者能接收到视差立体图像对,产生深度感知。当液晶电子光栅关闭时,恢复到普通的2D平面显示。3D功能的实现除了需要3D光学器件的分光,还需要对输入的3D图像进行处理,现有对3D图像的处理方式主要是通过软件实现的,软件的处理方式基本都是左右图分别进行缩放,只取有用的列,在实际应用中存在一些问题:随着显示屏幕分辨率的提升以及3D视频分辨率的提高,软件处理的速度显得有些迟缓,视频播放不太流畅。
技术实现思路
有鉴于此,本专利技术的目的在于提供一种FPGA板以及裸眼3D显示设备,以提高处理速度,并且能够为3D提供更好的应用方案,拓展3D的应用领域。第一方面,本专利技术实施例提供了一种FPGA板,包括:数据接收模块、合图算法处理模块以及数据输出模块,其中,所述数据接收模块用于接收外部的视频信号;所述合图算法处理模块用于对所述视频信号进行合图算法处理,生成视频输出信号;所述数据输出模块用于将所述视频输出信号传输给显示屏。结合第一方面,本专利技术实施例提供了第一方面的第一种可能的实施方式,其中,所述合图算法处理模块包括工作模式选择单元、图像算法计算单元,其中,所述工作模式选择单元用于选择工作模式;所述图像算法计算单元用于根据所述工作模式选择图像算法进行合图处理,生成视频输出信号。结合第一方面的第一种可能的实施方式,本专利技术实施例提供了第一方面的第二种可能的实施方式,其中,所述工作模式包括2D工作模式、FR/S帧序列模式、F/S场序列模式、S/S左右模式、T/B上下模式。结合第一方面的第二种可能的实施方式,本专利技术实施例提供了第一方面的第三种可能的实施方式,其中,所述图像算法包括2D算法、FR/S帧序列算法、F/S场序列算法、S/S左右算法、T/B上下算法。结合第一方面的第三种可能的实施方式,本专利技术实施例提供了第一方面的第四种可能的实施方式,其中,所述2D算法具体为:ri,j=Ri,j,gi,j=Gi,j,bi,j=Bi,j其中,Ri,j、Gi,j、Bi,j分别表示红色子像素、绿色子像素、蓝色子像素的输入视频信号;ri,j、gi,j、bi,j表示裸眼3D显示设备的红色子像素、绿色子像素、蓝色子像素的输出信号;裸眼3D显示设备的分辨率为2M×2N;i,j表示像素的位置,i表示列,0≤i≤2M-1,j表示行,0≤j≤2N-1。结合第一方面的第三种可能的实施方式,本专利技术实施例提供了第一方面的第五种可能的实施方式,其中,所述FR/S帧序列算法具体为;r2k,j=R2k,j,evenr2k+1,j=R2k+1,j,oddg2k,j=G2k+1,j,oddg2k+1,j=G2k,j,evenb2k,j=B2k,j,evenb2k+1,j=B2k+1,j,odd其中,0≤k≤M-1,0≤j≤2N-1;Even表示偶数帧,odd表示奇数帧;Ri,j、Gi,j、Bi,j分别表示红色子像素、绿色子像素、蓝色子像素的输入视频信号;ri,j、gi,j、bi,j表示裸眼3D显示设备的红色子像素、绿色子像素、蓝色子像素的输出信号,i=2k或i=2k+1;裸眼3D显示设备的分辨率为2M×2N;i,j表示像素的位置,i表示列,0≤i≤2M-1,j表示行。结合第一方面的第三种可能的实施方式,本专利技术实施例提供了第一方面的第六种可能的实施方式,其中,所述F/S场序列算法具体为:第一像素r1=R2k,2m,even,g1=G2k+1,2m+1,odd,b1=B2k,2m,even第二像素r2=R2k+1,2m,even,g2=G2k,2m+1,odd,b2=B2k+1,2m,even第三像素r3=R2k+1,2m+1,odd,g3=G2k,2m,even,b3=B2k+1,2m+1,odd第四像素r4=R2k,2m+1,odd,g4=G2k+1,2m,even,b4=B2k,2m+1,odd其中,0≤k≤M-1,0≤m≤N-1;even表示偶数帧,odd表示奇数帧;r1、g1、b1表示裸眼3D显示设备的第一像素的红色子像素、绿色子像素、蓝色子像素的输出信号;r2、g2、b2表示裸眼3D显示设备的第二像素的红色子像素、绿色子像素、蓝色子像素的输出信号;r3、g3、b3表示裸眼3D显示设备的第三像素的红色子像素、绿色子像素、蓝色子像素的输出信号;r4、g4、b4表示裸眼3D显示设备的第四像素的红色子像素、绿色子像素、蓝色子像素的输出信号;第一像素和第二像素位于同一列,第一像素在第二像素的上方或下方;第三像素和第四像素位于同一列,第三像素在第四像素的上方或下方;Ri,j、Gi,j、Bi,j分别表示红色子像素、绿色子像素、蓝色子像素的输入视频信号,i=2k或i=2k+1,j=2m或j=2m+1;裸眼3D显示设备的分辨率为2M×2N;i,j表示像素的位置,i表示列,0≤i≤2M-1,j表示行,0≤j≤2N-1。结合第一方面的第三种可能的实施方式,本专利技术实施例提供了第一方面的第七种可能的实施方式,其中,所述S/S左右算法具体为:r2k,j=Rk,j,g2k,j=Gk+M,j,b2k,j=Bk,jr2k+1,j=Rk+M,j,g2k+1,j=Gk,j,b2k+1,j=Bk+M,j其中,0≤k≤M-1,0≤j≤2N-1;Ri,j、Gi,j、Bi,j分别表示红色子像素、绿色子像素、蓝色子像素的输入视频信号,i=k或i=k+M;ri,j、gi,j、bi,j表示裸眼3D显示设备的红色子像素、绿色子像素、蓝色子像素的输出信号,i=2k或i=2k+1;裸眼3D显示设备的分辨率为2M×2N;i,j表示像素的位置,i表示列,0≤i≤2M-1,j表示行,0≤j≤2N-1。结合第一方面的第三种可能的实施方式,本专利技术实施例提供了第一方面的第八种可能的实施方式,其中,所述T/B上下算法具体为:第一像素r1=R2k,m,g1=G2k+1,m+N,b1=B2k,m第二像素r2=R2k+1,m,g2=G2k,m+N,b2=B2k+1,m第三像素r3=R2k+1,m+N,g3=G2k,m,b3=B2k+1,m+N第四像素r4=R2k,m+N,g4=G2k+1,m,b4=B2k,m+N其中,0≤k≤M-1,0≤m≤N-1;r1、g1、b1表示裸眼3D显示设备的第一像素的红色子像素、绿色子像素、蓝色子像素的输出信号;r2、g2、b2表示裸眼3D显示设备的第二像素的红色子像素、绿色子像素、蓝色子像素的输出信号;r3、g3、b3表示裸眼3D显示设备的第三像素的红色子像素、绿色子像素、蓝色子像素的输出信号;r4、g4、b4表示裸眼3D显示设备的第四像素的红色本文档来自技高网...
一种FPGA板以及裸眼3D显示设备

【技术保护点】
一种FPGA板,用于裸眼3D显示设备,其特征在于,包括:数据接收模块、合图算法处理模块以及数据输出模块,其中,所述数据接收模块用于接收外部的视频信号;所述合图算法处理模块用于对所述视频信号进行合图算法处理,生成视频输出信号;所述数据输出模块用于将所述视频输出信号传输给显示屏。

【技术特征摘要】
1.一种FPGA板,用于裸眼3D显示设备,其特征在于,包括:数据接收模块、合图算法处理模块以及数据输出模块,其中,所述数据接收模块用于接收外部的视频信号;所述合图算法处理模块用于对所述视频信号进行合图算法处理,生成视频输出信号;所述数据输出模块用于将所述视频输出信号传输给显示屏。2.根据权利要求1所述的FPGA板,其特征在于,所述合图算法处理模块包括工作模式选择单元、图像算法计算单元,其中,所述工作模式选择单元用于选择工作模式;所述图像算法计算单元用于根据所述工作模式选择图像算法进行合图处理,生成视频输出信号。3.根据权利要求2所述的FPGA板,其特征在于,所述工作模式包括2D工作模式、FR/S帧序列模式、F/S场序列模式、S/S左右模式、T/B上下模式。4.根据权利要求3所述的FPGA板,其特征在于,所述图像算法包括2D算法、FR/S帧序列算法、F/S场序列算法、S/S左右算法、T/B上下算法。5.根据权利要求4所述的FPGA板,其特征在于,所述2D算法具体为:ri,j=Ri,j,gi,j=Gi,j,bi,j=Bi,j其中,Ri,j、Gi,j、Bi,j分别表示红色子像素、绿色子像素、蓝色子像素的输入视频信号;ri,j、gi,j、bi,j表示裸眼3D显示设备的红色子像素、绿色子像素、蓝色子像素的输出信号;裸眼3D显示设备的分辨率为2M×2N;i,j表示像素的位置,i表示列,0≤i≤2M-1,j表示行,0≤j≤2N-1。6.根据权利要求4所述的FPGA板,其特征在于,所述FR/S帧序列算法具体为;r2k,j=R2k,j,evenr2k+1,j=R2k+1,j,oddg2k,j=G2k+1,j,oddg2k+1,j=G2k,j,evenb2k,j=B2k,j,evenb2k+1,j=B2k+1,j,odd其中,0≤k≤M-1,0≤j≤2N-1;Even表示偶数帧,odd表示奇数帧;Ri,j、Gi,j、Bi,j分别表示红色子像素、绿色子像素、蓝色子像素的输入视频信号;ri,j、gi,j、bi,j表示裸眼3D显示设备的红色子像素、绿色子像素、蓝色子像素的输出信号,i=2k或i=2k+1;裸眼3D显示设备的分辨率为2M×2N;i,j表示像素的位置,i表示列,0≤i≤2M-1,j表示行。7.根据权利要求4所述的FPGA板,其特征在于,所述F/S场序列算法具体为:第一像素r1=R2k,2m,even,g1=G2k+1,2m+1,odd,b1=B2k,2m,even第二像素r2=R2k+1,2m,even,g2=G2k,2m+1,odd,b2=B2k+1,2m,even第三像素r3=R2k+1,2m+1,odd,g3=G2k,2m,even,b3=B2k+1,2m+1,odd第四像素r4=R2k,2m+1,odd,g4=G2k+1,2m,even,b4=B2k,2m+1,odd其中,0≤k≤M-1,0≤m≤N-1;even表示偶数帧,odd表示奇数帧;r1、g1、b1表示裸眼3D显示设备的第一像素的红色子像素...

【专利技术属性】
技术研发人员:张春光顾开宇李应樵王华波许泽山
申请(专利权)人:宁波万维显示科技有限公司
类型:发明
国别省市:浙江,33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1