一种基于PCMCIA接口的1553B总线测试系统技术方案

技术编号:15570686 阅读:79 留言:0更新日期:2017-06-10 04:02
本实用新型专利技术公开了一种基于PCMCIA接口的1553B总线测试系统,涉及通信领域。所述系统包括:FPGA、SRAM、DSP处理器、PCMCIA接口和1553B接口芯片;所述FPGA分别信号连接于SRAM、DSP处理器、PCMCIA接口和1553B接口芯片。本实用新型专利技术提供了一种新的测试系统,妥善解决在部分操作系统中无法获取足够资源的问题,同时有效降低模块发热量,从而具备更宽的温度适应范围。

【技术实现步骤摘要】
一种基于PCMCIA接口的1553B总线测试系统
本技术涉及通信领域,特别是一种基于PCMCIA接口的1553B总线测试系统。
技术介绍
1553B总线是当前主流的航电总线协议标准,其广泛应用于航空航天、武器装备等领域中。在1553B航电总线的测试设备中,并存多种物理接口的总线测试模块,诸如PCI、CPCI、PC104、PCMCIA等。其中PCMCIA接口模块因体积小巧,便于携带而广泛应用于便携式测试设备中。但当前多数基于PCMCIA接口设计的1553B总线测试模块均存在设备散热性不好,导致工作过程中容易出现模块停止工作的情况,以及在部分操作系统中,如Windows2000下不能分配到足够系统资源,从而无法使用模块等现象的出现。
技术实现思路
本技术的专利技术目的在于:针对上述存在的问题,提供一种新的测试系统,妥善解决在部分操作系统中无法获取足够资源的问题,同时有效降低模块发热量,从而具备更宽的温度适应范围。一种基于PCMCIA接口的1553B总线测试系统,其特征在于,所述系统包括:FPGA、SRAM、DSP处理器、PCMCIA接口和1553B接口芯片;所述FPGA分别信号连接于SRAM、DSP处理器、PCMCIA接口和1553B接口芯片。进一步的,所述FPGA包括:1553IP核和总线仲裁器;所述1553IP核分别信号连接于DSP处理器和1553B接口芯片;所述总线仲裁器分别信号连接于SRAM和PCMCIA接口。采用上述技术方案,本技术采用了16位数据线,在保证了32位的操作系统能够获取足够资源的情况下,同时保证了的老的16位操作系统同样能够获取足够的系统资源。进一步的,所述PCMCIA的数据总线、地址总线和控制总线均分别与FPGA连接;所述PCMCIA接口的数据总线、地址总线和控制总线均分别与FPGA连接;所述DSP的数据总线、地址总线和控制总线均分别与FPGA连接。采用上述技术方案,FPGA负责1553B接口芯片的数据收发和SRAM总线访问仲裁;DSP负责1553B接口芯片的功能控制,并通过SRAM与上位机进行数据交互。进一步的,所述FPGA的型号为:XC6SLX45(T)-3CSG324I。进一步的,所述DSP处理器的型号选型为:TMS320F2812GHHA。进一步的,所述SRAM由两片IS61WV102416BLL-10MI构成,容量共4MB。采用上述技术方案,SRAM实行分页访问,每16KB作为一页,DSP要访问SRAM时,需要先通知FPGA要访问哪一个分页。进一步的,所述SRAM作为共享存储器,用于DSP和上位机共同访问;所述上位机通过PCMCIA接口访问SRAM;DSP通过XINTF接口访问SRAM。本技术采用的技术方案如下:综上所述,由于采用了上述技术方案,本技术的有益效果是:1、功耗较低:整体设计方案功耗较低,同时器件选型充分考虑发热量,从而具备更宽的温度适应范围。2、支持性好:设计采用16位数据线方式,对当前主流操作系统和老旧操作系统均能很好的支持。3、具备高效的总线访问仲裁:DSP的总线仲裁器实现主机端和DSP端对SRAM的有效访问。4、可并行访问运行:通过PCMCIA接口可能存在的并行访问转化为串行访问,保证SRAM访问的正确性。附图说明图1是本技术的一种基于PCMCIA接口的1553B总线测试系统的系统结构示意图。具体实施方式下面结合附图,对本技术作详细的说明。为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。如图1所示,一种基于PCMCIA接口的1553B总线测试系统,其特征在于,所述系统包括:FPGA、SRAM、DSP处理器、PCMCIA接口和1553B接口芯片;所述FPGA分别信号连接于SRAM、DSP处理器、PCMCIA接口和1553B接口芯片。进一步的,所述FPGA包括:1553IP核和总线仲裁器;所述1553IP核分别信号连接于DSP处理器和1553B接口芯片;所述总线仲裁器分别信号连接于SRAM和PCMCIA接口。采用上述技术方案,本技术采用了16位数据线,在保证了32位新的操作系统能够获取足够资源的情况下,同时保证了的老的16位操作系统同样能够获取足够的系统资源。进一步的,所述PCMCIA的数据总线、地址总线和控制总线均分别与FPGA连接;所述PCMCIA接口的数据总线、地址总线和控制总线均分别与FPGA连接;所述DSP的数据总线、地址总线和控制总线均分别与FPGA连接。采用上述技术方案,FPGA负责1553B接口芯片的数据收发和SRAM总线访问仲裁;DSP负责1553B接口芯片的功能控制,并通过SRAM与上位机进行数据交互。进一步的,所述FPGA的型号为:XC6SLX45(T)-3CSG324I。进一步的,所述DSP处理器的型号选型为:TMS320F2812GHHA。进一步的,所述SRAM由两片IS61WV102416BLL-10MI构成,容量共4MB。采用上述技术方案,SRAM实行分页访问,每16KB作为一页,DSP要访问SRAM时,需要先通知FPGA要访问哪一个分页。进一步的,所述SRAM作为共享存储器,用于DSP和上位机共同访问;所述上位机通过PCMCIA接口访问SRAM;DSP通过XINTF接口访问SRAM。以上所述仅为本技术的较佳实施例而已,并不用以限制本技术,凡在本技术的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本技术的保护范围之内。本文档来自技高网...
一种基于PCMCIA接口的1553B总线测试系统

【技术保护点】
一种基于PCMCIA接口的1553B总线测试系统,其特征在于,所述系统包括:FPGA、SRAM、DSP处理器、PCMCIA接口和1553B接口芯片;所述FPGA分别信号连接于SRAM、DSP处理器、PCMCIA接口和1553B接口芯片。

【技术特征摘要】
1.一种基于PCMCIA接口的1553B总线测试系统,其特征在于,所述系统包括:FPGA、SRAM、DSP处理器、PCMCIA接口和1553B接口芯片;所述FPGA分别信号连接于SRAM、DSP处理器、PCMCIA接口和1553B接口芯片。2.如权利要求1所述的基于PCMCIA接口的1553B总线测试系统,其特征在于,所述FPGA包括:1553IP核和总线仲裁器;所述1553IP核分别信号连接于DSP处理器和1553B接口芯片;所述总线仲裁器分别信号连接于SRAM和PCMCIA接口。3.如权利要求1或2所述的基于PCMCIA接口的1553B总线测试系统,其特征在于,所述PCMCIA的数据总线、地址总线和控制总线均分别与FPGA连接;所述PCMCIA接口的数据总线、地址总线和控制总线均分别与FPGA连接;所述D...

【专利技术属性】
技术研发人员:何建樑陈卓杨治菊
申请(专利权)人:成都旋极历通信息技术有限公司
类型:新型
国别省市:四川,51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1