GOA电路的驱动方法和驱动装置制造方法及图纸

技术编号:15507676 阅读:763 留言:0更新日期:2017-06-04 02:16
本发明专利技术公开了一种GOA电路的驱动方法和驱动装置,包括时序控制芯片和GOA电路,所述GOA电路包括级联设置的多级GOA驱动单元,所述时序控制芯片向每一级GOA驱动单元输入第一时钟信号、第二时钟信号以及恒压电位,驱动所述多级GOA驱动单元逐级输出扫描驱动信号;所述第一时钟信号和所述第二时钟信号选自一时钟信号组中的两个不同时钟信号,所述时钟信号组包括八个高频时钟信号CK

Driving method and driving device for GOA circuit

The invention discloses a driving method and a GOA drive circuit, including timing control chip and GOA circuit, the GOA circuit includes a multistage GOA cascade set drive unit, the timing control chip unit inputs a first clock signal and a second clock signal and constant potential to each level of the GOA driver, driving the multistage GOA drive unit by scanning drive signal output; two different clock signal and the first clock signal and the second clock signal from a clock signal of the clock signal group includes eight high frequency clock signal CK

【技术实现步骤摘要】
GOA电路的驱动方法和驱动装置
本专利技术涉及显示器驱动
,尤其涉及一种GOA电路的驱动方法和驱动装置。
技术介绍
平板显示装置具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。现有的平板显示装置主要包括液晶显示装置(LiquidCrystalDisplay,LCD)及有机电致发光显示装置(OrganicLightEmittingDisplay,OLED)。主动式液晶显示装置中,每个像素具有一个薄膜晶体管(TFT),其栅极(Gate)连接至水平扫描线,漏极(Drain)连接至垂直方向的数据线,源极(Source)则连接至像素电极。在水平扫描线上施加足够的电压,会使得该条线上的所有TFT打开,此时该水平扫描线上的像素电极会与垂直方向的数据线连接,从而将数据线上的显示信号电压写入像素,控制不同液晶的透光度进而达到控制色彩的效果。目前主动式液晶显示面板水平扫描线的驱动主要由面板外接的IC来完成,外接的IC可以控制各级水平扫描线的逐级充电和放电。而GOA技术,即GateDriveronArray(阵列基板行驱动)技术,可以运用液晶显示面板的原有制程将水平扫描线的驱动电路制作在显示区周围的基板上,使之能替代外接IC来完成水平扫描线的驱动。GOA技术能减少外接IC的绑定(bonding)工序,有机会提升产能并降低产品成本,而且可以使液晶显示面板更适合制作窄边框或无边框的显示产品。现有的GOA驱动电路,通常包括级联的多个GOA单元,每一级GOA单元对应驱动一级水平扫描线。GOA单元的主要结构包括上拉电路(Pull-uppart),上拉控制电路(Pull-upcontrolpart),传递电路(TransferPart)和下拉维持电路(Pull-downHoldingPart),以及负责电位抬升的自举(Boast)电容。上拉电路主要负责将时钟信号(Clock)输出为栅极(Gate)信号;上拉控制电路负责控制上拉电路的打开时间,一般连接前面级GOA电路传递过来的传递信号或者Gate信号;下拉维持电路则负责将Gate输出信号和上拉电路的Gate信号(通常称为Q点)维持(Holding)在关闭状态(即低电平电位),自举电容(Cboast)则负责Q点的二次抬升,这样有利于上拉电路的Gate信号输出。在GOA电路的中,数据缓冲时间(LineBuffer)的定义是扫描起始信号(STV)的上升沿到显示装置的数据驱动器输出的数据电压信号(Date)的第一上升沿的间隔时间。数据缓冲时间越长,则数据驱动电路的成本越高,这样就不利于显示装置成本的降低。
技术实现思路
为了解决上述现有技术存在的问题,本专利技术的目的在于提供一种减小数据缓冲时间(LineBuffer)的GOA电路的驱动方法和驱动装置。为了实现上述目的,本专利技术采用了如下的技术方案:一种GOA电路的驱动方法,所述GOA电路包括级联设置的多级GOA驱动单元,所述驱动方法包括:向每一级GOA驱动单元输入第一时钟信号、第二时钟信号以及恒压电位,控制所述多级GOA驱动单元逐级输出扫描驱动信号,其中,第一至第四级GOA驱动单元还输入扫描起始信号;其中,所述第一时钟信号和所述第二时钟信号选自一时钟信号组中的两个不同时钟信号,所述时钟信号组包括八个高频时钟信号CK1~CK8,其中,CKm和CKm+4互为反相信号;所述第一时钟信号自CK5开始循环输出高频时钟信号CK1~CK8,所述第二时钟信号自CK1开始循环输出高频时钟信号CK1~CK8;其中,每一个高频时钟信号的周期为T,在一个周期T中高电平脉宽为T1;其中,在每一帧图像的扫描驱动中:高频时钟信号CKm的第一个周期的高电平脉宽为T1m,且T1m<T1;m=1、2、3、4。具体地,具体地,具体地,高频时钟信号CK1的第一个周期相比于所述扫描驱动起始信号滞后的时间为H;其中,T=8H,T1=3.2H。具体地,每一级GOA驱动单元包括上拉控制电路、上拉电路、级传电路、自举电容以及下拉维持电路,所述上拉控制电路根据所述第二时钟信号和前四级扫描驱动信号输出本级栅极控制信号,所述上拉电路根据所述第一时钟信号和本级栅极控制信号输出本级扫描驱动信号,所述级传电路根据所述第一时钟信号和本级栅极控制信号输出本级级传信号;所述下拉维持电路用于在本级GOA驱动单元处于非驱动时间时,将所述本级栅极控制信号和所述本级扫描驱动信号拉低至低电平。本专利技术的另一方面是提供一种GOA电路的驱动装置,其包括时序控制芯片和GOA电路,所述GOA电路包括级联设置的多级GOA驱动单元,所述时序控制芯片向每一级GOA驱动单元输入第一时钟信号、第二时钟信号以及恒压电位,驱动所述多级GOA驱动单元逐级输出扫描驱动信号,其中,所述时序控制芯片还向第一至第四级GOA驱动单元输入扫描起始信号;其中,所述第一时钟信号和所述第二时钟信号选自一时钟信号组中的两个不同时钟信号,所述时钟信号组包括八个高频时钟信号CK1~CK8;其中,CKm和CKm+4互为反相信号;所述第一时钟信号自CK5开始循环输出高频时钟信号CK1~CK8,所述第二时钟信号自CK1开始循环输出高频时钟信号CK1~CK8;其中,每一个高频时钟信号的周期为T,在一个周期T中高电平脉宽为T1;其中,在每一帧图像的扫描驱动中:高频时钟信号CKm的第一个周期的高电平脉宽为T1m,且T1m<T1;m=1、2、3、4。具体地,具体地,具体地,高频时钟信号CK1的第一个周期相比于所述扫描驱动起始信号滞后的时间为H;其中,T=8H,T1=3.2H。具体地,每一级GOA驱动单元包括上拉控制电路、上拉电路、级传电路、自举电容以及下拉维持电路,所述上拉控制电路根据所述第二时钟信号和前四级扫描驱动信号输出本级栅极控制信号,所述上拉电路根据所述第一时钟信号和本级栅极控制信号输出本级扫描驱动信号,所述级传电路根据所述第一时钟信号和本级栅极控制信号输出本级级传信号;所述下拉维持电路用于在本级GOA驱动单元处于非驱动时间时,将所述本级栅极控制信号和所述本级扫描驱动信号拉低至低电平。本专利技术实施例中提供的GOA电路的驱动方法和驱动装置,对应采用八个高频时钟信号驱动的GOA电路,在每一帧图像的扫描驱动中,将第一至第四个高频时钟信号CK1~CK4的第一个周期的高电平脉宽较小,在不影响GOA电路整体输出时序和电平的情况下,加快第一级GOA驱动单元的扫描驱动信号的输出,减小了扫描起始信号(STV)的上升沿到数据电压信号(Date)的第一上升沿的间隔时间,即缩短了数据缓冲时间(LineBuffer),有利于降低驱动电路的成本。附图说明图1是本专利技术实施例提供的GOA电路的驱动装置的结构示意图;图2是本专利技术实施例中的GOA驱动单元的电路图;图3是本专利技术实施例提供的GOA电路的驱动方法的信号波形图。具体实施方式为使本专利技术的目的、技术方案和优点更加清楚,下面结合附图对本专利技术的具体实施方式进行详细说明。这些优选实施方式的示例在附图中进行了例示。附图中所示和根据附图描述的本专利技术的实施方式仅仅是示例性的,并且本专利技术并不限于这些实施方式。在此,还需要说明的是,为了避免因不必要的细节而模糊了本专利技术,在附图中仅仅示出了与根据本专利技术的方案密切相关的结构和/或处理步骤,而省略了与本发本文档来自技高网
...
GOA电路的驱动方法和驱动装置

【技术保护点】
一种GOA电路的驱动方法,所述GOA电路包括级联设置的多级GOA驱动单元,所述驱动方法包括:向每一级GOA驱动单元输入第一时钟信号、第二时钟信号以及恒压电位,控制所述多级GOA驱动单元逐级输出扫描驱动信号,其中,第一至第四级GOA驱动单元还输入扫描起始信号;其特征在于,所述第一时钟信号和所述第二时钟信号选自一时钟信号组中的两个不同时钟信号,所述时钟信号组包括八个高频时钟信号CK

【技术特征摘要】
1.一种GOA电路的驱动方法,所述GOA电路包括级联设置的多级GOA驱动单元,所述驱动方法包括:向每一级GOA驱动单元输入第一时钟信号、第二时钟信号以及恒压电位,控制所述多级GOA驱动单元逐级输出扫描驱动信号,其中,第一至第四级GOA驱动单元还输入扫描起始信号;其特征在于,所述第一时钟信号和所述第二时钟信号选自一时钟信号组中的两个不同时钟信号,所述时钟信号组包括八个高频时钟信号CK1~CK8;其中,CKm和CKm+4互为反相信号;所述第一时钟信号自CK5开始循环输出高频时钟信号CK1~CK8,所述第二时钟信号自CK1开始循环输出高频时钟信号CK1~CK8;其中,每一个高频时钟信号的周期为T,在一个周期T中高电平脉宽为T1;其中,在每一帧图像的扫描驱动中:高频时钟信号CKm的第一个周期的高电平脉宽为T1m,且T1m<T1;m=1、2、3、4。2.根据权利要求1所述的GOA电路的驱动方法,其特征在于,3.根据权利要求1所述的GOA电路的驱动方法,其特征在于,4.根据权利要求1-3任一所述的GOA电路的驱动方法,其特征在于,高频时钟信号CK1的第一个周期相比于所述扫描驱动起始信号滞后的时间为H;其中,T=8H,T1=3.2H。5.根据权利要求4所述的GOA电路的驱动方法,其特征在于,每一级GOA驱动单元包括上拉控制电路、上拉电路、级传电路、自举电容以及下拉维持电路,所述上拉控制电路根据所述第二时钟信号和前四级扫描驱动信号输出本级栅极控制信号,所述上拉电路根据所述第一时钟信号和本级栅极控制信号输出本级扫描驱动信号,所述级传电路根据所述第一时钟信号和本级栅极控制信号输出本级级传信号;所述下拉维持电路用于在本级GOA驱动单元处于非驱动时间时,将所述本级栅极控制信号和所述本级扫描驱动信号拉低至低电平。6.一种GOA电路的驱动...

【专利技术属性】
技术研发人员:石龙强陈书志
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1