多晶胞芯片及其存储器装置制造方法及图纸

技术编号:15439076 阅读:88 留言:0更新日期:2017-05-26 04:51
本发明专利技术提供一种多晶胞芯片及其存储器装置。存储器装置包括控制器、线性存储器以及标签存储器。线性存储器以及标签存储器皆耦接控制器。其中,当存储器装置操作在第一操作模式时,控制器禁能标签存储器并将完整的程序数据载入至线性存储器;另外,当存储器装置操作在第二操作模式时,标签存储器提供连续的多数个未命中信息并使控制器由外部存储元件连续读取程序数据。因此,本发明专利技术可通过两种不同模式的操作,来使存储器装置可应用在大系统或小系统下,进以提升存储器装置的效能。

Multi cell chip and memory device thereof

The invention provides a multi cell chip and a memory device thereof. The memory device includes a controller, a linear memory, and a tag memory. The linear memory and tag memory are all coupled to the controller. Among them, when the memory device is operable in a first mode of operation, the controller can ban tag memory and process the data integrity of the load to the linear memory; in addition, when a memory device operates in the second mode of operation, a plurality of tag memory provides continuous information and make life not CITIC controller reads the continuous program data from an external storage element. Therefore, the present invention enables the memory device to be applied to a large system or a small system by means of two different modes of operation so as to enhance the efficiency of the memory device.

【技术实现步骤摘要】
多晶胞芯片及其存储器装置
本专利技术涉及一种多晶胞芯片的存储器装置,尤其涉及一种可在多重模式下操作的多晶胞芯片及其存储器装置。
技术介绍
随着电子技术的演进,消费性电子产品逐渐成为人们生活中必要的工具。因应人们不同的需求,多种不同功能的消费性电子产品分别被推出。也因此,不同规模的操作系统也分别存在于不同的消费性电子产品中。在大型操作系统的电子产品中,常需要设置较大的主存储器空间来容置操作系统的相关程序数据。然而,这样的硬件架构若应用至小型的操作系统的电子产品中时,则会造成成本上的浪费。相反的,在小型操作系统的电子产品中,则会设置较小的主存储器空间,而无法被顺利的应用在大型操作系统的电子产品中。因此,若有单一种存储器装置的架构可满足于大、小型操作系统,将可提升使用上的便利性。
技术实现思路
本专利技术提供一种多晶胞芯片及其存储器装置,可通过两种模式来进行不同尺寸的数据载入动作,其中的多晶胞芯片可被切割成多个子芯片。多晶胞芯片可被使用外,被切割成的多个子芯片中,部分的子芯片仍可被使用。本专利技术的存储器装置包括控制器、线性存储器以及标签存储器。线性存储器以及标签存储器皆耦接控制器。其中,当存储器装置操作在第一操作模式时,控制器禁能标签存储器并将完整的程序数据载入至线性存储器;另外,当存储器装置操作在第二操作模式时,标签存储器提供连续的多数个未命中信息并使控制器由外部存储元件连续读取程序数据。在本专利技术的一实施例中,上述的存储器装置在第一操作模式时,控制器被组态为程序载入器,在第二操作模式时,该控制器被组态为快取控制器。在本专利技术的一实施例中,存储器装置还包括开机程序地址产生器。开机程序地址产生器耦接至控制器,并用以产生一开机程序地址。在本专利技术的一实施例中,上述的存储器装置在第二操作模式时,程序地址产生器在开机动作时产生开机程序地址以指向线性存储器,标签存储器并提供连续的第一个未命中信息以使控制器被组态由外部存储元件连续读取程序数据。在本专利技术的一实施例中,上述的程序数据为开机程序数据。本专利技术的多晶胞芯片包括半导体基底、多个晶胞、多个信号传输线组。晶胞配置在半导体基底上,晶胞中任二相邻晶胞间具有一相隔空间。信号传输线组分别配置在至少部分相隔空间上,并分别用以进行至少部分相邻晶胞间的信号传输,其中,多晶胞芯片是可使用的,且多晶胞芯片通过部分相隔空间进行切割以切断部分信号传输线,致使多晶胞芯片被分割为多个子芯片,其中切割后的部分子芯片仍可使用。晶胞的至少其中之一的一第一晶胞包括存储器装置,存储器装置包括控制器、线性存储器以及标签存储器。线性存储器以及标签存储器皆耦接至控制器。控制器接在当存储器装置操作在第一操作模式时,控制器禁能标签存储器并将完整的程序数据载入至线性存储器,当存储器装置操作在第二操作模式时,标签存储器提供连续的多数个未命中信息并使控制器由外部存储元件连续读取程序数据。在本专利技术的一实施例中,上述的第一晶胞还包括至少一处理单元以及总线控制器。总线控制器耦接处理单元以及存储器装置,其中,处理单元通过总线控制器对存储器装置执行数据存取动作。在本专利技术的一实施例中,上述的总线控制器还耦接至外部存储元件。基于上述,本专利技术提出的存储器装置可通过两种不同模式的操作,来使存储器装置可应用在大系统或小系统下,进以提升存储器装置的效能。为让本专利技术的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。附图说明图1为本专利技术一实施例的存储器装置的示意图;图2为本专利技术实施例的存储器装置的动作流程图;图3为本专利技术另一实施例的存储器装置的示意图;图4为本专利技术图3实施例的存储器装置的动作流程图;图5为本专利技术一实施例的多晶胞芯片的示意图;图6为本专利技术图5实施例的晶胞CELL的方块图。附图标记说明:100、300、640:存储器装置;110、310:控制器;120、320:标签存储器;130、330:线性存储器;S210~S240、S410~S440:步骤;340:开机程序地址产生器;500:多晶胞芯片;CELL:晶胞;SUB:半导体基板;OCI:信号传输线组;PAD:焊垫;610、620:处理单元;630:总线控制器;EXT:外部存储元件。具体实施方式请参照图1,图1为本专利技术一实施例的存储器装置的示意图。存储器装置100包括控制器110、标签存储器120以及线性存储器130。标签存储器120以及线性存储器130皆耦接至控制器110。其中,标签存储器120可用来存储数据,并且,标签存储器120还可以提供内部存储的数据与外部数据进行比较的功能。具体来说,当标签存储器120针对内部存储的数据与外部数据进行比较的结果为相同时,标签存储器120可以产生命中(hit)信息的输出结果。相反的,当标签存储器120针对内部存储的数据与外部数据进行比较的结果为不相同时,标签存储器120可以产生未命中(miss)信息的输出结果。在另一方面线性存储器130为用来存储数据的存储器,在本专利技术一实施例中,线性存储器130的存储容量可大于标签存储器120的存储容量。值得注意的是,本专利技术实施例中,存储器装置100可以操作在两个模式下,其中,第一操作模式又可称为主存储器模式,而第二操作模式则可称为快取模式。在当存储器装置100所属系统应用于执行小规模的操作系统时,存储器装置100可被设定以操作在第一操作模式下,相对的,在当存储器装置100所属系统应用于执行大规模的操作系统时,存储器装置100可被设定以操作在第二操作模式下。关于操作系统的规模与第一或第二操作模式的设定关系,可以依据操作系统的程序数据的尺寸与线性存储器130所提供的存储空间大小的关系来决定。举例来说明,当线性存储器130所提供的存储空间大小大于操作系统的程序数据的尺寸时,可使存储器装置100工作在第一操作模式下,相对的,若当线性存储器130所提供的存储空间大小小于操作系统的程序数据的尺寸时,可使存储器装置100工作在第二操作模式下。关于动作细节方面,当存储器装置100工作在第一操作模式下时,请同时参照图2以及图1,其中,图2为本专利技术实施例的存储器装置的动作流程图。在步骤S210中,存储器装置100被初始化以操作在第一操作模式下。在步骤S220中,控制器110被组态化成为程序载入器,并且,在此同时,标签存储器120被禁能而不提供数据存取及比较的动作。接着,在步骤S230中,被组态化成为程序载入器的控制器110将程序数据完整的载入至线性存储器130中,并且,在当程序数据为开机程序数据时,线性存储器130可提供所存储的程序数据以使存储器装置100所属的系统顺利的完成开机的动作。以下请参照图3,图3为本专利技术另一实施例的存储器装置的示意图。存储器装置300包括控制器310、标签存储器320、线性存储器330以及开机程序地址产生器340。图3的存储器装置300用以操作在第二操作模式下。其操作的动作流程则请参照图4为本专利技术图3实施例的存储器装置的动作流程图。以下请同时参照图3及图4,在步骤S410中,存储器装置300被设定操作在第二操作模式下,接着,在步骤S420中,开机程序地址产生器340产生开机程序地址来提供系统进行开机程序数据的读取动作。值得注意的,在本专利技术一实施例中,开机程序地址可以指向线性存储本文档来自技高网...
多晶胞芯片及其存储器装置

【技术保护点】
一种存储器装置,其特征在于,包括:控制器;线性存储器,耦接所述控制器;以及标签存储器,耦接所述控制器,其中,当所述存储器装置操作在第一操作模式时,所述控制器禁能所述标签存储器并将完整的程序数据载入至所述线性存储器,当所述存储器装置操作在第二操作模式时,所述标签存储器提供连续的多数个未命中信息并使所述控制器由外部存储元件连续读取所述程序数据。

【技术特征摘要】
1.一种存储器装置,其特征在于,包括:控制器;线性存储器,耦接所述控制器;以及标签存储器,耦接所述控制器,其中,当所述存储器装置操作在第一操作模式时,所述控制器禁能所述标签存储器并将完整的程序数据载入至所述线性存储器,当所述存储器装置操作在第二操作模式时,所述标签存储器提供连续的多数个未命中信息并使所述控制器由外部存储元件连续读取所述程序数据。2.根据权利要求1项述的存储器装置,其特征在于,在所述第一操作模式时,所述控制器被组态为程序载入器,在所述第二操作模式时,所述控制器被组态为快取控制器。3.根据权利要求1所述的存储器装置,其特征在于,还包括:一开机程序地址产生器,耦接至所述控制器,用以产生一开机程序地址。4.根据权利要求3所述的存储器装置,其特征在于,在所述第二操作模式时,所述程序地址产生器在一开机动作时产生一开机程序地址以指向所述线性存储器,所述标签存储器并提供连续的第一个未命中信息以使所述控制器被组态由所述外部存储元件连续读取所述程序数据。5.根据权利要求1所述的存储器装置,其特征在于,所述程序数据为一开机程序数据。6.一种多晶胞芯片,其特征在于,包括:半导体基底;多数个晶胞,排列在所述半导体基底上,所述多数个晶胞中的任二相邻晶胞间具有相隔空间;多数个信号传输线组,所述多数个信号传输线分别配置在至少部分该些相隔空间上,并分别用以进行至少部分相邻晶胞间的信号传输,其中所述多晶胞芯片是可使用的,且所述多晶胞芯片通过部分该些相隔空间进行切割以切断部分该些信号传输线,致使所述多晶胞芯片被分割为多个子芯片,其中切割后的...

【专利技术属性】
技术研发人员:施炳煌廖栋才李桓瑞
申请(专利权)人:凌阳科技股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1