一种应用于指令制导系统的指令处理芯片技术方案

技术编号:15437198 阅读:187 留言:0更新日期:2017-05-25 19:22
本发明专利技术提供了一种应用于指令制导系统的指令处理芯片,采用LQFP封装方式,包含静态检测模块和动态解码模块;静态检测模块中LDO将外界电源转换为静态检测电路和时钟电路的电源电压,时钟电路为静态检测电路提供时钟信号,静态检测电路通过UART接口与控制舱处理器通信,完成静态通信检测;动态解码模块中动态解码电路通过SPI接口向射频接收机发送动态信息,射频接收机延时接收时间指令并输出至动态解码电路进行采样、解码、纠错、校验、还原并重新编码,通过UART接口发送至控制舱处理器。本发明专利技术的器件连接更加牢固,产品稳定性更好,系统功耗更小,生产周期和成本大大降低。

Instruction processing chip for command guidance system

Instruction processing chip of the invention provides an application to the command guidance system, using the LQFP package, including the static and dynamic detection module and decoding module; static detection module in LDO the external power supply is converted to a static detection circuit and clock circuit of the power supply voltage, clock circuit provides the clock signal for the static detection circuit, a detection circuit through the static UART interface and control module processor communication, complete static communication detection; dynamic decoding module dynamic decoding circuit through the SPI interface to send RF receiver dynamic information, RF receiver receiving time delay and output to the dynamic instruction decoding circuit for sampling, decoding, error correction, calibration, reduction and re encoding, through the UART interface to send control module. The device has the advantages of firm connection, better product stability, smaller system power consumption, lower production cycle and lower cost.

【技术实现步骤摘要】
一种应用于指令制导系统的指令处理芯片
本专利技术属于电子元器件
,具体涉及一种应用于指令制导系统的指令处理芯片。
技术介绍
传统的指令制导系统中指令处理电路主要采用FPGA和FLASH实现动态解码功能,采用单片机实现静态检测功能,其设计架构如图1所示。地面时,单片机与控制舱处理器进行静态通信检测;空中飞行时,FPGA快速捕获接收机突发脉冲信号,进行握手信号的判定、身份识别、校验、纠错编码,还原后送控制舱处理器。随着精确制导技术的快速发展,在不同口径指令制导系统中应用存在以下问题:1、由于FPGA和单片机一般采用BGA封装方式,在高抗过载冲击环境下容易产生器件脱落现象,影响系统产品的稳定性。2、由于FPGA和单片机均作为通用器件设计,应用于指令制导系统时需要下载程序调试,调试工作量将随FPGA和单片机芯片数量增加,严重影响生产周期。一般FPGA和单片机均是国外采购器件,国内尚没有成熟的替代产品,批量生产时存在采购风险,导致指令处理电路的成本较高。3、指令制导系统的必然发展趋势是小型化、系列化和通用性,FPGA、FLASH、单片机及其外围电路占用PCB板上较多的面积,并且功耗比较大,无法同射频接收机集成设计,针对不同口径指令制导系统需要重新进行FPGA和单片机选型,甚至需要针对不同的应用系统来调整常规架构,增加了电路设计的工作量,不利于在其他平台扩展应用。
技术实现思路
为了克服现有技术的不足,本专利技术提供一种用于指令制导系统的指令处理芯片,采用单芯片集成设计替代现有系统中的FPGA、FLASH和单片机实现静态检测和动态解码功能。本专利技术解决其技术问题所采用的技术方案是:一种用于指令制导系统的指令处理芯片,采用LQFP封装方式,包含静态检测模块和动态解码模块。所述的静态检测模块集成了静态检测电路、UART接口、LDO和时钟电路,LDO将外界电源转换为静态检测电路和时钟电路的1.8V电源电压,时钟电路为静态检测电路提供时钟信号,静态检测电路通过UART接口与控制舱处理器通信,完成系统在地面时的静态通信检测;所述的动态解码模块集成了动态解码电路、UART接口、SPI接口和PLL,PLL为动态解码电路提供时钟信号,动态解码电路通过SPI接口向射频接收机发送动态信息,射频接收机延时接收时间指令并输出至动态解码电路进行采样、解码、纠错、校验、还原并重新编码,通过UART接口发送至控制舱处理器。所述的静态检测模块和动态解码模块不同时工作,系统工作时先进行静态通信检测,然后才对动态解码模块加电。所述静态检测模块的IO电压为2.5V,内核电压为1.8V,时钟电路中EFUSE的烧写电压为3.3V,LDO及模拟IO管脚的供电均采用模拟2.5V;动态解码模块的IO电压为3.3V,内核电压为1.8V,PLL采用模拟1.8V供电,模拟IO管脚采用3.3V供电;采用电源隔离单元实现上述不同电压域之间的隔离和全芯片的ESD保护。本专利技术的有益效果是:1)本专利技术的用于指令制导系统的指令处理芯片采用LQFP封装方式,在高抗过载冲击环境下,器件连接更加牢固,产品稳定性更好;2)本专利技术由于用指令处理芯片替代现有技术中的FPGA、FLASH和单片机,程序固化,批量生产时,芯片的调试、筛选可在晶圆级完成,生产周期和成本大大降低;3)本专利技术根据静态检测模块和动态解码模块不同时工作且工作电源不同的特点,采用多电压域的电源设计方案,系统功耗更小。4)本专利技术由于采用单芯片集成设计,系统体积更小,并且可进一步同射频接收机进行系统集成设计,更加有利于指令制导系统小型化、系列化和通用性的扩展。附图说明图1为现有指令处理装置的系统框图;图2为本专利技术指令处理芯片的应用框图;图3为本专利技术指令处理芯片设计架构框图;图4为本专利技术指令处理芯片电源设计框图。具体实施方式下面结合附图和实施例对本专利技术进一步说明,本专利技术包括但不仅限于下述实施例。本专利技术的用于指令制导系统的指令处理芯片采用LQFP的封装方式,包含静态检测模块和动态解码模块。其中,静态检测模块集成了静态检测电路、UART接口、LDO和时钟电路,LDO为静态检测电路和时钟电路提供稳定的1.8V电源电压,时钟电路为静态检测电路提供频率稳定的时钟信号,静态检测电路通过UART接口完成同控制舱处理器的信号通信;动态解码模块集成了动态解码电路、UART接口、SPI接口和PLL,PLL为动态解码电路提供时钟信号,动态解码电路通过SPI接口向射频接收机发送动态信息,动态解码电路通过UART接口完成同控制舱处理器的信号通信。上述用于指令制导系统的指令处理芯片,其中静态检测模块和动态解码模块不同时工作,系统正常工作时先进行静态检测,检测完成之后才对动态解码模块加电;静态检测模块的IO电压为2.5V、内核电压为1.8V、时钟电路中EFUSE的烧写电压为3.3V,LDO及模拟IO管脚的供电均采用模拟2.5V;动态解码模块的IO电压为3.3V、内核电压为1.8V,PLL采用模拟1.8V供电,模拟IO管脚采用3.3V供电;采用电源隔离单元实现不同电压域之间的隔离和全芯片的ESD保护。上述用于指令制导系统的指令处理芯片,其中EFUSE中的存储数据可用于校准时钟电路的输出时钟,随工艺、电源和温度变化时,保证时钟电路的输出时钟具有较高的精度。如图3所示,本专利技术的芯片包含动态解码模块31和静态检测模块32,参考图2,对本专利技术指令处理芯片3在实际指令制导系统中的工作原理进行说明。静态检测模块32工作原理:控制舱处理器4为指令处理芯片3提供2.5V电源,经过LDO321转换为稳定的1.8V电源信号,为静态检测电路322和时钟电路323供电;芯片上电后,时钟电路323读取EFUSE中的校准数据,为UART接口324和静态检测电路322提供频率稳定的时钟信号;静态检测电路322通过UART接口324接收控制舱处理器4发送的检测报文,完成报文检测后,再将报文发送给控制舱处理器4,由控制舱处理器4判定发送和接收的报文是否一致,完成系统在地面时的静态通信检测;动态解码模块31工作原理:芯片上电后,PLL311为UART接口314、SPI接口313和动态解码电路312提供时钟信号;动态解码电路312通过UART接口314接收控制舱处理器4发送的报文数据,保存完整的指令数据,并将系统频点信息通过SPI接口313发送给射频接收机2;延时一定时间后,天线1接收地面雷达上传的时间指令,经过射频接收机2处理之后输出检波数据给动态解码电路312;动态解码电路312对检波数据进行采样、解码、纠错、校验、还原并重新编码,通过UART接口314发送至控制舱处理器4;通过以上过程完成系统在空中飞行时的动态解码功能,从而修正运动轨迹,提高打击精度。本专利技术指令处理芯片可以替代现有系统中的FPGA和单片机实现静态检测和动态解码功能,其中动态解码模块31和静态检测模块32不同时工作,其电源设计框图如图4所示。动态解码模块数字部分的IO电压为数字3.3V、内核电压为数字1.8V,模拟部分IO电压为模拟3.3V,PLL采用模拟1.8V供电。静态检测模块数字部分的IO电压为数字2.5V、内核电压为1.8V,模拟部分IO电压和LDO输入电压均为模拟2.5V、时钟电路中EFUSE的烧写电压为3.3本文档来自技高网...
一种应用于指令制导系统的指令处理芯片

【技术保护点】
一种应用于指令制导系统的指令处理芯片,其特征在于:采用LQFP封装方式,包含静态检测模块和动态解码模块;所述的静态检测模块集成了静态检测电路、UART接口、LDO和时钟电路,LDO将外界电源转换为静态检测电路和时钟电路的1.8V电源电压,时钟电路为静态检测电路提供时钟信号,静态检测电路通过UART接口与控制舱处理器通信,完成系统在地面时的静态通信检测;所述的动态解码模块集成了动态解码电路、UART接口、SPI接口和PLL,PLL为动态解码电路提供时钟信号,动态解码电路通过SPI接口向射频接收机发送动态信息,射频接收机延时接收时间指令并输出至动态解码电路进行采样、解码、纠错、校验、还原并重新编码,通过UART接口发送至控制舱处理器。

【技术特征摘要】
1.一种应用于指令制导系统的指令处理芯片,其特征在于:采用LQFP封装方式,包含静态检测模块和动态解码模块;所述的静态检测模块集成了静态检测电路、UART接口、LDO和时钟电路,LDO将外界电源转换为静态检测电路和时钟电路的1.8V电源电压,时钟电路为静态检测电路提供时钟信号,静态检测电路通过UART接口与控制舱处理器通信,完成系统在地面时的静态通信检测;所述的动态解码模块集成了动态解码电路、UART接口、SPI接口和PLL,PLL为动态解码电路提供时钟信号,动态解码电路通过SPI接口向射频接收机发送动态信息,射频接收机延时接收时间指令并输出至动态解码电路进行采样、解码、纠错、校验、还原并重新编...

【专利技术属性】
技术研发人员:陈永良秦锐张帆贾望屹操炜鼎
申请(专利权)人:中国电子科技集团公司第二十研究所
类型:发明
国别省市:陕西,61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1