一种应用于SERDES接收端的连续时间线性自适应均衡器电路制造技术

技术编号:15334531 阅读:141 留言:0更新日期:2017-05-16 21:44
本发明专利技术公开了一种应用于SERDES接收端的连续时间线性自适应均衡器电路,如图1所示。输入差分信号首先通过增益级(Gain Stage)进行放大处理,再由Sampler电路对增益级的输出信号进行采样,采样信息输入到数字控制模块(Digital FSM),根据算法处理结果调整输出码Adapt_code<7:0>,Adapt_code<7:0>反馈输入到增益控制模块(Gain Control Module),增益控制模块动态产生控制电压(Control Voltage)调整增益级的增益实现对输入信号的再均衡。

【技术实现步骤摘要】
一种应用于SERDES接收端的连续时间线性自适应均衡器电路
本专利技术涉及集成电路
,特别是SERDES接收端的自适应均衡器电路的设计。
技术介绍
在串行信号通信中,随着传输信号速率不断提高,信号在传输路径中的衰减越来越严重。由于信道低通特性引入的ISIjitter对接收端信号误码率(BER)的影响不断凸显,对自适应均衡器电路的设计要求不断提高。
技术实现思路
本专利技术为了解决上述问题,采用数字算法自适应控制,结合Cheery-Hooper放大器提供的宽带性能,提出了一种连续时间线性自适应均衡器电路设计。该电路能够根据输入信号的衰减水平,自动调整均衡器的增益对输入信号进行补偿,达到降低ISIjitter,提高信号误码率的目的。本专利技术的技术方案如下:一种应用于SERDES接收端的连续时间线性自适应均衡器电路,其特征在于:输入差分信号首先通过增益级(GainStage)进行放大处理,再由Sampler电路对增益级的输出信号进行采样,采样信息输入到数字控制模块(DigitalFSM),根据算法处理结果调整输出码Adapt_code<7:0>,Adapt_code<7:0>反馈输入到增益控制模块(GainControlModule),增益控制模块动态产生控制电压(ControlVoltage)调整增益级的增益实现对输入信号的再均衡。所述均衡器增益级(GainStage)采用类似Cherry-Hooper放大器结构,在M3和M4的源极之间增加以并联形式连接的简并电阻和简并电容,简并电阻使用可变电阻Rs,简并电容使用MOS管电容M5和M6,可以针对输入信号在规定频点处提供等间隔均匀分布的8档增益。所述均衡器增益控制模块(GainControlModule)由9个电阻在电源电位和地电位串联组成,8个电阻分压节点分别由开关连接到M5、M6的源极和漏极连接处,8个开关分别由数字控制模块(DigitalFSM)的输出码字Adapt_code<7:0>控制。所述Sampler采样过程,由均衡器增益级(GainStage)处理的输入差分信号,再由两对正交时钟差分信号(CKI/CKIB、CKQ/CKQB)分别通过两个相同的Sampler(Sampler_Edge/Sampler_Level)采样,代表输入信号的Edge信息和Level信息,其中两对时钟信号由接收端CDR电路提供。Sampler输出的采样信号,输出到数字控制模块(DigitalFSM),经过数字算法处理后,输出温度计码字Adapt_code<7:0>,反馈输入到均衡器的增益控制模块。所述均衡器增益级(GainStage)和增益控制模块(GainControlModule)在具体实施时,可以合并称为BoostStage。本专利技术的有益效果如下:可以实现针对在串行信号通信中接收端输入信号的自适应均衡作用,有效消除在信道中引入的ISIjitter,提高接收端信号的BER性能。附图说明图1为本专利技术的模块级联框图。图2为本专利技术的具体实施整体结构示意图。图3为本专利技术的BoostStage电路结构示意图。具体实施方式如图2所示,该图为本专利技术的具体实施整体结构示意图,如图3所示,该图为本专利技术的BoostStage电路结构示意图。一种应用于SERDES接收端的连续时间线性自适应均衡器电路,其特征在于:输入差分信号首先通过增益级(GainStage)进行放大处理,再由Sampler电路对增益级的输出信号进行采样,采样信息输入到数字控制模块(DigitalFSM),根据算法处理结果调整输出码Adapt_code<7:0>,Adapt_code<7:0>反馈输入到增益控制模块(GainControlModule),增益控制模块动态产生控制电压(ControlVoltage)调整增益级的增益实现对输入信号的再均衡。所述均衡器增益级(GainStage)采用类似Cherry-Hooper放大器结构,在M3和M4的源极之间增加以并联形式连接的简并电阻和简并电容,简并电阻使用可变电阻Rs,简并电容使用MOS管电容M5和M6,可以针对输入信号在规定频点处提供等间隔均匀分布的8档增益。所述均衡器增益控制模块(GainControlModule)由9个电阻在电源电位和地电位串联组成,8个电阻分压节点分别由开关连接到M5、M6的源极和漏极连接处,8个开关分别由数字控制模块(DigitalFSM)的输出码字Adapt_code<7:0>控制。所述Sampler采样过程,由均衡器增益级(GainStage)处理的输入差分信号,再由两对正交时钟差分信号(CKI/CKIB、CKQ/CKQB)分别通过两个相同的Sampler(Sampler_Edge/Sampler_Level)采样,代表输入信号的Edge信息和Level信息,其中两对时钟信号由接收端CDR电路提供。Sampler输出的采样信号,输出到数字控制模块(DigitalFSM),经过数字算法处理后,输出温度计码字Adapt_code<7:0>,反馈输入到均衡器的增益控制模块。所述均衡器增益级(GainStage)和增益控制模块(GainControlModule)在具体实施时,可以合并称为BoostStage。本文档来自技高网...
一种应用于SERDES接收端的连续时间线性自适应均衡器电路

【技术保护点】
一种应用于SERDES接收端的连续时间线性自适应均衡器电路,其特征在于:输入差分信号首先通过增益级(Gain Stage)进行放大处理,再由Sampler电路对增益级的输出信号进行采样,采样信息输入到数字控制模块(Digital FSM),根据算法处理结果调整输出码Adapt_code<7:0>,Adapt_code<7:0>反馈输入到增益控制模块(Gain Control Module),增益控制模块动态产生控制电压(Control Voltage)调整增益级的增益实现对输入信号的再均衡。

【技术特征摘要】
1.一种应用于SERDES接收端的连续时间线性自适应均衡器电路,其特征在于:输入差分信号首先通过增益级(GainStage)进行放大处理,再由Sampler电路对增益级的输出信号进行采样,采样信息输入到数字控制模块(DigitalFSM),根据算法处理结果调整输出码Adapt_code<7:0>,Adapt_code<7:0>反馈输入到增益控制模块(GainControlModule),增益控制模块动态产生控制电压(ControlVoltage)调整增益级的增益实现对输入信号的再均衡。2.根据权利要求1所述一种应用于SERDES接收端的连续时间线性自适应均衡器电路,其特征在于:均衡器增益级(GainStage)采用类似Cherry-Hooper放大器结构,在M3和M4的源极之间增加以并联形式连接的简并电阻和简并电容,简并电阻使用可变电阻Rs,简并电容使用MOS管电容M5和M6,可以针对输入信号在规定频点处提供等间隔均匀分布的8档增益。3.根据权利要求1所述一种应用于SERDES接收端的连续时间线性自适应均衡器电路,其特征在于:均衡器增益级(GainStage)的源极简并电容使用MOS电容M5和M6,M5、M6的栅极分别连接到M3、M4的源极,M5和M6的源极和漏极连接在一起由增益控制模块(GainControlModule)控制。4.根据权利要求1所述一种应用于SERDES接收端的连续时间线性自适应均衡器电路,其特征在于:均衡器增益控制模块(GainControlModule)通过调整MOS电容M5和M6的源极和漏极连接处的电压,改变源极简并电容的电容值,实现等间隔均匀分布的8档增益。5.根据权利要求1所述一种应用于SERDES接收端的连续时间线性自适应均衡器电路,其特征在于:均衡器增益控制模块(GainControlModule)由9个电阻在电源电位和地电位串联组成,8个电阻分压节点分别由开关连接到M...

【专利技术属性】
技术研发人员:徐震唐重林项骏刘寅
申请(专利权)人:北京华大九天软件有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1