移位寄存单元、移位寄存器、栅极驱动电路、显示装置制造方法及图纸

技术编号:15214189 阅读:102 留言:0更新日期:2017-04-25 00:42
本实用新型专利技术提供一种移位寄存单元,所述移位寄存单元包括信号输入端、信号输出端、低电平信号端、输入模块、上拉模块、下拉模块和下拉控制模块;所述移位寄存单元还包括稳压模块,所述移位寄存单元还包括稳压模块,所述稳压模块连接在所述下拉控制模块的输入端与所述低电平信号端之间,所述稳压模块能够在所述移位寄存单元的输出阶段将所述下拉控制模块的输入端和所述低电平信号端导通,且所述稳压模块允许从所述下拉控制模块的输入端至所述低电平信号端的单向导通。本实用新型专利技术还提供一种移位寄存器、一种栅极驱动电路、一种显示装置。在输出阶段,所述移位寄存单元的下拉模块的控制端电压波动小,从而可以确保栅线的正常关闭。

Shift register unit, shift register, gate drive circuit, display device

The utility model provides a shift register unit, the shift register unit comprises a signal input and signal output, low level signal terminal, input module, module, module and pull down the pull-down control module; the shift register unit also comprises a regulating module, the shift register unit also comprises a regulating module, the the power module is connected between the low level signal at the input end of the pull-down control module, the power module can output phase shift register unit the drop-down control module and the input terminal of the low level signal conduction in the terminal, and the voltage regulator module allows the one-way guide to the low level signal from the input end of the control module through the end of the drop. The utility model also provides a shift register, a grid driving circuit and a display device. In the output stage, the voltage of the control terminal of the pull-down module of the shift register unit is small, thereby ensuring the normal closing of the gate line.

【技术实现步骤摘要】

本技术涉及显示装置领域,具体地,涉及一种移位寄存单元、一种包括该移位寄存单元的移位寄存器、包括该移位寄存器的栅极驱动电路和包括该栅极驱动电路的显示装置。
技术介绍
显示装置的栅极驱动电路包括移位寄存器,移位寄存器包括级联的移位寄存单元。当移位寄存单元输出完毕后,需要对该移位寄存单元的上拉节点和信号输出端进行放电复位。在下拉阶段,下拉控制模块向下拉模块的控制端输出的低电平电压容易受到显示区输出下拉的影响,并导致下拉模块的控制端的电压不稳定,影响栅线的正常关断。
技术实现思路
本技术的目的在于提供一种移位寄存单元、一种包括该移位寄存单元的移位寄存器、包括该移位寄存器的栅极驱动电路和包括该栅极驱动电路的显示装置。所述移位寄存单元在下拉阶段下拉节点电压稳定,可以确保栅线正常关闭。为了实现上述目的,本技术提供一种移位寄存单元,所述移位寄存单元包括信号输入端、信号输出端、低电平信号端、输入模块、上拉模块、下拉模块和下拉控制模块;所述输入模块的输入端与所述信号输入端相连,所述输入模块的输出端与所述上拉模块的控制端相连;所述上拉模块的输出端与所述信号输出端相连,所述上拉模块能够在该上拉模块的控制端接收到高电平信号时,将该上拉模块的输入端与所述上拉模块的输出端导通;所述下拉模块的输入端与所述低电平信号端相连,所述下拉模块的输出端与所述信号输出端相连,所述下拉模块能够在该下拉模块的控制端接收到高电平信号时将所述下拉模块的输入端与所述下拉模块的输出端导通;所述下拉控制模块的输出端与所述下拉模块的控制端相连,所述下拉控制模块的输入端与所述上拉模块的控制端相连,所述下拉控制模块用于在所述移位寄存单元的输出阶段向所述下拉模块的控制端输出低电平信号,并且在所述移位寄存单元的下拉阶段向所述下拉模块的控制端输出高电平信号;其中,所述移位寄存单元还包括稳压模块,所述稳压模块连接在所述下拉控制模块的输入端与所述低电平信号端之间,所述稳压模块能够在所述移位寄存单元的输出阶段将所述下拉控制模块的输入端和所述低电平信号端导通,所述稳压模块能够允许从所述下拉控制模块的输入端子所述低电平信号端的单向导通。优选地,所述移位寄存单元包括复位模块和复位端,所述复位端与所述复位模块的控制端相连,所述稳压模块包括稳压晶体管,所述稳压晶体管的第一极与所述低电平信号端以及所述复位模块的第一输入端相连,所述稳压晶体管的第二极和栅极与所述复位模块的第二输入端相连,且与所述下拉控制模块的输入端相连,所述复位模块的第一输出端与所述信号输出端相连,所述复位模块的第二输出端与所述上拉模块的控制端相连。优选地,所述稳压晶体管的宽长比大于或等于2。优选地,所述复位模块包括第一复位晶体管和第二复位晶体管,所述第一复位晶体管的第一极形成为所述复位模块的第一输出端,所述第一复位晶体管的第二极形成为所述复位模块的第一输入端,所述第一复位晶体管的栅极形成为所述复位模块的控制端;所述第二复位晶体管的栅极与第一复位晶体管的栅极相连,所述第二复位晶体管的第一极形成为所述复位模块的第二输出端,所述第二复位晶体管的第二极形成为所述复位模块的第二输入端。优选地,所述输入模块包括输入晶体管,所述输入晶体管的栅极和第一极相连,形成为所述输入模块的输入端,所述输入晶体管的第二极形成为所述输入模块的输出端。优选地,所述输入模块还包括滤波晶体管,所述滤波晶体管的第一极与所述输入晶体管的第一极相连,所述滤波晶体管的第二极与所述输入晶体管的第二极相连,所述滤波晶体管的栅极与第一时钟信号端相连。优选地,所述上拉模块包括上拉晶体管和存储单元,所述上拉晶体管的栅极形成为所述上拉晶体管的控制端,所述上拉晶体管的第一极与第二时钟信号端相连,所述上拉晶体管的第二极与所述信号输出端相连,所述存储单元的一端与所述上拉晶体管的栅极相连,所述存储单元的另一端与所述上拉晶体管的第二极相连。优选地,所述下拉模块包括第一下拉晶体管和第二下拉晶体管;所述第一下拉晶体管的栅极形成为所述下拉模块的控制端,所述第一下拉晶体管的第一极形成为所述下拉模块的输出端,所述第一下拉晶体管的第二极形成为所述下拉模块的输入端;所述第二下拉晶体管的栅极与所述第一下拉晶体管的栅极相连,所述第二下拉晶体管的第一极与所述上拉模块的控制端相连,所述第二下拉晶体管的第二极与所述下拉控制模块的输入端相连。优选地,所述下拉模块还包括第三下拉晶体管,所述第三下拉晶体管的栅极与第一时钟信号端相连,所述第三下拉晶体管的第一极与所述第一下拉晶体管的第一极相连,所述第三下拉晶体管的第二极与所述下拉控制模块的输入端相连。优选地,所述下拉控制模块包括第一下拉控制晶体管、第二下拉控制晶体管、第三下拉控制晶体管和第四下拉控制晶体管,所述第一下拉控制晶体管的栅极与第一时钟信号端相连,所述第一下拉控制晶体管的第一极与所述第一下拉控制晶体管的栅极相连,所述第一下拉控制晶体管的第二极与所述第四下拉控制晶体管的第一极相连;所述第二下拉控制晶体管的栅极与所述第一下拉控制晶体管的第二极相连,所述第二下拉控制晶体管的第一极与所述第一下拉控制晶体管的第一极相连,所述第二下拉控制晶体管的第二极与所述下拉模块的控制端相连;所述第三下拉控制晶体管的栅极与所述上拉模块的控制端相连,所述第三下拉控制晶体管的第二极与所述第四下拉控制晶体管的第二极相连,并形成为所述下拉控制模块的输入端;所述第四下拉控制晶体管的栅极与所述第三下拉控制晶体管的栅极相连,所述第四下拉控制晶体管的第一极与所述下拉模块的控制端相连。作为本技术的另一个方面,提供一种移位寄存器,所述移位寄存器包括级联的多级移位寄存单元,其中,所述移位寄存单元中的至少一个为本技术所提供的上述移位寄存单元。作为本技术的还一个方面,提供一种栅极驱动电路,所述栅极驱动电路包括移位寄存器,其中,所述移位寄存器为本技术所提供的上述移位寄存器。作为本技术的又一个方面,提供一种显示装置,所述显示装置包括栅极驱动电路,其中,所述栅极驱动电路为本技术所提供的上述栅极驱动电路。由于低电平信号输入端与下拉控制模块之间连接有稳压模块,因此,低电平信号输入端的电压升高时,稳压模块将低电平信号端与下拉控制模块的输入端断开,将稳压模块的与下拉控制模块的输入端相连的一端内的电压维持在低电平信号输入端被拉高之前的低电平信号,从而可以防止下拉模块的控制端电压波动,确保下拉模块输入端和输出端导通,并确保栅线正常关断,有利于提高包括所述移位寄存单元的显示装置的显示效果。附图说明附图是用来提供对本技术的进一步理解,并且构成说明书的一部分,与下面的具体实施方式一起用于解释本技术,但并不构成对本技术的限制。在附图中:图1是本技术所提供的移位寄存单元的模块图;图2是本技术所提供的移位寄存单元的电路结构图;图3是本技术所提供的移位寄存单元的信号时序图。附图标记说明100:输入模块200:上拉模块300:下拉模块400:下拉控制模块500:复位模块600:稳压模块具体实施方式以下结合附图对本技术的具体实施方式进行详细说明。应当理解的是,此处所描述的具体实施方式仅用于说明和解释本技术,并不用于限制本技术。本技术提供一种移位寄存单元,如本文档来自技高网...
移位寄存单元、移位寄存器、栅极驱动电路、显示装置

【技术保护点】
一种移位寄存单元,所述移位寄存单元包括信号输入端、信号输出端、低电平信号端、输入模块、上拉模块、下拉模块和下拉控制模块;所述输入模块的输入端与所述信号输入端相连,所述输入模块的输出端与所述上拉模块的控制端相连;所述上拉模块的输出端与所述信号输出端相连,所述上拉模块能够在该上拉模块的控制端接收到高电平信号时,将该上拉模块的输入端与所述上拉模块的输出端导通;所述下拉模块的输入端与所述低电平信号端相连,所述下拉模块的输出端与所述信号输出端相连,所述下拉模块能够在该下拉模块的控制端接收到高电平信号时将所述下拉模块的输入端与所述下拉模块的输出端导通;所述下拉控制模块的输出端与所述下拉模块的控制端相连,所述下拉控制模块的输入端与所述上拉模块的控制端相连,所述下拉控制模块用于在所述移位寄存单元的输出阶段向所述下拉模块的控制端输出低电平信号,并且在所述移位寄存单元的下拉阶段向所述下拉模块的控制端输出高电平信号;其特征在于,所述移位寄存单元还包括稳压模块,所述稳压模块连接在所述下拉控制模块的输入端与所述低电平信号端之间,所述稳压模块能够在所述移位寄存单元的输出阶段将所述下拉控制模块的输入端和所述低电平信号端导通,且所述稳压模块允许从所述下拉控制模块的输入端至所述低电平信号端的单向导通。...

【技术特征摘要】
1.一种移位寄存单元,所述移位寄存单元包括信号输入端、信号输出端、低电平信号端、输入模块、上拉模块、下拉模块和下拉控制模块;所述输入模块的输入端与所述信号输入端相连,所述输入模块的输出端与所述上拉模块的控制端相连;所述上拉模块的输出端与所述信号输出端相连,所述上拉模块能够在该上拉模块的控制端接收到高电平信号时,将该上拉模块的输入端与所述上拉模块的输出端导通;所述下拉模块的输入端与所述低电平信号端相连,所述下拉模块的输出端与所述信号输出端相连,所述下拉模块能够在该下拉模块的控制端接收到高电平信号时将所述下拉模块的输入端与所述下拉模块的输出端导通;所述下拉控制模块的输出端与所述下拉模块的控制端相连,所述下拉控制模块的输入端与所述上拉模块的控制端相连,所述下拉控制模块用于在所述移位寄存单元的输出阶段向所述下拉模块的控制端输出低电平信号,并且在所述移位寄存单元的下拉阶段向所述下拉模块的控制端输出高电平信号;其特征在于,所述移位寄存单元还包括稳压模块,所述稳压模块连接在所述下拉控制模块的输入端与所述低电平信号端之间,所述稳压模块能够在所述移位寄存单元的输出阶段将所述下拉控制模块的输入端和所述低电平信号端导通,且所述稳压模块允许从所述下拉控制模块的输入端至所述低电平信号端的单向导通。2.根据权利要求1所述的移位寄存单元,其特征在于,所述移位寄存单元包括复位模块和复位端,所述复位端与所述复位模块的控制端相连,所述稳压模块包括稳压晶体管,所述稳压晶体管的第一极与所述低电平信号端以及所述复位模块的第一输入端相连,所述稳压晶体管的第二极和栅极与所述复位模块的第二输入端相连,且与所述下拉控制模块的输入端相连,所述复位模块的第一输出端与所述信号输出端相连,所述复位模块的第二输出端与所述上拉模块的控制端相连。3.根据权利要求2所述的移位寄存单元,其特征在于,所述稳压晶体管的宽长比大于或等于2。4.根据权利要求2所述的移位寄存单元,其特征在于,所述复位模块包括第一复位晶体管和第二复位晶体管,所述第一复位晶体管的第一极形成为所述复位模块的第一输出端,所述第一复位晶体管的第二极形成为所述复位模块的第一输入端,所述第一复位晶体管的栅极形成为所述复位模块的控制端;所述第二复位晶体管的栅极与第一复位晶体管的栅极相连,所述第二复位晶体管的第一极形成为所述复位模块的第二输出端,所述第二复位晶体管的第二极形成为所述复位模块的第二输入端。5.根据权利要求1至4中任意一项所述的移位寄存单元,其特征在于,所述输入模块包括输入晶体管,所述输入晶体管的栅极和第一极相连,形成为所述输入模块的输入端,所述输入晶体管的第二极形成为所述输入模块的输出端。6.根据权利要求5所述的移位寄存单元,其特征在于,所述输入模块还包括滤波晶体管,所述滤波晶体管的第一极与所述...

【专利技术属性】
技术研发人员:钱先锐王国磊杨通木素真陈鹏陈宇霆王梓轩李博
申请(专利权)人:合肥鑫晟光电科技有限公司京东方科技集团股份有限公司
类型:新型
国别省市:安徽;34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1