数字滤波器制造技术

技术编号:15186593 阅读:206 留言:0更新日期:2017-04-19 02:37
本发明专利技术的数字滤波器包括:累计计算部(10),其以M通道的数据被时分多路化、且各通道的数据以采样频率fS的速度被更新的时分多路数据为输入而加以级联,以频率fS×M的时钟进行动作,按每M样本对时分多路数据进行累计;变频部(11),其以频率fD×M的时钟进行动作,以采样频率fD间隔剔除从末级的累计计算部(10)输入的、采样频率fS的数据,并使间隔剔除后的数据延迟(M-1)样本;以及差分计算部(12),其以频率fD×M的时钟进行动作,并与变频部(11)的输出级联,各自从输入数据中减去M样本前的数据。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及一种数字滤波器,尤其涉及一种可应对多个输入通道通道的数据的数字滤波器。
技术介绍
近年来,作为工业用途的AD转换器,业界喜好高精度AD转换器,尤其是其中的ΔΣAD转换器。在AD转换器中,例如在对传感器信号进行AD转换时,有时需要多个传感器的输入转换。例如,压力传感器有如下用途等:分别测定差压、静压、温度,通过内部运算来修正传感器的特性。此时,希望同时获取到各传感器输出。因此,以往是像图8所示那样设置多个由ΔΣ调制器100和数字滤波器101构成的ΔΣAD转换器,由此应对多个传感器输出。图8的构成通常是形成于一个硅芯片上。ΔΣAD转换器中所使用的数字滤波器101(LPF:LowPassFilter,低通滤波器)也以间隔剔除滤波器这一名称为人所知。作为间隔剔除滤波器,业界喜好使用内部构成较为简单的SINC滤波器。SINC滤波器能以(1-z-N)/(1-z-1)这一传递函数加以表达。通过提高ΔΣAD转换器内所使用的ΔΣ调制器的阶数,可进一步获得噪声整形的效果,但我们知道,必须使后级的间隔剔除滤波器(SINC滤波器)的阶数高于ΔΣ调制器的阶数。例如,此处考虑使用2阶ΔΣ调制器的AD转换器。作为SINC滤波器,如图9所示,需要3阶滤波器。若以传递函数来表达该SINC滤波器,则为{(1-z-N)/(1-z-1)
数字滤波器

【技术保护点】
一种数字滤波器,其特征在于包括:多个累计计算部,其以M通道(M为2以上的整数)的数据被时分多路化、且各通道的数据以采样频率fS的速度被更新的时分多路数据为输入加以级联,以频率fS×M的时钟进行动作,按每M样本对所述时分多路数据进行累计;变频部,其为了对各通道按照采样频率fD=fS/N(N为2以上的整数)的频率进行采样而以频率fD×M的时钟进行动作,以采样频率fD间隔剔除从末级的所述累计计算部输入的、采样频率fS的数据,并使间隔剔除后的数据延迟(M-1)样本;以及多个差分计算部,其为了对各通道以采样频率fD的频率进行采样而以频率fD×M的时钟进行动作,并与所述变频部的输出级联,各自从输入数据中减去M样本前的数据。

【技术特征摘要】
【国外来华专利技术】2014.08.04 JP 2014-1584631.一种数字滤波器,其特征在于包括:多个累计计算部,其以M通道(M为2以上的整数)的数据被时分多路化、且各通道的数据以采样频率fS的速度被更新的时分多路数据为输入加以级联,以频率fS×M的时钟进行动作,按每M样本对所述时分多路数据进行累计;变频部,其为了对各通道按照采样频率fD=fS/N(N为2以上的整数)的频率进行采样而以频率fD×M的时钟进行动作,以采样频率fD间隔剔除从末级的所述累计计算部输入的、采样频率fS的数据,并使间隔剔除后的数据延迟(M-1)样本;以及多个差分计算部,其为了对各通道以采样频率fD的频率进行采样而以频率fD×M的时钟进行动作,并与所述变频部的输出级联,各自从输入数据中减去M样本前的数据。2.根据权利要求1所述的数字滤波器,其特征在于,各累计计算部由加算部和M个级联的第1延迟部构成,所述加算部将所输入的时分多路数据与1样本前的累计结果相加,所述第1延迟部将从该加算部输入的累计结果分别延迟频率fS×M的时钟的周期程度并将末级的数据输入至所述加算部,所述变频部由M个级联的触发器构成,所述触发器按每一频率fD×M的时钟来保持从末级的所述累计计算部输入的数据并输出,各差分计算部由M个级联的第2延迟部和减算部构成,所述第2延迟部使从所述变频部输入的数据分别延迟频率fD×M的时钟的周期程度,所述减算部从输入自所述变频部的数据中减去末级...

【专利技术属性】
技术研发人员:梶田徹矢
申请(专利权)人:阿自倍尔株式会社
类型:发明
国别省市:日本;JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1