一种刻蚀用掩膜组及应用其的衬底刻蚀方法技术

技术编号:15080317 阅读:194 留言:0更新日期:2017-04-07 12:32
本发明专利技术提供的刻蚀用掩膜组及应用其的衬底刻蚀方法,其通过采用至少两次光刻工艺在衬底的表面上制作而成,且形成所需的图形,以控制衬底刻蚀后获得的图形的刻蚀倾角。并且,该刻蚀用掩膜组包括相互叠置的第一掩膜层和第二掩膜层,其中,第一掩膜层采用光刻胶材料制作;第二掩膜层采用可提高相对于衬底的刻蚀选择比的材料制作。本发明专利技术提供的刻蚀用掩膜组,其不仅可以提高刻蚀选择比,从而可以获得具有更高刻蚀高度的衬底图形,而且还可以提高刻蚀速率,从而可以提高PSS产能。

【技术实现步骤摘要】

本专利技术涉及微电子
,特别涉及一种刻蚀用掩膜组及应用其的衬底刻蚀方法
技术介绍
PSS(PatternedSappSubstrates,图形化蓝宝石衬底)技术是目前普遍采用的一种提高GaN(氮化镓)基LED器件的出光效率的方法。在进行PSS工艺的过程中,其通常在衬底上生长干法刻蚀用掩膜,并采用光刻工艺将掩膜刻出图形;然后采用ICP技术刻蚀衬底表面,以形成需要的图形,再去除掩膜,并采用外延工艺在刻蚀后的衬底表面上生长GaN薄膜。目前,由于采用ICP技术刻蚀衬底表面所获得的图形形貌可以影响LED器件的出光效果,尤其是侧壁平直的圆锥状图形形貌可以显著提高出光效率,因而该形貌受到了越来越多的厂家的欢迎,成为了目前较为流行的一种工艺指标。目前,普遍采用的掩膜结构如图1所示,掩膜仅由光刻胶一种材料制作,且用标准光刻工艺制作形成截面为矩形的圆台。在采用电感耦合等离子体(InductivelyCoupledPlasma,以下简称ICP)设备对基片表面进行刻蚀时,通常采用BCl3(氯化硼)作为刻蚀气体,且PSS刻蚀工艺包括两个步骤,即:主刻蚀步骤和过刻蚀步骤。其中,主刻蚀步骤用于控制工艺的刻蚀速率和刻蚀选择比,以获得所需的侧壁高度和底边宽度。采用上述工艺获得的基片形貌如图2所示,由图可知,采用上述基片刻蚀方法获得的基片侧壁(直边三角形的斜边)较圆滑,不够平整。虽然可以采用延长过刻蚀步骤的工艺时间来增加对基片形貌的修饰力度,以获得直边三角形的刻蚀形貌,但是,这不仅会使侧壁高度(即,刻蚀高度)和底边宽度减小,而且还会降低工艺效率,导致产能下降。为此,人们采用了另一种ICP等离子体方法刻蚀衬底,其包括主刻蚀步骤和过刻蚀步骤。其中,主刻蚀步骤,用于刻蚀衬底的表面直至达到目标刻蚀深度;过刻蚀步骤,用于修饰所述衬底的图形形貌。然而,由于光刻胶掩膜的耐刻蚀性较差,其横向收缩速度过快,导致在侧壁出现拐点之后,侧壁位于该拐点上方的部分的倾斜角度很小,即,衬底侧壁上的拐角过大,从而造成过刻蚀步骤无法将侧壁修饰平直,最终获得的图形形貌表现为侧壁形成被修饰不足的圆弧形。
技术实现思路
本专利技术旨在至少解决现有技术中存在的技术问题之一,提出了一种刻蚀用掩膜组及应用其的衬底刻蚀方法,其不仅可以提高刻蚀选择比,从而可以获得具有更高刻蚀高度的衬底图形,而且还可以提高刻蚀速率,从而可以提高PSS产能。为实现本专利技术的目的而提供一种刻蚀用掩膜组,其通过采用至少两次光刻工艺在衬底的表面上形成所需的图形,以控制衬底刻蚀后获得的图形的刻蚀倾角,其包括相互叠置的第一掩膜层和第二掩膜层,其中,所述第一掩膜层采用光刻胶材料制作;所述第二掩膜层采用可提高相对于衬底的刻蚀选择比的材料制作。优选的,所述第一掩膜层和第二掩膜层各为一层,所述第二掩膜层设置在所述衬底的表面上;所述第一掩膜层设置在所述第二掩膜层上。优选的,所述第一掩膜层和第二掩膜层各为一层,所述第一掩膜层设置在所述衬底的表面上;所述第二掩膜层设置在所述第一掩膜层上。优选的,所述第二掩膜层为两层,所述第一掩膜层为一层,在所述第二掩膜层中,其中一层第二掩膜层设置在所述衬底的表面上,且所述第一掩膜层设置在该层第二掩膜层上;其中另一层第二掩膜层设置在所述第一掩膜层上。优选的,所述第一掩膜层为两层,所述第二掩膜层为一层,在所述第一掩膜层中,其中一层第一掩膜层设置在所述衬底的表面上,且所述第二掩膜层设置在该层第一掩膜层上;其中另一层第一掩膜层设置在所述第二掩膜层上。优选的,所述第二掩膜层的厚度与刻蚀后获得的所述衬底的刻蚀倾角为正相关的对应关系。优选的,所述可提高相对于衬底的刻蚀选择比的材料包括铝、镍或者二氧化硅。作为另一个技术方案,本专利技术还提供一种衬底刻蚀方法,其包括以下步骤:掩膜制作步骤,采用至少两次光刻工艺在衬底的表面上制作采用了本专利技术提供的上述刻蚀用掩膜组;主刻蚀步骤,用于刻蚀所述衬底直至达到目标刻蚀深度;过刻蚀步骤,用于修饰所述衬底的图形形貌。优选的,所述主刻蚀步骤进一步包括以下两个分步骤:第一分步骤,通过采用低下功率来提高刻蚀选择比,同时起到修饰所述衬底的图形形貌的作用;第二分步骤,通过采用高下功率来提高刻蚀速率。优选的,在所述第一分步骤中,所述下功率的取值范围在150~500W;在所述第二分步骤中,所述下功率的取值范围在500~700W。本专利技术具有以下有益效果:本专利技术提供的衬底刻蚀方法,其采用至少两次光刻工艺在衬底的表面上制作刻蚀用掩膜组,,以控制衬底刻蚀后获得的图形的刻蚀倾角。该刻蚀用掩膜组包括相互叠置的第一掩膜层和第二掩膜层,其中,第一掩膜层采用光刻胶材料制作;第二掩膜层采用可提高相对于衬底的刻蚀选择比的材料制作。由于第二掩膜层采用可提高相对于衬底的刻蚀选择比的材料制作,其相对于光刻胶掩膜在同样厚度的条件下,可以提高刻蚀选择比,从而可以获得具有更高刻蚀高度的衬底图形,同时还可以扩大工艺窗口,以允许选择提高刻蚀速率的工艺参数,进而可以提高工艺效率,提高PSS产能。本专利技术提供的衬底刻蚀方法,其通过采用本专利技术提供的上述刻蚀用掩膜组,不仅可以提高刻蚀选择比,从而可以获得具有更高刻蚀高度的衬底图形,而且还可以提高刻蚀速率,从而可以提高PSS产能。附图说明图1为现有的一种掩膜的截面示意图;图2为采用图1中的掩膜刻蚀衬底获得的图形形貌的电镜扫描图;图3A为本专利技术实施例提供的刻蚀用掩膜组的截面示意图;图3B为采用图3A中的刻蚀用掩膜组刻蚀衬底获得的图形形貌的演变过程图;图4A为本专利技术实施例的一个变型实施例提供的刻蚀用掩膜组的截面示意图;图4B为本专利技术实施例的另一个变型实施例提供的刻蚀用掩膜组的截面示意图;图4C为本专利技术实施例的又一个变型实施例提供的刻蚀用掩膜组的截面示意图;以及图5为本专利技术实施例提供的衬底刻蚀方法的流程框图。具体实施方式为使本领域的技术人员更好地理解本专利技术的技术方案,下面结合附图来对本专利技术提供的刻蚀用掩膜组及应用其的衬底刻蚀方法行详细描述。图3A为本专利技术实施例提供的刻蚀用掩膜组的截面示意图。请参阅图3A,刻蚀用掩膜组通过采用两次光刻工艺在衬底10的表面上制作形成所需的图形。该刻蚀用掩膜组包括相互叠置的第一掩膜层12和第二掩膜层11本文档来自技高网
...
一种刻蚀用掩膜组及应用其的衬底刻蚀方法

【技术保护点】
一种刻蚀用掩膜组,其通过采用至少两次光刻工艺在衬底的表面上形成所需的图形,以控制衬底刻蚀后获得的图形的刻蚀倾角,其特征在于,包括相互叠置的第一掩膜层和第二掩膜层,其中,所述第一掩膜层采用光刻胶材料制作;所述第二掩膜层采用可提高相对于衬底的刻蚀选择比的材料制作。

【技术特征摘要】
1.一种刻蚀用掩膜组,其通过采用至少两次光刻工艺在衬底的
表面上形成所需的图形,以控制衬底刻蚀后获得的图形的刻蚀倾角,
其特征在于,包括相互叠置的第一掩膜层和第二掩膜层,其中,
所述第一掩膜层采用光刻胶材料制作;
所述第二掩膜层采用可提高相对于衬底的刻蚀选择比的材料制
作。
2.如权利要求1所述的刻蚀用掩膜组,其特征在于,所述第一
掩膜层和第二掩膜层各为一层,
所述第二掩膜层设置在所述衬底的表面上;
所述第一掩膜层设置在所述第二掩膜层上。
3.如权利要求1所述的刻蚀用掩膜组,其特征在于,所述第一
掩膜层和第二掩膜层各为一层,
所述第一掩膜层设置在所述衬底的表面上;
所述第二掩膜层设置在所述第一掩膜层上。
4.如权利要求1所述的刻蚀用掩膜组,其特征在于,所述第二
掩膜层为两层,所述第一掩膜层为一层,
在所述第二掩膜层中,其中一层第二掩膜层设置在所述衬底的
表面上,且所述第一掩膜层设置在该层第二掩膜层上;其中另一层第
二掩膜层设置在所述第一掩膜层上。
5.如权利要求1所述的刻蚀用掩膜组,其特征在于,所述第一
掩膜层为两层,所述第二掩膜层为一层,
在所述第一掩膜层中,其中一层第一掩膜层设置在所述衬底的...

【专利技术属性】
技术研发人员:田成益
申请(专利权)人:北京北方微电子基地设备工艺研究中心有限责任公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1