一种基于正反馈的堆叠结构的射频功率放大器制造技术

技术编号:14973433 阅读:135 留言:0更新日期:2017-04-03 01:18
本实用新型专利技术公开了一种基于正反馈的堆叠结构的射频功率放大器,包括输入匹配电路,输出宽带匹配电路,偏置电路A,偏置电路B,以及至少由两个晶体管漏极源极相连堆叠起来的功率放大电路;信号源通过输入匹配电路连接功率放大电路的最底层的晶体管的栅极,偏置电路B也连接此栅极;偏置电路A连接功率放大电路的其余晶体管的栅极;所述其余晶体管的栅极和源极之间连接有反馈电容;最上层的晶体管的漏极通过输出宽带匹配电路连接负载。本实用新型专利技术的电路结构提高了射频功率放大器的线性度和耐压能力,同时还能提高射频功率放大器的输出电压摆幅、工作带宽、功率效率、功率增益和最大输出功率,并有着较好的二次谐波抑制效果。

【技术实现步骤摘要】

本技术涉及一种功率放大器,尤其涉及一种射频功率放大器。
技术介绍
射频功率放大器是现代无线通信系统的重要组成部分,能将功率很小的射频信号无失真地进行功率放大,进而通过天线辐射出去。随着便携式设备的功能模块和现代通信系统的调制方式越来越复杂,如为满足不同用户的使用需要,无线手机一般都支持两种或两种以上的网络制式,且为了满足用户的大数据要求,现代通信系统采用诸如QPSK等调制方式,这要求应用于新一代通信系统的功率放大器必须有着较高的功率效率、线性度与带宽。另外,随着便携式设备的功能模块越来越复杂,将各个功能模块集成在一块芯片上,将大大缩短设备制造商的量产和加工时间,并减少在流片方面的资金消耗,因此,如何减小芯片的有效面积和用廉价的工艺在单一芯片上实现整个射频模组具有重要的研究意义。由于硅工艺是最为成熟的,也是成本最低、集成度最高且与多数无线收发机的基带处理部分工艺相兼容,因此,硅CMOS工艺是单片实现各个模块集成的理想方案,不过CMOS工艺自身存在着物理缺陷,如低击穿电压和较差的电流能力等。工作于低电压的功率放大器,需要通过减小负载阻值进而增大电流的方法来提高输出功率,然后,这种方法使输出匹配电路的设计变得异常困难。在中国专利201510150849.1中,通过采用共源共栅结构的射频功率放大器结构来提升功率级的耐压能力,然而共源共栅结构的第二个晶体管的栅极因去耦电容在交流时呈接地状态。随着输入信号功率的增大,输出的电压信号也随着变大,从而会使该结构最上层的晶体管最先出现击穿问题。另外,由于共源共栅结构中的两个晶体管的输出阻抗并不是最佳阻抗,所以输出功率较小。
技术实现思路
在中国专利201510150849.1中,射频功率放大器采用共源共栅结构,该结构能提高射频功率放大器的耐压能力。然而,这种结构由于堆叠在最底下的晶体管上面的晶体管的栅极的去耦电容的作用,晶体管的栅极在交流时呈接地状态,因此会导致该结构中最上层的晶体管最先出现击穿而最底下面的晶体管最先出现进入线性区的情况;另外,该结构不能很好地保证每个晶体管的输出阻抗都为最佳阻抗,因此,该结构输出功率相对下降。本技术的的目的在于克服以上现有技术的缺点,而提供一种基于正反馈的堆叠结构的射频功率放大器。本技术的具体技术方案为:一种基于正反馈的堆叠结构的射频功率放大器,该射频功率放大器包括输入匹配电路,输出宽带匹配电路,偏置电路A,偏置电路B,以及至少由两个晶体管漏极源极相连堆叠起来的功率放大电路;其中,射频信号源通过所述输入匹配电路连接所述功率放大电路的最底层的晶体管的栅极,所述偏置电路B连接所述最底层晶体管的栅极;所述偏置电路A连接所述功率放大电路的除所述最底层晶体管的其余晶体管的栅极;所述其余晶体管的栅极和源极之间连接有反馈电容;所述功率放大电路最上层的晶体管的漏极通过所述输出宽带匹配电路连接负载。本技术方案分别采用分离的偏置电路A,B对各晶体管进行偏置,其中偏置电路B为堆叠在最下层的晶体管提供合适的静态工作点,而偏置电路A为其余堆叠的晶体管提供合适的静态工作点。输入匹配电路将功率放大电路的晶体管的阻抗转换成信号源的源阻抗,完成共扼匹配,从而获得最大的射频功率增益。为了使每个晶体管都能够输出最大功率,在每个堆叠的晶体管的栅极与源极相连,从而提供一个合适的交流阻抗,使每个晶体管的输出电压同相等幅叠加,使从每个晶体管的漏往负载方向看过去的阻抗为最优阻抗;信号从最上层的晶体管的漏极输出,且经过输出宽带匹配电路,传输到负载端。宽带匹配电路将负载阻抗转换成能使射频功率放大器输出最大功率时的最优阻抗。优选地,所述偏置电路A和偏置电路B由一个整合的偏置电路代替。优选地,所述最底层晶体管的源极直接接地。优选地,所述偏置电路B为电阻与晶体管组成的偏置电路,偏置电路A为电阻分压式偏置电路。偏置电路B为电阻与晶体管组成的偏置电路,精度高且占芯面积小;偏置电路A为电阻分压式偏置,这种偏置方式不仅有着良好的温度抑制系数,且易于集成。优选地,所述功率放大电路中堆叠的晶体管的偏置电压不等分,最上层晶体管的偏置电压最低,最下层晶体管的偏置电压最高,其余晶体管的偏置电压介于两者之间,使功率放大电路输出高功率时,各个晶体管的直流电压汇集于一点,从而使各个晶体管在高输出功率时有着一致的静态情况,进而增强了功率放大电路的输出功率和线性度。优选地,所述输出宽带匹配电路中设有二次谐波抑制电路;并可以结合扼流电感与功率放大电路输出级的输出电容,更好地实现二次谐波短路,三次谐波开路,从而大大提高了射频功率放大器的效率。优选地,电源经滤波电路连接到所述功率放大电路的最上层的晶体管的漏极。优选地,所述滤波电路由滤波电容和扼流电感组成。优选地,所述滤波电路由低频滤波电容、高频滤波电容和扼流电感组成。本技术的有益效果:本技术的电路结构不仅提高了射频功率放大器的耐压能力,而且使每个堆叠的晶体管的负载都为最佳阻抗,从而提高了射频功率放大器的功率输出能力。另外,本技术通过在堆叠的晶体管的栅极源极之前加载反馈电容,提供一个正反馈电路,并相应的提供合适的偏置,从而使每个晶体管在输出高功率时有着相同的静态工作点,从而提高了射频功率放大器整体的线性度。本技术还能提高射频功率放大器的输出电压摆幅、工作带宽、功率效率、功率增益和最大输出功率,并有着较好的二次谐波抑制效果。附图说明图1是实施例的射频功率放大器电路图。图中虚线方框所圈起的部分为功率放大电路部分。具体实施方式本技术的一个较佳实施例,一种基于正反馈的堆叠结构的射频功率放大器,该射频功率放大器包括输入匹配电路,输出宽带匹配电路,偏置电路A,偏置电路B,以及至少由两个晶体管漏极源极相连堆叠起来的功率放大电路;其中,射频信号源RFin通过所述输入匹配电路连接所述功率放大电路的最底层的晶体管M1的栅极,所述偏置电路B连接所述最底层晶体管M1的栅极;所述偏置电路A连接所述功率放大电路的除所述最底层晶体管的其余晶体管的栅极,即晶体管M2至Mn;所述其余晶体管的栅极和源极之间连接有反馈电容,即电容C1至Cn;所述最底层晶体管M1的源极直接接地;所述功率放大电路的最上层的晶体管Mn的漏极与所述输出宽带匹配电路和负载RL顺序连接。电源VDD经滤波电路连接到所述功率放大电路的最上层的晶体管Mn的漏极;所本文档来自技高网
...

【技术保护点】
一种基于正反馈的堆叠结构的射频功率放大器,其特征在于:该射频功率放大器包括输入匹配电路,输出宽带匹配电路,偏置电路A,偏置电路B,以及至少由两个晶体管漏极源极相连堆叠起来的功率放大电路;其中,射频信号源通过所述输入匹配电路连接所述功率放大电路的最底层的晶体管的栅极,所述偏置电路B连接所述最底层晶体管的栅极;所述偏置电路A连接所述功率放大电路的除所述最底层晶体管的其余晶体管的栅极;所述其余晶体管的栅极和源极之间连接有反馈电容;所述功率放大电路最上层的晶体管的漏极通过所述输出宽带匹配电路连接负载。

【技术特征摘要】
1.一种基于正反馈的堆叠结构的射频功率放大器,其特征在于:该射频功
率放大器包括输入匹配电路,输出宽带匹配电路,偏置电路A,偏置电路B,
以及至少由两个晶体管漏极源极相连堆叠起来的功率放大电路;其中,射频信
号源通过所述输入匹配电路连接所述功率放大电路的最底层的晶体管的栅极,
所述偏置电路B连接所述最底层晶体管的栅极;所述偏置电路A连接所述功
率放大电路的除所述最底层晶体管的其余晶体管的栅极;所述其余晶体管的栅
极和源极之间连接有反馈电容;所述功率放大电路最上层的晶体管的漏极通过
所述输出宽带匹配电路连接负载。
2.根据权利要求1所述的基于正反馈的堆叠结构的射频功率放大器,其特
征在于:所述偏置电路A和偏置电路B由一个整合的偏置电路代替。
3.根据权利要求1所述的基于正反馈的堆叠结构的射频功率放大器,其特
征在于:所述最底层晶体管的源极直接接地。
4.根据权利要求1所述的基于正反馈的堆叠结构的射频功率放大器,其特

【专利技术属性】
技术研发人员:林俊明章国豪张志浩余凯黄亮
申请(专利权)人:广东工业大学
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1