一种增强型GaN器件制造技术

技术编号:14951693 阅读:109 留言:0更新日期:2017-04-02 04:13
本实用新型专利技术涉及半导体器件技术领域,通过提供一种增强型GaN器件,包括:衬底;SiN/AlN成核层,位于衬底上;第一GaN缓冲层,位于SiN/AlN成核层上;AlN/GaN空间隔离层,位于第一GaN缓冲层上;第二GaN缓冲层,位于AlN/GaN空间隔离层上;AlN势垒层,位于第二GaN缓冲层上;GaN帽层,位于AlN势垒层上;隔离区,形成于GaN帽层两侧且深入至第一GaN缓冲层内部;漏极和源极,漏极和源极分别位于GaN帽层的左右两侧;栅槽,开设于漏极和源极之间的GaN帽层上,且栅槽底端位于GaN帽层内;Al2O3钝化层,覆盖在源极和漏极之间的GaN帽层上和栅槽的内壁;栅极,形成在栅槽内的Al2O3钝化层上,改善了栅极泄露电流,提升了器件击穿电压,减小E/D数字电路功耗。

【技术实现步骤摘要】

本技术涉及半导体器件
,尤其涉及一种增强型GaN器件
技术介绍
硅基芯片经历几十年发展,随着Si基CMOS尺寸不断缩小,其频率性能也不断提高,预计特征尺寸达到25nm时,其fT可达490GHz。但Si材料的Johnson优值仅为0.5THzV,尺寸的缩小SiCMOS器件的击穿电压将远小于1V,这极大地限制了硅基芯片在超高速数字领域的应用。近年来,人们不断地寻找其替代品,由于宽禁带半导体氮化镓(GaN)材料具有超高的Johnson优值(5THzV),其器件沟道尺寸达到10nm量级时,击穿电压仍能保持10V左右,已逐渐的引起了国内外广泛的重视。在要求高转换效率和精确阈值控制、宽带、大动态范围的电路(如超宽带ADC、DAC)数字电子领域具有广阔和特殊的应用前景,支持国防通信、机载和空间系统。GaN基逻辑器件成为近几年超高速半导体领域研究的热点,正成为SiCMOS高速电路在数模和射频电路领域的后续发展中的有力竞争者,是国家重点支持的尖端技术,堪称信息产业的“心脏”。采用GaNE/DHEMT形式的DCFL逻辑电路由于具有低功耗,单一电源,易于设计等优点,在国际上引起了广泛的关注,是制造LSI及VLSI电路的基础。但是,由于氮化物半导体缺少p沟道器件,无法形成低功耗的互补逻辑,增强型HEMT能够缓解缺少p沟道的问题,实现简化的电路结构,可以大大拓展该器件在低功耗数字电路中的应用。近年来,各国际知名半导体公司和大学已经对GaN基增强型器件的实现方法研究给予极大的关注。目前对增强型GaN基HEMT阈值电压的研究主要集中以下两个方面:第一方面:在材料生长方面,通过降低Al组分、生长无极化电荷的AlGaN/GaN异质材料、生长InGaN或p-GaN盖帽层,来控制二维电子气浓度,第二方面:在器件工艺方面,采用高功函数金属、MIS结构、刻蚀凹栅、F基等离子体处理,来控制表面电势,影响二维电子气浓度。第一种方法中生长InGaN盖帽层和生长p-GaN盖帽层可以减少AlGaN一侧的导带弯曲度,降低栅极下方沟道的二维电子气浓度,实现增强型工作。但是引入了额外的生长工艺,需要多次MOCVD生长工艺,且步骤复杂,目前无法控制;第二种方法中刻蚀凹栅,通过降低栅极到沟道的距离,是能够有效提高器件的阈值电压。同时,凹栅刻蚀能够提高器件跨导,提高AlGaN/GaN的高频性能,减少由于栅长减短而引起的短沟道效应。然而,刻蚀凹栅制作增强型AlGaN/GaNHEMT需要考虑精确的刻蚀深度,降低等离子体刻蚀引起的损伤,且刻蚀之后引起的栅极漏电流是提高凹栅器件稳定性最大的障碍。因此,从上述这些方案可以看出,国内增强型GaNHEMT制作工艺并不成熟,尤其是增强型HEMT器件的阈值电压(Vth)无法实现稳定可靠正值,且器件漏电流问题较难解决,因而导致数字电路失效。
技术实现思路
本技术通过提供一种增强型GaN器件,解决了现有技术中该增强型GaN器件无法实现稳定可靠正值,且存在器件漏电流,导致数字电路失效的技术问题,进而改善栅极泄露电流,提升器件击穿电压,减小E/D数字电路功耗。本技术实施例的技术方案具体为:一种增强型GaN器件,包括:衬底;SiN/AlN成核层,SiN/AlN成核层位于所述衬底上;第一GaN缓冲层,所述第一GaN缓冲层位于所述SiN/AlN成核层上;AlN/GaN空间隔离层,所述AlN/GaN空间隔离层位于所述第一GaN缓冲层上;第二GaN缓冲层,所述第二GaN缓冲层位于所述AlN/GaN空间隔离层上;AlN势垒层,所述AlN势垒层位于所述第二GaN缓冲层上;GaN帽层,所述GaN帽层位于所述AlN势垒层上;隔离区,所述隔离区形成于所述GaN帽层两侧且深入至所述第一GaN缓冲层内部;漏极和源极,所述漏极和源极分别位于所述GaN帽层的左右两侧;栅槽,开设于所述漏极和源极之间的GaN帽层上,且所述栅槽底端位于所述GaN帽层内;Al2O3钝化层,覆盖在所述源极和所述漏极之间的GaN帽层上和所述栅槽的内壁;栅极,形成在所述栅槽内的Al2O3钝化层上。进一步地,所述衬底具体为Si、SiC、GaN、蓝宝石、Diamond中的任意一种。进一步地,所述第一GaN缓冲层中掺杂有Mg。进一步地,所述第二GaN缓冲层的厚度为1um~2um。进一步地,所述第二GaN缓冲层与所述AlN/GaN空间隔离层中AlN接触处的100nm区域形成有二维电子气。进一步地,所述AlN势垒层的厚度为1.5nm。进一步地,所述GaN帽层的厚度为1nm~3nm。本技术实施例中提供的一个或多个技术方案,至少具有如下技术效果或优点:1、本技术采用在右下而上依次的衬底、SiN/AlN成核层、第一GaN缓冲层、AlN/GaN空间隔离层、第二GaN缓冲层、AlN势垒层、GaN帽层形成的结构左右两侧且深入至该第一GaN缓冲层内部形成隔离区,在该GaN帽层的左右两侧形成漏极和源极,在该漏极和源极之间的GaN帽层上开设有栅槽,该栅槽底端位于该GaN帽层内,在源极和漏极之间的GaN帽层上和所述栅槽的内壁覆盖有Al2O3钝化层,在该栅槽内的Al2O3钝化层上形成有栅极,解决了现有技术中该增强型GaN器件无法实现稳定可靠正值,且存在器件漏电流,导致数字电路失效的技术问题,进而改善栅极泄露电流,提升器件击穿电压,减小E/D数字电路功耗。2、由于采用该增强型GaN器件,省去常规生长二次外延InGaN盖帽层和p-GaN盖帽层的步骤(高温650度生长),工艺较为简单,形成的器件可在极端环境下正常工作。3、由于该增强型GaN器件中采用的AlN势垒层极限厚度已经到达1.5nm,可以满足微波毫米波器件应用等比例缩小的要求,极大地促进了该器件向毫米波段超高频、超高速数字电路方向的发展。4、由于该增强型GaN器件中采用Si作为衬底材料,有利于大幅度降低该器件的成本,并且可与常规的Si基CMOS器件无缝契合,实现大规模化应用的射频与数字的集成。5、由于该增强型GaN器件中采用AlN/GaN空间隔离层,有效解决常规AlGaN势垒GaN器件遇到的“内在应力”和“表面耗尽效应”,明显改善常规GaN器件的大栅流和电流崩塌,提高器件可靠性。附图说明图1为本技术实施例中增强型GaN器件的结构示意图。具体实施方式本技术通过提供一种增强型GaN器件,解决了现有技术中该增强型GaN器件无法实现稳定可靠正值,且存在器件漏电流,导致数字电路失效的技术问题,进而改善栅极泄露电流,提升器件击穿电压,减小E/D数字电路功耗。为了解决上述技术问题,下面将结合说明书附图以及具体的实施方式对上述技术方案进行详细的说明。本技术实施例提供了一种增强型GaN器件,如图1所示,包括:衬底10、SiN/AlN成核层20,该SiN/Al本文档来自技高网
...
一种增强型GaN器件

【技术保护点】
一种增强型GaN器件,其特征在于,包括:衬底;SiN/AlN成核层,SiN/AlN成核层位于所述衬底上;第一GaN缓冲层,所述第一GaN缓冲层位于所述SiN/AlN成核层上;AlN/GaN空间隔离层,所述AlN/GaN空间隔离层位于所述第一GaN缓冲层上;第二GaN缓冲层,所述第二GaN缓冲层位于所述AlN/GaN空间隔离层上;AlN势垒层,所述AlN势垒层位于所述第二GaN缓冲层上;GaN帽层,所述GaN帽层位于所述AlN势垒层上;隔离区,所述隔离区形成于所述GaN帽层两侧且深入至所述第一GaN缓冲层内部;漏极和源极,所述漏极和源极分别位于所述GaN帽层的左右两侧;栅槽,开设于所述漏极和源极之间的GaN帽层上,且所述栅槽底端位于所述GaN帽层内;Al2O3钝化层,覆盖在所述源极和所述漏极之间的GaN帽层上和所述栅槽的内壁;栅极,形成在所述栅槽内的Al2O3钝化层上。

【技术特征摘要】
1.一种增强型GaN器件,其特征在于,包括:
衬底;
SiN/AlN成核层,SiN/AlN成核层位于所述衬底上;
第一GaN缓冲层,所述第一GaN缓冲层位于所述SiN/AlN成核层上;
AlN/GaN空间隔离层,所述AlN/GaN空间隔离层位于所述第一GaN缓冲层上;
第二GaN缓冲层,所述第二GaN缓冲层位于所述AlN/GaN空间隔离层上;
AlN势垒层,所述AlN势垒层位于所述第二GaN缓冲层上;
GaN帽层,所述GaN帽层位于所述AlN势垒层上;
隔离区,所述隔离区形成于所述GaN帽层两侧且深入至所述第一GaN缓冲层内部;
漏极和源极,所述漏极和源极分别位于所述GaN帽层的左右两侧;
栅槽,开设于所述漏极和源极之间的GaN帽层上,且所述栅槽底端位于所述GaN帽层内;...

【专利技术属性】
技术研发人员:黎明
申请(专利权)人:成都海威华芯科技有限公司
类型:新型
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1