栅极驱动单元及其驱动方法、栅极驱动电路和显示装置制造方法及图纸

技术编号:14930160 阅读:117 留言:0更新日期:2017-03-31 11:50
本发明专利技术提供一种栅极驱动单元及其驱动方法、栅极驱动电路和显示装置。该栅极驱动单元包括充电电路、上拉电路和下拉电路和抗干扰电路,充电电路接收上一级栅极驱动单元输出端的输出信号,对上拉节点充电;上拉电路接收上拉输入信号,使栅极驱动单元输出驱动信号;下拉电路在下拉节点和下一级栅极驱动单元的输出信号控制下对上拉节点放电,并复位栅极驱动单元的驱动信号;抗干扰电路在上拉节点和上一级栅极驱动单元的输出信号的控制下防止本级栅极驱动单元在其他各级栅极驱动单元输出驱动信号时输出干扰信号。该栅极驱动单元能使本级栅极驱动单元在其他级栅极驱动单元输出驱动信号时不会输出任何干扰信号,确保栅极驱动单元的输出信号更加平滑稳定。

【技术实现步骤摘要】

本专利技术涉及显示
,具体地,涉及一种栅极驱动单元及其驱动方法、栅极驱动电路和显示装置
技术介绍
显示行业中,为了降低显示面板的材料成本,实现显示面板的窄边框设计,更多的栅极驱动电路采用GOA(GateonArray)技术,即把栅极驱动电路集成在阵列基板上的技术。栅极驱动电路由多个移位寄存器单元(即GOA单元)级联构成。传统的GOA单元电路多种多样,但由于GOA单元电路中的信号较复杂,寄生电容较多,所以会产生噪声影响其输出的驱动信号的稳定性,如使其输出的驱动信号失真。因此,如何抑制GOA单元的输出噪声已成为目前亟待解决的技术问题。
技术实现思路
本专利技术针对现有技术中存在的上述技术问题,提供一种栅极驱动单元及其驱动方法、栅极驱动电路和显示装置。该栅极驱动单元能在下拉阶段始终保持下拉节点的电位被拉高,从而保持上拉节点的电位被持续拉低,进而避免本级栅极驱动单元在其他级栅极驱动单元输出栅极驱动信号时不会输出任何干扰信号,确保栅极驱动单元的输出信号更加平滑稳定,使栅极驱动单元的抗干扰能力更强。本专利技术提供一种栅极驱动单元,包括充电电路、上拉电路和下拉电路,还包括抗干扰电路,所述充电电路、所述上拉电路、所述下拉电路和所述抗干扰电路连接于上拉节点;所述下拉电路和所述抗干扰电路连接于下拉节点;所述充电电路、所述上拉电路和所述下拉电路连接于所述栅极驱动单元的输出端;所述抗干扰电路连接第一电位端和第二电位端;所述下拉电路连接所述第二电位端;所述充电电路用于接收上一级栅极驱动单元的输出端的输出信号,对所述上拉节点进行充电;所述上拉电路用于接收上拉输入信号,使所述栅极驱动单元输出栅极驱动信号;所述下拉电路用于在所述下拉节点和下一级栅极驱动单元的输出端的输出信号的控制下对所述上拉节点进行放电,并复位所述栅极驱动单元输出的栅极驱动信号;所述抗干扰电路用于在所述上拉节点和所述上一级栅极驱动单元的输出端的输出信号的控制下防止本级所述栅极驱动单元在其他各级栅极驱动单元输出栅极驱动信号时输出干扰信号。优选地,所述抗干扰电路包括第一开关管、第二开关管、第三开关管、第四开关管、第五开关管、第六开关管、第七开关管和第八开关管;所述第一开关管的第一极、所述第五开关管的栅极和第一极以及所述第七开关管的栅极和第一极连接所述第一电位端;所述第一开关管的栅极、所述第七开关管的第二极和所述第八开关管的第一极连接;所述第一开关管的第二极连接所述第二开关管的第一极;所述第五开关管的第二极、所述第二开关管的栅极和所述第六开关管的第一极连接;所述第六开关管的第二极、所述第三开关管的第二极、所述第四开关管的第二极和所述第八开关管的第二极连接所述第二电位端;所述第六开关管的栅极和所述第三开关管的栅极连接所述上一级栅极驱动单元的输出端;所述第三开关管的第一极、所述第四开关管的第一极和所述第二开关管的第二极连接所述下拉节点;所述第四开关管的栅极和所述第八开关管的栅极连接所述上拉节点。优选地,所述下拉电路包括第九开关管、第十开关管、第十一开关管和第十二开关管;所述第九开关管的栅极和所述第十开关管的栅极连接所述下拉节点;所述第九开关管的第一极和所述第十一开关管的第一极连接所述上拉节点;所述第九开关管的第二极、所述第十开关管的第一极和所述第十二开关管的第一极连接所述栅极驱动单元的输出端;所述第十开关管的第二极、所述第十一开关管的第二极和所述第十二开关管的第二极连接所述第二电位端;所述第十一开关管的栅极和所述第十二开关管的栅极连接所述下一级栅极驱动单元的输出端。优选地,所述充电电路包括第十三开关管和第一电容;所述第十三开关管的栅极和第一极连接所述上一级栅极驱动单元的输出端;所述第十三开关管的第二极和所述第一电容的第一极连接所述上拉节点;所述第一电容的第二极连接所述栅极驱动单元的输出端。优选地,所述上拉电路包括第十四开关管;所述第十四开关管的栅极连接所述上拉节点,所述第十四开关管的第一极连接上拉输入信号端,所述第十四开关管的第二极连接所述栅极驱动单元的输出端。优选地,所述第一电位端输出为高电位,所述第二电位端输出为低电位;所述第一开关管、所述第二开关管、所述第三开关管、所述第四开关管、所述第五开关管、所述第六开关管、所述第七开关管、所述第八开关管、所述第九开关管、所述第十开关管、所述第十一开关管、所述第十二开关管、所述第十三开关管和所述第十四开关管均为N型薄膜晶体管或N型MOS管。优选地,所述第一电位端输出为低电位,所述第二电位端输出为高电位;所述第一开关管、所述第二开关管、所述第三开关管、所述第四开关管、所述第五开关管、所述第六开关管、所述第七开关管、所述第八开关管、所述第九开关管、所述第十开关管、所述第十一开关管、所述第十二开关管、所述第十三开关管和所述第十四开关管均为P型薄膜晶体管或P型MOS管。本专利技术还提供一种栅极驱动电路,包括上述栅极驱动单元,多级所述栅极驱动单元依次级联。本专利技术还提供一种显示装置,包括上述栅极驱动电路。本专利技术还提供一种上述栅极驱动单元的驱动方法,包括:充电阶段,充电电路接收上一级栅极驱动单元的输出端的输出信号,对上拉节点进行充电;上拉阶段,上拉电路接收上拉输入信号,使所述栅极驱动单元输出栅极驱动信号;下拉阶段,下拉电路在下拉节点和下一级栅极驱动单元的输出端的输出信号的控制下对所述上拉节点进行放电,并复位所述栅极驱动单元输出的栅极驱动信号;同时,抗干扰电路在所述上拉节点和所述上一级栅极驱动单元的输出端的输出信号的控制下能防止本级所述栅极驱动单元在其他各级栅极驱动单元输出栅极驱动信号时输出干扰信号。本专利技术的有益效果:本专利技术所提供的栅极驱动单元,通过设置抗干扰电路,使栅极驱动单元在下拉阶段始终保持下拉节点的电位被拉高,从而保持上拉节点的电位被持续拉低,进而避免本级栅极驱动单元在其他级栅极驱动单元输出栅极驱动信号时不会输出任何干扰信号,确保栅极驱动单元的输出信号更加平滑稳定,使栅极驱动单元的抗干扰能力更强。另外,由于该抗干扰电路通过第一电位端和第二电位端输出的稳定的直流电位对上拉节点的电位进行控制,所以能进一步地使栅极驱动单元的输出信号更加稳定平滑,不会产生任何干扰信号,且能确保栅极驱动单元的输出信号不会失真。本专利技术所提供的栅极驱动电路,通过采用上述栅极驱动单元,能够避免本级栅极驱动单元在其他级栅极驱动单元输出栅极驱动信号时不会输出任何干扰信号,从而确保该栅极驱动电路的输出信号更加平滑稳定,使该栅极驱动电路的抗干扰能力更强。本专利技术所提供的显示装置,通过采用上述栅极驱动电路,提高了该显示装置的驱动的稳定性。附图说明图1为本专利技术实施例1中栅极驱动单元的电路原理图;图2为本专利技术实施例1中栅极驱动单元的电路图;图3为图2中栅极驱动单元的驱动时序图;图4为本专利技术实施例3中栅极驱动电路的电路图;图5为图4中栅极驱动电路的驱动时序图。其中的附图标记说明:1.充电电路;2.上拉电路;3.下拉电路;4.抗干扰电路。具体实施方式为使本领域的技术人员更好地理解本专利技术的技术方案,下面结合附图和具体实施方式对本专利技术所提供的一种栅极驱动单元及其驱动方法、栅极驱动电路和显示装置作进一步详细描述。实施例1:本实施例提供一种栅极驱动单元,如图1所示,包括充电电路1、上拉电路2和下本文档来自技高网...
栅极驱动单元及其驱动方法、栅极驱动电路和显示装置

【技术保护点】
一种栅极驱动单元,包括充电电路、上拉电路和下拉电路,其特征在于,还包括抗干扰电路,所述充电电路、所述上拉电路、所述下拉电路和所述抗干扰电路连接于上拉节点;所述下拉电路和所述抗干扰电路连接于下拉节点;所述充电电路、所述上拉电路和所述下拉电路连接于所述栅极驱动单元的输出端;所述抗干扰电路连接第一电位端和第二电位端;所述下拉电路连接所述第二电位端;所述充电电路用于接收上一级栅极驱动单元的输出端的输出信号,对所述上拉节点进行充电;所述上拉电路用于接收上拉输入信号,使所述栅极驱动单元输出栅极驱动信号;所述下拉电路用于在所述下拉节点和下一级栅极驱动单元的输出端的输出信号的控制下对所述上拉节点进行放电,并复位所述栅极驱动单元输出的栅极驱动信号;所述抗干扰电路用于在所述上拉节点和所述上一级栅极驱动单元的输出端的输出信号的控制下防止本级所述栅极驱动单元在其他各级栅极驱动单元输出栅极驱动信号时输出干扰信号。

【技术特征摘要】
1.一种栅极驱动单元,包括充电电路、上拉电路和下拉电路,其特征在于,还包括抗干扰电路,所述充电电路、所述上拉电路、所述下拉电路和所述抗干扰电路连接于上拉节点;所述下拉电路和所述抗干扰电路连接于下拉节点;所述充电电路、所述上拉电路和所述下拉电路连接于所述栅极驱动单元的输出端;所述抗干扰电路连接第一电位端和第二电位端;所述下拉电路连接所述第二电位端;所述充电电路用于接收上一级栅极驱动单元的输出端的输出信号,对所述上拉节点进行充电;所述上拉电路用于接收上拉输入信号,使所述栅极驱动单元输出栅极驱动信号;所述下拉电路用于在所述下拉节点和下一级栅极驱动单元的输出端的输出信号的控制下对所述上拉节点进行放电,并复位所述栅极驱动单元输出的栅极驱动信号;所述抗干扰电路用于在所述上拉节点和所述上一级栅极驱动单元的输出端的输出信号的控制下防止本级所述栅极驱动单元在其他各级栅极驱动单元输出栅极驱动信号时输出干扰信号。2.根据权利要求1所述的栅极驱动单元,其特征在于,所述抗干扰电路包括第一开关管、第二开关管、第三开关管、第四开关管、第五开关管、第六开关管、第七开关管和第八开关管;所述第一开关管的第一极、所述第五开关管的栅极和第一极以及所述第七开关管的栅极和第一极连接所述第一电位端;所述第一开关管的栅极、所述第七开关管的第二极和所述第八开关管的第一极连接;所述第一开关管的第二极连接所述第二开关管的第一极;所述第五开关管的第二极、所述第二开关管的栅极和所述第六开关管的第一极连接;所述第六开关管的第二极、所述第三开关管的第二极、所述第四开关管的第二极和所述第八开关管的第二极连接所述第二电位端;所述第六开关管的栅极和所述第三开关管的栅极连接所述上一级栅极驱动单元的输出端;所述第三开关管的第一极、所述第四开关管的第一极和所述第二开关管的第二极连接所述下拉节点;所述第四开关管的栅极和所述第八开关管的栅极连接所述上拉节点。3.根据权利要求2所述的栅极驱动单元,其特征在于,所述下拉电路包括第九开关管、第十开关管、第十一开关管和第十二开关管;所述第九开关管的栅极和所述第十开关管的栅极连接所述下拉节点;所述第九开关管的第一极和所述第十一开关管的第一极连接所述上拉节点;所述第九开关管的第二极、所述第十开关管的第一极和所述第十二开关管的第一极连接所述栅极驱动单元的输出端;所述第十开关管的第二极、所述第十一开关管的第二极和所述第十二开关管的第二极连接...

【专利技术属性】
技术研发人员:袁志东徐攀袁粲
申请(专利权)人:京东方科技集团股份有限公司合肥鑫晟光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1