CMOS GOA电路制造技术

技术编号:14900398 阅读:81 留言:0更新日期:2017-03-29 15:54
本发明专利技术提供一种CMOS GOA电路,该CMOS GOA电路的信号处理模块包括第一和第二薄膜晶体管,其中,所述第一薄膜晶体管的栅极接入第一控制信号,源极接入输出节点,漏极电性连接第三节点;所述第二薄膜晶体管的栅极与源极均接入第二控制信号,漏极电性连接第三节点,所述第一控制信号与所述第二控制信号的相位相反,通过所述第一控制信号与第二控制信号控制第一薄膜晶体管与第二薄膜晶体管交替打开,进而将输出节点的电位信号或第二控制信号输入到第三节点,相比于现有技术采用的与非门电路,能够有效减少CMOS GOA电路中的晶体管数量,缩小显示产品的边框大小,有利于实现超窄边框或无边框的显示产品。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其涉及一种CMOSGOA电路。
技术介绍
液晶显示器(LiquidCrystalDisplay,LCD)具有机身薄、省电、无辐射等众多优点,得到了广泛的应用。如:液晶电视、移动电话、个人数字助理(PDA)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。现有市场上的液晶显示器大部分为背光型液晶显示器,其包括液晶显示面板及背光模组(backlightmodule)。液晶显示面板的工作原理是在薄膜晶体管阵列基板(ThinFilmTransistorArraySubstrate,TFTArraySubstrate)与彩色滤光片基板(ColorFilter,CF)之间灌入液晶分子,并在两片基板上施加驱动电压来控制液晶分子的旋转方向,以将背光模组的光线折射出来产生画面。主动式液晶显示器中,每个像素电性连接一个薄膜晶体管(TFT),薄膜晶体管的栅极(Gate)连接至水平扫描线,漏极(Drain)连接至垂直方向的数据线,源极(Source)则连接至像素电极。在水平扫描线上施加足够的电压,会使得电性连接至该条水平扫描线上的所有TFT打开,从而数据线上的信号电压能够写入像素,控制不同液晶的透光度进而达到控制色彩与亮度的效果。目前主动式液晶显示面板水平扫描线的驱动主要由外接的集成电路板(IntegratedCircuit,IC)来完成,外接的IC可以控制各级水平扫描线的逐级充电和放电。而GOA技术(GateDriveronArray)即阵列基板行驱动技术,是可以运用液晶显示面板的阵列制程将栅极驱动电路制作在TFT阵列基板上,实现对栅极逐行扫描的驱动方式。GOA技术能减少外接IC的焊接(bonding)工序,有机会提升产能并降低产品成本,而且可以使液晶显示面板更适合制作窄边框或无边框的显示产品。传统的CMOSGOA电路中采用与非门电路进行信号处理,需要的薄膜晶体管数量(通常为4个)较多,不利于窄边框面板的设计,因此,需要一种的新的CMOSGOA电路设计,减少CMOSGOA电路中的晶体管数量,缩小显示产品的边框大小。
技术实现思路
本专利技术的目的在于提供一种CMOSGOA电路,能够有效减少CMOSGOA电路中的晶体管数量,缩小显示产品的边框大小。为实现上述目的,本专利技术提供了一种CMOSGOA电路,包括:多级GOA单元,其中奇数级GOA单元级联,偶数级GOA单元级联;每一级GOA单元均包括:正反向扫描控制模块、控制输入模块、复位模块、锁存模块、信号处理模块、及输出缓冲模块;设M、N均为正整数,除第一级、第二级、倒数第二级、以及最后一级GOA单元外,在第N级GOA单元中:所述正反向扫描控制模块接入上两级第N-2级GOA单元的第一节点的电位信号、下两级第N+2级GOA单元的第一节点的电位信号、正向扫描信号、以及反向扫描信号,用于通过正向扫描信号以及反向扫描信号的电位变化控制GOA电路进行正向扫描或反向扫描;所述控制输入模块与所述正反向扫描控制模块电性连接并接入第M条时钟信号、第M条反相时钟信号,用于在第M条时钟信号以及第M条反相时钟信号的控制下对正反向扫描控制模块传输来的上两级第N-2级GOA单元的第一节点或下两级第N+2级GOA单元的第一节点的电位信号进行反相并输出到第二节点;所述复位模块接入复位信号和恒压高电位信号,并与第二节点电性连接,用于在复位信号的控制下对第一节点的电位信号进行清零处理;所述锁存模块接入第M条时钟信号、第M条反相时钟信号,并电性连接第一节点和第二节点,用于将第二节点的电位信号反相后输出到第一节点,并在第M条时钟信号和第M条反相时钟信号的控制下锁存第一节点的电位信号,保持所述第一节点和第二节点的电位信号的相位相反;所述信号处理模块包括:第一薄膜晶体管和第二薄膜晶体管;所述第一薄膜晶体管的栅极接入第一控制信号,源极接入输出节点,漏极电性连接第三节点;所述第二薄膜晶体管的栅极与源极均接入第二控制信号,漏极电性连接第三节点,所述第一控制信号与所述第二控制信号的相位相反,通过所述第一控制信号与第二控制信号控制第一薄膜晶体管与第二薄膜晶体管交替打开,将输出节点的电位信号或第二控制信号输入到第三节点;所述输出缓冲模块电性连接于第三节点,用于将第三节点的电位信号进行数次反相后作为栅极扫描驱动信号输出。所述第一薄膜晶体管与第二薄膜晶体管均为N型薄膜晶体管,所述输出节点为第二节点,第一控制信号为第M+2条时钟信号,第二控制信号为第M+2条反相时钟信号,所述输出缓冲模块对所述第三节点的电位信号进行奇数次反相后作为栅极扫描驱动信号输出。所述第一薄膜晶体管与第二薄膜晶体管均为P型薄膜晶体管,所述输出节点为第一节点,第一控制信号为第M+2条反相时钟信号,第二控制信号为第M+2条时钟信号,所述输出缓冲模块对所述第三节点的电位信号进行偶数次反相后作为栅极扫描驱动信号输出。所述正反向扫描控制模块包括:第一传输门以及第二传输门,所述控制输入模块包括:第一时钟控制反相器,所述复位模块包括:第三薄膜晶体管,所述锁存模块包括:第二时钟控制反相器、以及第一反相器;所述第一传输门的低电位控制端接入正向扫描信号,高电位控制端接入反向扫描信号,输入端电性连接于上两级第N-2级GOA单元的第一节点,输出端电性连接于第一时钟控制反相器的输入端;所述第二传输门的高电位控制端接入正向扫描信号,低电位控制端接入反向扫描信号,输入端电性连接于下两级第N+2级GOA单元的第一节点,输出端电性连接于第一时钟控制反相器的输入端;所述第一时钟控制反相器的高电位控制端接入第M条时钟信号,低电位控制端接入第M条反相时钟信号,输出端电性连接于第二节点;所述第三薄膜晶体管为P型薄膜晶体管,其栅极接入复位信号,源极接入恒压高电位信号,漏极电性连接于第二节点;所述第二时钟控制反相器的低电位控制端接入第M条时钟信号,高电位控制端接入第M条反相时钟信号,输入端电性连接于第一节点,输出端电性连接于第二节点;所述第一反相器的输入端电性连接于第二节点,输出端电性连接于第一节点。所述输出缓冲模块包括:第二反相器、第三反相器、以及第四反相器;所述第二反相器的输入端电性连接第三节点,输出端电性连接于第三反相器的输入端,所述第三反相器的输出端电性连接于第四反相器的输入端,所述第四反相器的输出端输出栅极扫描驱动信号。所述输出缓冲模块包括:第二反相器、第三反相器,所述第二反相器IN2的输入端电性连接第三节点,输出端电性连接于第三反相器IN3的输入端,所述第三反相器IN3的输出端输出栅极扫描驱动信号。所述时钟信号包括四条时钟信号:第一条时钟信号、第二条时钟信号、第三条时钟信号、及第四条时钟信号;当第M条时钟信号为第三条时钟信号时,第M+2条时钟信号为第一条时钟信号,当第M条时钟信号为第四条时钟信号时,第M+2条时钟信号为第二条时钟信号;级联的奇数级GOA单元接入第一条时钟信号与第三条时钟信号,级联的偶数级GOA单元接入第二条时钟信号与第四条时钟信号。当所述正向扫描信号提供低电位且反向扫描信号提供高电位时,进行正向扫描;当所述正向扫描信号提供高电位且反向扫描信号提供低电位时,进行反向扫描。在第一级和第二级GOA单元中,所述第一传输门的输入端接入电路的起始信本文档来自技高网
...

【技术保护点】
一种CMOS GOA电路,其特征在于,包括:多级GOA单元,其中奇数级GOA单元级联,偶数级GOA单元级联;每一级GOA单元均包括:正反向扫描控制模块(100)、控制输入模块(200)、复位模块(300)、锁存模块(400)、信号处理模块(500)、及输出缓冲模块(600);设M、N均为正整数,除第一级、第二级、倒数第二级、以及最后一级GOA单元外,在第N级GOA单元中:所述正反向扫描控制模块(100)接入上两级第N‑2级GOA单元的第一节点(Q(N‑2))的电位信号、下两级第N+2级GOA单元的第一节点(Q(N+2))的电位信号、正向扫描信号(U2D)、以及反向扫描信号(D2U),用于通过正向扫描信号(U2D)以及反向扫描信号(D2U)的电位变化控制GOA电路进行正向扫描或反向扫描;所述控制输入模块(200)与所述正反向扫描控制模块(100)电性连接并接入第M条时钟信号(CK(M))、第M条反相时钟信号(XCK(M)),用于在第M条时钟信号(CK(M))以及第M条反相时钟信号(XCK(M))的控制下对正反向扫描控制模块(100)传输来的上两级第N‑2级GOA单元的第一节点(Q(N‑2))或下两级第N+2级GOA单元的第一节点(Q(N+2))的电位信号进行反相并输出到第二节点(P(N));所述复位模块(300)接入复位信号(Reset)和恒压高电位信号(VGH),并与第二节点(P(N))电性连接,用于在复位信号(Reset)的控制下对第一节点(Q(N))的电位信号进行清零处理;所述锁存模块(400)接入第M条时钟信号(CK(M))、第M条反相时钟信号(XCK(M)),并电性连接第一节点(Q(N))和第二节点(P(N)),用于将第二节点(P(N))的电位信号反相后输出到第一节点(Q(N)),并在第M条时钟信号(CK(M))和第M条反相时钟信号(XCK(M))的控制下锁存第一节点(Q(N))的电位信号,保持所述第一节点(Q(N))和第二节点(P(N))的电位信号的相位相反;所述信号处理模块(500)包括:第一薄膜晶体管(T1)和第二薄膜晶体管(T2);所述第一薄膜晶体管(T1)的栅极接入第一控制信号,源极接入输出节点,漏极电性连接第三节点(K(N));所述第二薄膜晶体管(T2)的栅极与源极均接入第二控制信号,漏极电性连接第三节点(K(N)),所述第一控制信号与所述第二控制信号的相位相反,通过所述第一控制信号与第二控制信号控制第一薄膜晶体管(T1)与第二薄膜晶体管(T2)交替打开,将输出节点的电位信号或第二控制信号输入到第三节点(K(N));所述输出缓冲模块(600)电性连接于第三节点(K(N)),用于将第三节点(K(N))的电位信号进行数次反相后作为栅极扫描驱动信号(Gate(N))输出。...

【技术特征摘要】
1.一种CMOSGOA电路,其特征在于,包括:多级GOA单元,其中奇数级GOA单元级联,偶数级GOA单元级联;每一级GOA单元均包括:正反向扫描控制模块(100)、控制输入模块(200)、复位模块(300)、锁存模块(400)、信号处理模块(500)、及输出缓冲模块(600);设M、N均为正整数,除第一级、第二级、倒数第二级、以及最后一级GOA单元外,在第N级GOA单元中:所述正反向扫描控制模块(100)接入上两级第N-2级GOA单元的第一节点(Q(N-2))的电位信号、下两级第N+2级GOA单元的第一节点(Q(N+2))的电位信号、正向扫描信号(U2D)、以及反向扫描信号(D2U),用于通过正向扫描信号(U2D)以及反向扫描信号(D2U)的电位变化控制GOA电路进行正向扫描或反向扫描;所述控制输入模块(200)与所述正反向扫描控制模块(100)电性连接并接入第M条时钟信号(CK(M))、第M条反相时钟信号(XCK(M)),用于在第M条时钟信号(CK(M))以及第M条反相时钟信号(XCK(M))的控制下对正反向扫描控制模块(100)传输来的上两级第N-2级GOA单元的第一节点(Q(N-2))或下两级第N+2级GOA单元的第一节点(Q(N+2))的电位信号进行反相并输出到第二节点(P(N));所述复位模块(300)接入复位信号(Reset)和恒压高电位信号(VGH),并与第二节点(P(N))电性连接,用于在复位信号(Reset)的控制下对第一节点(Q(N))的电位信号进行清零处理;所述锁存模块(400)接入第M条时钟信号(CK(M))、第M条反相时钟信号(XCK(M)),并电性连接第一节点(Q(N))和第二节点(P(N)),用于将第二节点(P(N))的电位信号反相后输出到第一节点(Q(N)),并在第M条时钟信号(CK(M))和第M条反相时钟信号(XCK(M))的控制下锁存第一节点(Q(N))的电位信号,保持所述第一节点(Q(N))和第二节点(P(N))的电位信号的相位相反;所述信号处理模块(500)包括:第一薄膜晶体管(T1)和第二薄膜晶体管(T2);所述第一薄膜晶体管(T1)的栅极接入第一控制信号,源极接入输出节点,漏极电性连接第三节点(K(N));所述第二薄膜晶体管(T2)的栅极与源极均接入第二控制信号,漏极电性连接第三节点(K(N)),所述第一控制信号与所述第二控制信号的相位相反,通过所述第一控制信号与第二控制信号控制第一薄膜晶体管(T1)与第二薄膜晶体管(T2)交替打开,将输出节点的电位信号或第二控制信号输入到第三节点(K(N));所述输出缓冲模块(600)电性连接于第三节点(K(N)),用于将第三节点(K(N))的电位信号进行数次反相后作为栅极扫描驱动信号(Gate(N))输出。2.如权利要求1所述的CMOSGOA电路,其特征在于,所述第一薄膜晶体管(T1)与第二薄膜晶体管(T2)均为N型薄膜晶体管,所述输出节点为第二节点(P(N)),第一控制信号为第M+2条时钟信号(CK(M+2)),第二控制信号为第M+2条反相时钟信号(XCK(M+2)),所述输出缓冲模块(600)对所述第三节点(K(N))的电位信号进行奇数次反相后作为栅极扫描驱动信号(Gate(N))输出。3.如权利要求1所述的CMOSGOA电路,其特征在于,所述第一薄膜晶体管(T1)与第二薄膜晶体管(T2)均为P型薄膜晶体管,所述输出节点为第一节点(Q(N)),第一控制信号为第M+2条反相时钟信号(XCK(M+2)),第二控制信号为第M+2条时钟信号(CK(M+2)),所述输出缓冲模块(600)对所述第三节点(K(N))的电位信号进行偶数次反相后作为栅极扫描驱动信号(Gate(N))输出。4.如权利要求1所述的CMOSGOA电路,其特征在于,所述正反向扫描控制模块(100)包括:第一传输门(TG1)以及第二传输门(TG2),所述控制输入模块(200)...

【专利技术属性】
技术研发人员:易士娟
申请(专利权)人:武汉华星光电技术有限公司
类型:发明
国别省市:湖北;42

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1