一种端口共用的数字模拟调光电路制造技术

技术编号:14890581 阅读:128 留言:0更新日期:2017-03-28 23:05
本发明专利技术公开了一种端口共用的数字模拟调光电路,包括比较器模块、缓冲器模块、门逻辑模块;其中,比较器模块包括了第一、第二比较器A1和A2,第一比较器A1处理数字调光并通过缓冲器模块B1、B2和电容C控制第二比较器A2的使能端EN工作状态,第二比较器A2处理模拟调光,经两个比较器处理后的调光信号再通过门逻辑模块的或门or和与门and输出,本发明专利技术的有益效果为是整合了模拟调光与数字调光的输入接口,使得一个输入端口同时具有模拟和数字调光的功能,同时结构简单,节省了芯片面积与封装成本。

【技术实现步骤摘要】

本专利技术涉及电子电路
,尤其是一种端口共用的数字模拟调光电路
技术介绍
LED电源芯片通常具有模拟调光与数字调光的功能,然而LED电源芯片模拟与数字调光功能通常为不同输入端口,不同的电路模块结构,增加了电路复杂度的同时也增加了版图面积和封装成本。因此,对于LED电源驱动而言,端口共用的数字模拟调光电路可以很好地整合模拟和数字调光的功能,并且通过一个端口进行输入,从而节省了芯片面积以及封装成本。
技术实现思路
本专利技术所要解决的技术问题是:提供一种端口共用的数字模拟调光电路,可以通过一个输入端口来实现模拟与数字调光的功能,以克服现有技术的不足。本专利技术是这样实现的:一种端口共用的数字模拟调光电路,包括比较器模块、缓冲器模块、门逻辑模块,比较器模块由第一比较器A1和第二比较器A2组成,第一比较器A1同相输入端连接参考电压Vref,反相输入端连接第二比较器A2同相端P以及或门or输入端IN2,输出端连接缓冲器B1输入端;第二比较器A2同相输入端连接第一比较器A1反向输入端和或门or输入端IN2,反向输入端连接锯齿波信号Vpeak,使能端EN连接缓冲器B2输出端以及或门or输入端IN1,输出端连接门逻辑模块的与门and输入端;缓冲器模块由两个缓冲器B1、B2和电容C组成,其中缓冲器B1输入端连接第一比较器A1输出端,输出端连接电容C和缓冲器B2,电容C另一端接地,缓冲器B2输出端连接第二比较器A2EN端以及或门or输入端IN1;门逻辑模块由或门or以及与门and组成,其中或门or输入端IN1连接缓冲器B2输出端,输入端IN2连接第一比较器A1反相输入端和第二比较器A2同相输入端,输出端连接与门and输入端IN2;与门and输入端连接第二比较器A2输出端。前述的一种端口共用的数字模拟调光电路中,第二比较器A2使能端EN为高电平时,比较器正常工作;比较器A2使能端EN为低电平时,比较器输出为高电平。前述的一种端口共用的数字模拟调光电路中,第一比较器A1处理数字调光并控制第二比较器A2的工作状态,第二比较器A2处理模拟调光。前述的一种端口共用的数字模拟调光电路中,模拟调光输入时,比较器A1反向端输入信号Vin、比较器A1同向端参考电压Vref,以及比较器A2反向端输入锯齿波信号的峰值Vpeak的关系满足:Vin<Vpeak<Vref。前述的一种端口共用的数字模拟调光电路中,缓冲器B1对电容C具有放电速度快、充电速度慢的功能。前述的一种端口共用的数字模拟调光电路中,门逻辑模块与门and输入端分别为模拟调光信号DIM_A和数字调光信号DIM_D。前述的一种端口共用的数字模拟调光电路中,第二比较器A2输出端为模拟调光信号DIM_A,门逻辑模块或门or输出端为数字调光信号DIM_D。与现有技术相比,本专利技术的有益效果为是整合了模拟调光与数字调光的输入接口,使得一个输入端口同时具有模拟和数字调光的功能,同时结构简单,节省了芯片面积与封装成本。附图说明附图1是本专利技术的原理示意图;附图2是本专利技术模拟调光输入时输入电压与输出电压关系图;附图3是本专利技术数字调光输入时输入电压与输出电压关系图。具体实施方式本专利技术的实施例:一种端口共用的数字模拟调光电路,如附图所示,包括比较器模块、缓冲器模块、门逻辑模块,比较器模块由第一比较器A1和第二比较器A2组成,第一比较器A1同相输入端连接参考电压Vref,反相输入端连接第二比较器A2同相端P以及或门or输入端IN2,输出端连接缓冲器B1输入端;第二比较器A2同相输入端连接第一比较器A1反向输入端和或门or输入端IN2,反向输入端连接锯齿波信号Vpeak,使能端EN连接缓冲器B2输出端以及或门or输入端IN1,输出端连接门逻辑模块的与门and输入端;缓冲器模块由两个缓冲器B1、B2和电容C组成,其中缓冲器B1输入端连接第一比较器A1输出端,输出端连接电容C和缓冲器B2,电容C另一端接地,缓冲器B2输出端连接第二比较器A2EN端以及或门or输入端IN1;门逻辑模块由或门or以及与门and组成,其中或门or输入端IN1连接缓冲器B2输出端,输入端IN2连接第一比较器A1反相输入端和第二比较器A2同相输入端,输出端连接与门and输入端IN2;与门and输入端连接第二比较器A2输出端。其中第二比较器A2使能端EN为高电平时,比较器正常工作;比较器A2使能端EN为低电平时,比较器输出为高电平;第一比较器A1处理数字调光并控制第二比较器A2的工作状态,第二比较器A2处理模拟调光。模拟调光输入时,比较器A1反向端输入信号Vin、比较器A1同向端参考电压Vref,以及比较器A2反向端输入锯齿波信号的峰值Vpeak的关系满足:Vin<Vpeak<Vref,而缓冲器B1对电容C具有放电速度快、充电速度慢的功能,门逻辑模块与门and输入端分别为模拟调光信号DIM_A1和数字调光信号DIM_D2,第二比较器A2输出端为模拟调光信号DIM_A1,门逻辑模块或门or输出端为数字调光信号DIM_D2。本实施例中比较器模块包括了第一、第二比较器A1和A2,第一比较器A1处理数字调光并通过缓冲器模块B1、B2和电容C控制第二比较器A2的使能端EN工作状态,第二比较器A2处理模拟调光,经两个比较器处理后的调光信号再通过门逻辑模块的或门or和与门and输出。具体的工作原理是:第二比较器A2使能端EN为高电平时,比较器正常工作;第二比较器A2使能端EN为低电平时,比较器输出为高电平。模拟调光输入时,第一比较器A1反向端输入信号Vin、第一比较器A1同向端参考电压Vref,以及第二比较器A2反向端输入锯齿波信号的峰值Vpeak的关系满足:Vin<Vpeak<Vref。此时,第一比较器A1输出为高电平,经缓冲器B1、B2和电容C后仍为高电平,即使能端EN为高电平,第二比较器A2正常工作,由于比较器A2反相输入端N和同相输入端P的输入信号分别为锯齿波和Vin,经比较后比较器输出DIM_A为方波信号,且或门or一个输入端IN1为高,则与门and一个输入端IN2输入DIM_D为高。则输出端out输出信号为与DIM_A相同的方波信号,且Vin越大,方波信号的占空比越大,如图2所示。数字调光输入时,缓冲器B1对电容C具有放电速度快、充电速度慢的功能,当第一比较器A1反向端输入数字信号时,第一比较器A1输出为与输入信号相同的数字信号。此时,由于缓冲器B1和电容C的作用,缓冲器B2的输出端信号保持为低电平,即第二比较器A2使能端EN无效,第二比较器A2输出为高电平,或门or的一个输入端IN1为低电平,或门or的另一个输入端IN2为输入信号Vin,与门and一个输入端IN1输入DIM_A为高电平,则输出端out输出与输入信号Vin相同的数字信号,如图3所示。上述方案的描述是为便于该
的普通技术人员能理解和使用的专利技术,熟悉本领域技术的人员显然可以容易地对实施方案做出各种修改,因此,本专利技术不限于上述实方案,本领域技术人员根据本专利技术的方法,不脱离本专利技术范畴所做出的改进和修改都应该在本专利技术的保护范围之内。本文档来自技高网
...
一种端口共用的数字模拟调光电路

【技术保护点】
一种端口共用的数字模拟调光电路,包括比较器模块、缓冲器模块、门逻辑模块,其特征在于:比较器模块由第一比较器A1和第二比较器A2组成,第一比较器A1同相输入端连接参考电压Vref,反相输入端连接第二比较器A2同相端P以及或门or输入端IN2,输出端连接缓冲器B1输入端;第二比较器A2同相输入端连接第一比较器A1反向输入端和或门or输入端IN2,反向输入端连接锯齿波信号Vpeak,使能端EN连接缓冲器B2输出端以及或门or输入端IN1,输出端连接门逻辑模块的与门and输入端;缓冲器模块由两个缓冲器B1、B2和电容C组成,其中缓冲器B1输入端连接第一比较器A1输出端,输出端连接电容C和缓冲器B2,电容C另一端接地,缓冲器B2输出端连接第二比较器A2 EN端以及或门or输入端IN1;门逻辑模块由或门or以及与门and组成,其中或门or输入端IN1连接缓冲器B2输出端,输入端IN2连接第一比较器A1反相输入端和第二比较器A2同相输入端,输出端连接与门and输入端IN2;与门and输入端连接第二比较器A2输出端。

【技术特征摘要】
1.一种端口共用的数字模拟调光电路,包括比较器模块、缓冲器模块、门逻辑模块,其特征在于:比较器模块由第一比较器A1和第二比较器A2组成,第一比较器A1同相输入端连接参考电压Vref,反相输入端连接第二比较器A2同相端P以及或门or输入端IN2,输出端连接缓冲器B1输入端;第二比较器A2同相输入端连接第一比较器A1反向输入端和或门or输入端IN2,反向输入端连接锯齿波信号Vpeak,使能端EN连接缓冲器B2输出端以及或门or输入端IN1,输出端连接门逻辑模块的与门and输入端;缓冲器模块由两个缓冲器B1、B2和电容C组成,其中缓冲器B1输入端连接第一比较器A1输出端,输出端连接电容C和缓冲器B2,电容C另一端接地,缓冲器B2输出端连接第二比较器A2EN端以及或门or输入端IN1;门逻辑模块由或门or以及与门and组成,其中或门or输入端IN1连接缓冲器B2输出端,输入端IN2连接第一比较器A1反相输入端和第二比较器A2同相输入端,输出端连接与门and输入端IN2;与门and输入端连接第二比较器A2输出端。2.根据权利要求1所述的一种端口共用的数字模拟调光电路...

【专利技术属性】
技术研发人员:弋才敏李泽宏
申请(专利权)人:贵州恒芯微电子科技有限公司
类型:发明
国别省市:贵州;52

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1