一种串行信号测试方法、示波器和系统技术方案

技术编号:14837324 阅读:124 留言:0更新日期:2017-03-17 04:27
本发明专利技术提供了一种串行信号测试方法、示波器和系统,通过获取测试目标的线路图,根据所述线路图,为所述测试目标确定至少一个测试点;为每一个所述测试点设置对应的测试参数;根据所述测试参数,顺序在所述每一个所述测试点的输出端输入至少两种规格的测试信号;在每一个所述测试点的接收端,对每一种所述规格的测试信号进行检测,生成测试结果。本发明专利技术提供的方案能够有效地提高串行信号测试效率。

【技术实现步骤摘要】

本专利技术涉及计算机
,特别涉及一种串行信号测试方法、示波器和系统
技术介绍
在主板和大量存储设备如硬盘及光盘驱动器等之间进行数据传输时,常常通过SATA总线传输串行信号来完成。为了保证数据传输的完整性,常常需要对信号传输的完整性进行测试。目前,信号传输的完整性测试的方式主要是一次测试只能针对一种规格的信号进行测试,在对不同规格的信号进行测试时,需要通过不停地变换参数来依次测试各个规格的信号。现有的这种测试方式,导致串行信号的测试效率较低。
技术实现思路
本专利技术实施例提供了一种串行信号测试方法、示波器和系统,能够有效地提高串行信号测试效率。一种串行信号测试方法,包括:获取测试目标的线路图,根据所述线路图,为所述测试目标确定至少一个测试点;为每一个所述测试点设置对应的测试参数;根据所述测试参数,顺序在所述每一个所述测试点的输出端输入至少两种规格的测试信号;在每一个所述测试点的接收端,对每一种所述规格的测试信号进行检测,生成测试结果。优选地,上述方法进一步包括:为每一个所述测试点设置对应的锁相环;所述对每一种所述规格的测试信号进行检测,生成测试结果,包括:通过所述锁相环,对每一种所述规格的测试信号中的时钟信号进行恢复,并构建所述时钟信号与测试信号的信号强度之间的对应关系,以眼图的形式输出所述对应关系,通过所述对应关系,确定眼高、眼宽和抖动参数。优选地,所述为每一个所述测试点设置对应的测试参数,包括:在示波器上,为每一个所述测试点选定对应的锁相环类型,并为所述锁相环类型设置对应的锁相环带宽和衰减度,并为每一个所述测试点设置对应的信号传输速率。优选地,所述至少两种规格的测试信号,包括:1.5Gbit/s的串行测试信号、3Gbit/s的串行测试信号以及6Gbit/s的串行测试信号中的任意两个或多个。优选地,所述测试点包括:硬盘的耦合电容端;主机芯片的耦合电容端;主机芯片的Via端。一种示波器,包括:测试点确定单元、设置单元及测试单元,其中,所述测试点确定单元,用于获取外部测试目标的线路图,根据所述线路图,为所述外部的测试目标确定至少一个测试点;所述设置单元,用于为每一个所述测试点确定单元确定出的测试点设置对应的测试参数;所述测试单元,用于根据所述设置单元设置的测试参数,顺序在所述每一个所述测试点确定单元确定出的测试点的输出端输入至少两种规格的测试信号,在每一个所述测试点确定单元确定出的测试点的接收端,对每一种所述规格的测试信号进行检测,生成测试结果。优选地,所述测试单元,进一步用于获取外部锁相环恢复出的时钟信号,构建所述时钟信号与测试信号的信号强度之间的对应关系,以眼图的形式输出所述对应关系,通过所述对应关系,确定眼高、眼宽和抖动参数。优选地,所述设置单元,用于为每一个所述测试点选定对应的锁相环类型,并为所述锁相环类型设置对应的锁相环带宽和衰减度,并为每一个所述测试点设置对应的信号传输速率。优选地,所述至少两种规格的测试信号,包括:1.5Gbit/s的串行测试信号、3Gbit/s的串行测试信号以及6Gbit/s的串行测试信号中的任意两个或多个。一种串行信号测试系统,包括:至少一个测试目标和上述任一所述的示波器,其中,所述至少一个测试目标中,每一个所述测试目标,用于为所述示波器提供至少一个测试点。本专利技术实施例提供了一种串行信号测试方法、示波器和系统,通过获取测试目标的线路图,根据所述线路图,为所述测试目标确定至少一个测试点;为每一个所述测试点设置对应的测试参数;根据所述测试参数,顺序在所述每一个所述测试点的输出端输入至少两种规格的测试信号;在每一个所述测试点的接收端,对每一种所述规格的测试信号进行检测,生成测试结果,由于能够对不同规格的测试信号进行测试,因此,能够有效地提高串行信号测试效率。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本专利技术一个实施例提供的一种串行信号测试方法的流程图;图2是本专利技术另一个实施例提供的一种串行信号测试方法的流程图;图3是本专利技术一个实施例提供的测试结果展示的结构示意图;图4是本专利技术一个实施例提供的一种示波器的结构示意图;图5是本专利技术一个实施例提供的一种串行信号测试系统的结构示意图。具体实施方式为使本专利技术实施例的目的、技术方案和优点更加清楚,下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例,基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本专利技术保护的范围。如图1所示,本专利技术实施例提供了一种串行信号测试方法,该方法可以包括以下步骤:步骤101:获取测试目标的线路图,根据所述线路图,为所述测试目标确定至少一个测试点;步骤102:为每一个所述测试点设置对应的测试参数;步骤103:根据所述测试参数,顺序在所述每一个所述测试点的输出端输入至少两种规格的测试信号;步骤104:在每一个所述测试点的接收端,对每一种所述规格的测试信号进行检测,生成测试结果。在图1所示的实施例中,通过获取测试目标的线路图,根据所述线路图,为所述测试目标确定至少一个测试点;为每一个所述测试点设置对应的测试参数;根据所述测试参数,顺序在所述每一个所述测试点的输出端输入至少两种规格的测试信号;在每一个所述测试点的接收端,对每一种所述规格的测试信号进行检测,生成测试结果,由于能够对不同规格的测试信号进行测试,因此,能够有效地提高串行信号测试效率。在本专利技术一个实施例中,为了使测试结果更加直观,上述方法进一步包括:为所述每一个测试点设置对应的锁相环;所述对每一种所述规格的测试信号进行检测,生成测试结果,包括:通过所述锁相环,对每一种所述规格的测试信号中的时钟信号进行恢复,并构建所述时钟信号与测试信号的信号强度之间的对应关系,以眼图的形式输出所述对应关系,通过所述对应关系,确定眼高、眼宽和抖动参数。即通过恢复出时钟信号,以眼图的形式展示测试结果。在本专利技术一个实施例中,为了实现测试,所述为每一个所述测试点设置对应的测试参数,包括:在示波器上,为每一个所述测试点选定对应的锁相环类型,并为所述锁相环类型设置对应的锁相环带宽和衰减度,并为每一个所述测试点设置对应的信号传输速率。在本专利技术一个实施例中,所述至少两种规格的测试信号,包括:1.5Gbit/s的串行测试信号、3Gbit/s的串行测试信号以及6Gbit/s的串行测试信号中的任意两个或多个。在本专利技术一个实施例中,所述测试点包括:硬盘的耦合电容端;主机芯片的耦合电容端;主机芯片的Via端。如图2所示,本专利技术另一实施例提供一种串行信号测试方法,该方法可以包括如下步骤:步骤201:获取测试目标的线路图,根据所述线路图,为所述测试目标确定至少一个测试点;所述测试点包括:硬盘的耦合电容端;主机芯片的耦合电容端;主机芯片的Via端。步骤202:为每一个测试点设置对应的锁相环;由于SATA串行信号传输使用嵌入式时钟本文档来自技高网...
一种串行信号测试方法、示波器和系统

【技术保护点】
一种串行信号测试方法,其特征在于,包括:获取测试目标的线路图,根据所述线路图,为所述测试目标确定至少一个测试点;为每一个所述测试点设置对应的测试参数;根据所述测试参数,顺序在所述每一个所述测试点的输出端输入至少两种规格的测试信号;在每一个所述测试点的接收端,对每一种所述规格的测试信号进行检测,生成测试结果。

【技术特征摘要】
1.一种串行信号测试方法,其特征在于,包括:获取测试目标的线路图,根据所述线路图,为所述测试目标确定至少一个测试点;为每一个所述测试点设置对应的测试参数;根据所述测试参数,顺序在所述每一个所述测试点的输出端输入至少两种规格的测试信号;在每一个所述测试点的接收端,对每一种所述规格的测试信号进行检测,生成测试结果。2.根据权利要求1所述的方法,其特征在于,进一步包括:为每一个所述测试点设置对应的锁相环;所述对每一种所述规格的测试信号进行检测,生成测试结果,包括:通过所述锁相环,对每一种所述规格的测试信号中的时钟信号进行恢复,并构建所述时钟信号与测试信号的信号强度之间的对应关系,以眼图的形式输出所述对应关系,通过所述对应关系,确定眼高、眼宽和抖动参数。3.根据权利要求1或2所述的方法,其特征在于,所述为每一个所述测试点设置对应的测试参数,包括:在示波器上,为每一个所述测试点选定对应的锁相环类型,并为所述锁相环类型设置对应的锁相环带宽和衰减度,并为每一个所述测试点设置对应的信号传输速率。4.根据权利要求1所述的方法,其特征在于,所述至少两种规格的测试信号,包括:1.5Gbit/s的串行测试信号、3Gbit/s的串行测试信号以及6Gbit/s的串行测试信号中的任意两个或多个。5.根据权利要求1至4任一所述的方法,其特征在于,所述测试点包括:硬盘的耦合电容端;主机芯片的耦合电容端;主机芯片的Via端。6.一种示波器,其特征在于,包括:测...

【专利技术属性】
技术研发人员:王鹏
申请(专利权)人:郑州云海信息技术有限公司
类型:发明
国别省市:河南;41

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1