像素驱动电路及其驱动方法、显示面板和显示装置制造方法及图纸

技术编号:14783304 阅读:54 留言:0更新日期:2017-03-10 04:18
本发明专利技术提供了一种像素驱动电路,包括:驱动晶体管、重置模块、储能模块、补偿模块、数据写入模块和发光模块。驱动晶体管用于驱动发光模块发光;重置模块用于对储能模块进行重置;储能模块用于预存驱动晶体管的阈值电压;补偿模块用于对驱动晶体管进行阈值电压补偿;数据写入模块用于将数据信号端输入的信号电平写入到第三节点;并且发光模块用于在驱动晶体管的驱动下发光。还提供了像素驱动电路的驱动方法以及显示面板和显示装置。

【技术实现步骤摘要】

本专利技术涉及显示
,尤其涉及像素驱动电路、包括像素驱动电路的显示面板、包括显示面板的显示装置,以及像素驱动电路的驱动方法。
技术介绍
随着显示技术的进步,越来越多的有源矩阵有机发光二极管(AMOLED)显示面板进入市场。与传统的薄膜晶体管液晶显示面板(TFTLCD)相比,有源矩阵有机发光二极管显示面板具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点。目前,有源矩阵有机发光二极管显示面板在手机、PDA、数码相机等显示领域已经开始逐步取代传统的LCD显示屏。与TFTLCD利用稳定的电压来控制亮度不同,AMOLED属于电流驱动,需要稳定的电流来控制发光。如图1所示,驱动OLED发光的现有像素驱动电路包括:开关晶体管T1、驱动晶体管T2、存储电容器C以及发光器件OLED。驱动晶体管T2的栅极与开关晶体管T1的漏极和存储电容器C的一端相连,源极与高电压信号端Vdd和存储电容器C的另一端相连,并且漏极与发光器件OLED的一端相连。开关晶体管T1的栅极与扫描信号端Vscan相连,源极与数据信号端Vdata相连。发光器件OLED的另一端与低电压信号端Vss相连。当驱动晶体管T2驱动发光器件OLED发光时,驱动电流由高电压信号端Vdd、数据信号端Vdata以及驱动晶体管T2共同控制。以P型晶体管为例,当驱动晶体管T2达到饱和时,流过发光器件OLED的电流为IOLED=K(VSG-Vth)2,其中K为常数,VSG为驱动晶体管T2的源极和栅极之间的电压差,Vth为阈值电压,对于P型晶体管而言,Vth为负值。在实际使用中,OLED的发光亮度对其驱动电流的变化相当敏感。不幸的是,由于驱动晶体管T2在制作过程中无法做到完全一致,另外还由于工艺制程和器件老化,以及工作过程中温度的变化等原因,各像素驱动电路中的驱动晶体管T2的阈值电压Vth存在不均匀性,这样就导致流过每个像素点OLED的电流发生变化,使得显示亮度不均,从而影响整个图像的显示效果。因此,如何消除像素驱动电路中驱动晶体管阈值电压的变化对发光器件的发光亮度的影响,保证驱动发光器件OLED的电流的均一性,从而保证显示画面的质量,是本领域技术人员亟待解决的问题。
技术实现思路
本专利技术的一个目的在于提供一种像素驱动电路、包括像素驱动电路的显示面板、包括显示面板的显示装置,以及像素驱动电路的驱动方法,其能够至少部分地缓解或消除以上提到的现有技术中的问题中的一个或多个。根据本专利技术的第一方面,提供了一种像素驱动电路,包括:驱动晶体管、重置模块、储能模块、补偿模块、数据写入模块和发光模块。驱动晶体管的栅极与第三节点相连,第一极与第一节点相连,第二极与第四节点相连,用于驱动发光模块发光。重置模块与发光信号控制端、第一扫描信号端、第一电平端、第二电平端、第一节点和第二节点相连,用于对储能模块进行重置。储能模块与第一节点和第二节点相连,用于预存驱动晶体管的阈值电压。补偿模块与第二节点、第三节点、第四节点、第一扫描信号端、第二扫描信号端和第二电平端相连,用于对驱动晶体管进行阈值电压补偿。数据写入模块与数据信号端、第一扫描信号端和第三节点相连,用于将数据信号端输入的信号电平写入到第三节点。发光模块与第四节点和第二电平端相连,用于在驱动晶体管的驱动下发光。在一些实施例中,所述重置模块包括第一晶体管和第二晶体管,所述第一晶体管的栅极与发光控制信号端相连,第一极与第一电平端相连,第二极与第一节点相连;所述第二晶体管的栅极与第一扫描信号端相连,第一极与第二电平端相连,第二极与第二节点相连。在一些实施例中,所述储能模块包括储能电容器,所述储能电容器的第一极板与第一节点相连,第二极板与第二节点相连。在一些实施例中,所述补偿模块包括第三晶体管和第五晶体管,所述第三晶体管的栅极与第二扫描信号端相连,第一极与第二节点相连,第二极与第三节点相连,所述第五晶体管的栅极与第一扫描信号端相连,第一极与第四节点相连,第二极与第二电平端相连。在一些实施例中,所述数据写入模块包括第四晶体管,所述第四晶体管的栅极与第一扫描信号端相连,第一极与数据信号端相连,第二极与第三节点相连。在一些实施例中,所述发光模块包括有机发光二极管,所述有机发光二极管的第一端与第四节点相连,第二端与第二电平端相连。在一些实施例中,第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管和驱动晶体管为P型晶体管,所述第一极为源极,所述第二极为漏极,所述第一电平端为高电平端,并且所述第二电平端为低电平端。需要说明的是,本专利技术中采用的晶体管均可以为薄膜晶体管或场效应管或其它特性相同的器件,由于其中采用的晶体管的源极、漏极是对称的,所以其源极、漏极实质上没有区别。在本专利技术中,为区分晶体管除栅极之外的两极,将其中一极称为第一极,将另一极称为第二极。此外,按照晶体管的特性区分可以将晶体管分为N型和P型,当采用P型晶体管时,第一极可以是该P型晶体管的源极,第二极则可以是该P型晶体管的漏极。然而,如本领域技术人员将领会到的,第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管和驱动晶体管中的一个或多个也可以为N型晶体管。相较于现有技术中的像素驱动电路,在本专利技术实施例提供的像素驱动电路中,通过预先在储能模块中存储驱动晶体管的阈值电压成分,当驱动晶体管驱动发光模块发光时,预存在储能模块中的驱动晶体管的阈值电压成分与驱动发光模块的电流中的阈值电压成分抵消,从而消除像素驱动电路中驱动晶体管阈值电压的变化对发光模块的发光亮度的影响,保证驱动发光模块的电流的均一性,从而保证显示画面的质量。在一些实施例中,第二扫描信号端通过使第一扫描信号端经过非门形成。由于第一扫描信号端上的信号与第二扫描信号端上的信号相反,因此可以通过一个扫描信号端和非门的组合来实现另一扫描信号端。从最终得到的显示面板来看,这样做能够大大减少信号线数目,降低布线复杂度,减少有限的布线空间的占用,因而有利于显示面板的小型化和轻薄化。根据本专利技术的第二方面,提供了一种显示面板,包括上述任一种像素驱动电路。根据本专利技术的第三方面,提供了一种显示装置,包括上述显示面板。根据本专利技术的第四方面,提供了一种像素驱动电路的驱动方法,其中像素驱动电路包括:重置模块、储能模块、驱动晶体管、补偿模块、数据写入模块和发光模块,其中重置模块与发光信号控制端、第一扫描信号端、第一电平端、第二电平端、第一节点和第二节点相连;储能模块与第一节点和第二节点相连;驱动晶体管的栅极与第三节点相连,第一极与第一节点相连,第二极与第四节点相连;补偿模块与第二节点、第三节点、第四节点、第一扫描信号端、第二扫描信号端和第二电平端相连;数据写入模块与数据信号端、第一扫描信号端和第三节点相连;发光模块与第四节点和第二电平端相连。所述方法包括:在重置和充电阶段,所述重置模块将第一节点的电平上拉至第一电平,并且将第二节点的电平下拉至第二电平,所述数据写入模块将输入信号端输入的信号电平写入到第三节点;在放电阶段,所述储能模块通过驱动晶体管和补偿模块放电,使得第一节点的电平为输入信号端输入的信号电平与驱动晶体管的阈值电压之和,并且所述重置模块将第二节点的电平下拉至第二电平;以及在补偿和发光阶段,所述重置模块将第一节点的电平上拉至第一电平,所述本文档来自技高网
...
<a href="http://www.xjishu.com/zhuanli/18/201610945383.html" title="像素驱动电路及其驱动方法、显示面板和显示装置原文来自X技术">像素驱动电路及其驱动方法、显示面板和显示装置</a>

【技术保护点】
一种像素驱动电路,包括:驱动晶体管、重置模块、储能模块、补偿模块、数据写入模块和发光模块,其中所述驱动晶体管的栅极与第三节点相连,第一极与第一节点相连,第二极与第四节点相连,用于驱动发光模块发光;所述重置模块与发光信号控制端、第一扫描信号端、第一电平端、第二电平端、第一节点和第二节点相连,用于对储能模块进行重置;所述储能模块与第一节点和第二节点相连,用于预存驱动晶体管的阈值电压;所述补偿模块与第二节点、第三节点、第四节点、第一扫描信号端、第二扫描信号端和第二电平端相连,用于对驱动晶体管进行阈值电压补偿;所述数据写入模块与数据信号端、第一扫描信号端和第三节点相连,用于将数据信号端输入的信号电平写入到第三节点;并且所述发光模块与第四节点和第二电平端相连,用于在驱动晶体管的驱动下发光。

【技术特征摘要】
1.一种像素驱动电路,包括:驱动晶体管、重置模块、储能模块、补偿模块、数据写入模块和发光模块,其中所述驱动晶体管的栅极与第三节点相连,第一极与第一节点相连,第二极与第四节点相连,用于驱动发光模块发光;所述重置模块与发光信号控制端、第一扫描信号端、第一电平端、第二电平端、第一节点和第二节点相连,用于对储能模块进行重置;所述储能模块与第一节点和第二节点相连,用于预存驱动晶体管的阈值电压;所述补偿模块与第二节点、第三节点、第四节点、第一扫描信号端、第二扫描信号端和第二电平端相连,用于对驱动晶体管进行阈值电压补偿;所述数据写入模块与数据信号端、第一扫描信号端和第三节点相连,用于将数据信号端输入的信号电平写入到第三节点;并且所述发光模块与第四节点和第二电平端相连,用于在驱动晶体管的驱动下发光。2.权利要求1所述的像素驱动电路,其特征在于,所述重置模块包括第一晶体管和第二晶体管,所述第一晶体管的栅极与发光控制信号端相连,第一极与第一电平端相连,第二极与第一节点相连;所述第二晶体管的栅极与第一扫描信号端相连,第一极与第二电平端相连,第二极与第二节点相连。3.权利要求1所述的像素驱动电路,其特征在于,所述储能模块包括储能电容器,所述储能电容器的第一极板与第一节点相连,第二极板与第二节点相连。4.权利要求1所述的像素驱动电路,其特征在于,所述补偿模块包括第三晶体管和第五晶体管,所述第三晶体管的栅极与第二扫描信号端相连,第一极与第二节点相连,第二极与第三节点相连,所述第五晶体管的栅极与第一扫描信号端相连,第一极与第四节点相连,第二极与第二电平端相连。5.权利要求1所述的像素驱动电路,其特征在于,所述数据写入模块包括第四晶体管,所述第四晶体管的栅极与第一扫描信号端相连,第一极与数据信号端相连,第二极与第三节点相连。6.权利要求1所述的像素驱动电路,其特征在于,所述发光模块包括有机发光二极管,所述有机发光二极管的第一端与第四节点相连,第二端与第二电平端相连。7.权利要求1-6中任一项所述的像素驱动电路,其特征在于,所述晶体管为P型晶体管,所述第一极为源极,所述第二极为漏极,所述第一电平端为高电平端,并且所述第二电平端为低电平端。8.权利要求1所述的像素驱动电路,其特征在于,所述第二扫描信号端通过使所述第一扫描信号端经过非门形成。9.权利要求1所述的像素驱动电路,其特征在于,所述重置模块包括第一晶体管和第二晶体管,所述第一晶体管的栅极与发光控制信号端相连,第一极与第一电平端相连,第二极与第一节点相连;所述第二晶体管的栅极与第一扫描信号端相连,第一极与第二电平端相连,第二极与第二节点相连;所述储能模块包括储能电容器,所述储能电容器的第一极板与第一节点相连,第二极板与第二节点相连;所述补偿模块包括第三晶体管和第五晶体管,所述第三晶体管的栅极与第二扫描信号端相连,第一极与第二节点相连,第二极与第三节点相连,所述第五晶体管的栅极与第一扫描信...

【专利技术属性】
技术研发人员:杨盛际董学薛海林陈小川王海生赵卫杰刘英明
申请(专利权)人:京东方科技集团股份有限公司北京京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1