GOA驱动电路及液晶显示装置制造方法及图纸

技术编号:14760272 阅读:153 留言:0更新日期:2017-03-03 10:22
本发明专利技术提供一种GOA驱动电路及液晶显示装置,该GOA驱动电路包括多个级联的GOA单元,按照第N级GOA单元输出栅极驱动信号给显示区域第N级水平扫描线Gn,该第N级GOA单元包括上拉模块、上拉控制模块、下拉维持模块、下传模块以及自举电容模块;所述上拉模块、下拉维持模块以及自举电容模块均分别与第N级栅极信号点Qn以及第N级水平扫描线Gn电连接,所述上拉控制模块以及下传模块与第N级栅极信号点Qn连接。本发明专利技术具有减少薄膜晶体管数量的有益效果。

【技术实现步骤摘要】

本专利技术涉及液晶显示领域,特别是涉及一种GOA驱动电路及液晶显示装置
技术介绍
GateDriverOnArray,简称GOA,也就是利用现有薄膜晶体管液晶显示器阵列制程将栅极行扫描驱动信号电路制作在阵列基板上,实现对像素结构逐行扫描的驱动方式的一项技术。随着技术的发展,窄边框是一种必然趋势。现有技术中,GOA驱动电路使用薄膜晶体管的数量较多,如何在不影响功能的情况下减薄膜晶体管的数量是一个技术难题。因此,现有技术存在缺陷,急需改进。
技术实现思路
本专利技术的目的在于提供一种改进的GOA驱动电路及液晶显示装置。为解决上述问题,本专利技术提供的技术方案如下:本专利技术提供一种GOA驱动电路,该GOA驱动电路包括多个级联的GOA单元,按照第N级GOA单元输出栅极驱动信号给显示区域第N级水平扫描线Gn,该第N级GOA单元包括上拉模块、上拉控制模块、下拉维持模块、下传模块以及自举电容模块;所述上拉模块、下拉维持模块以及自举电容模块均分别与第N级栅极信号点Qn以及第N级水平扫描线Gn电连接,所述上拉控制模块以及下传模块与第N级栅极信号点Qn连接;所述下拉维持模块包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管以及第十薄膜晶体管;所述第一薄膜晶体管的栅极与漏极以及第二薄膜晶体管的漏极连接并接入第N级低频时钟信号LCn,所述第一薄膜晶体管的源极、第二薄膜晶体管的栅极以及第四薄膜晶体管的漏极连接,所述第二薄膜晶体管的源极、第三薄膜晶体管的漏极、第五薄膜晶体管的栅极以及第七薄膜晶体管的栅极连接于第N级公共点Pn;所述第七薄膜晶体管的漏极以及第八薄膜晶体管的漏极与第N级栅极信号点Qn连接,所述第五薄膜晶体管的漏极以及所述第十薄膜晶体管的漏极与所述第N级水平扫描线连接;所述第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管以及第十薄膜晶体管的源极与基准低电压源连接以接入基准低电压;所述第八薄膜晶体管以及第十薄膜晶体管的栅极连接并与第N+1级公共节点Pn+1连接,所述第N级GOA单元接入的第N级低频时钟信号LCn与第N+1级GOA单元接入的第N+1级低频时钟信号LCn+1的频率相同且相位相反。优选地,所述下拉维持模块还包括第六薄膜晶体管以及第九薄膜晶体管,所述下传模块包括第十一薄膜晶体管,所述第六薄膜晶体管以及所述第九薄膜晶体管的漏极分别与所述第十一薄膜晶体管的源极连接,所述第六薄膜晶体管的栅极与所述第N级公共节点Pn连接,所述第九薄膜晶体管的栅极与第N+1级公共节点Pn+1连接,所述第十一薄膜晶体管的漏极接入第一高频时钟信号,所述第十一薄膜晶体管的栅极与第N级栅极信号点Qn连接。优选地,所述上拉控制模块包括第十三薄膜晶体管、第十四薄膜晶体管以及第十五薄膜晶体管,所述第十三薄膜晶体管的栅极与所述第十四薄膜晶体管的栅极连接并接入第二高频时钟信号XCK,第十三薄膜晶体管的源极、第十四薄膜晶体管的漏极以及第十五薄膜晶体管的漏极连接,第十五薄膜晶体管的源极与所述第五薄膜晶体管的漏极以及第九薄膜晶体管的漏极连接;第十四薄膜晶体管的源极与第N级栅极信号点Qn连接。优选地,所述下拉维持模块还包括第十六薄膜晶体管,所述第十六薄膜晶体管的漏极与所述第N级公共节点Pn连接,所述第十六薄膜晶体管的栅极与基准低压源连接以接入基准低电压,所述第十六薄膜晶体管的栅极与第N+1级栅极信号点Qn+1连接。优选地,所述基准低电压包括第一基准低电压VSS1以及第二基准低电压VSS2;所述第三薄膜晶体管的源极以及第十六薄膜晶体管的源极接入所述第二基准低电压VSS1,所述第七薄膜晶体管、第六薄膜晶体管、第五薄膜晶体管、第八薄膜晶体管、第九薄膜晶体管以及第十薄膜晶体管的源极接入所述第一基准低电压,所述第二基准低电压的电压值小于所述第一基准低电压的电压值。优选地,所述上拉模块包括第十二薄膜晶体管,所述第十二薄膜晶体管的漏极接入第一高电平信号,所述第十二薄膜晶体管的源极与所述第N级水平扫描线连接,所述第十二薄膜晶体管的栅极与所述第N级栅极信号点连接。优选地,所述第一高频时钟信号与所述第二高频时钟信号反相。优选地,所述第一高频时钟信号以及第二高频时钟信号分别通过第一公共金属线以及第二公共金属线接入。优选地,所述自举电容模块包括自举电容,所述自举电容的一端与所述第N级栅极信号点Qn连接,所述自举电容的另一端与所述第N级水平扫描线Gn连接。本专利技术还提供了一种液晶显示装置,包括上述任一项所述的GOA驱动电路。本专利技术提供的GOA驱动电路通过第N级GOA单元的下拉维持模块共享第N+1级GOA单元的下拉维持模块的第N+1级公共节点Pn+1,从而使得每一下拉维持模块仅需一组共四个薄膜晶体管就可以实现对于第五薄膜晶体管和第七薄膜晶体管与第八薄膜晶体管与第十薄膜晶体管之间的分时使用,以避免由于第五薄膜晶体管和第七薄膜晶体管与第八薄膜晶体管与第十薄膜晶体管一直使用导致薄膜晶体管失效,具有减少薄膜晶体管数量的有益效果。附图说明图1是本专利技术一优选实施例中的GOA驱动电路的原理框图。图2是本专利技术图1所示实施例中的第N级GOA单元的电路原理图。具体实施方式以下各实施例的说明是参考附加的图式,用以例示本专利技术可用以实施的特定实施例。本专利技术所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本专利技术,而非用以限制本专利技术。在图中,结构相似的模块是以相同标号表示。请参照图1,该GOA驱动电路,该GOA驱动电路包括多个级联的GOA单元,按照第N级GOA单元输出栅极驱动信号给显示区域第N级水平扫描线Gn,该第N级GOA单元包括上拉控制模块101、上拉模块102、下拉维持模块103、下传模块105以及自举电容模块104。上拉模块102、下拉维持模块103以及自举电容模块104均分别与第N级栅极信号点Qn以及第N级水平扫描线Gn电连接,所述上拉控制模块101以及下传模块105与第N级栅极信号点Qn连接。该下拉维持模块103还与该下传模块105连接。具体地,同时参照图2,该上拉模块102包括第十二薄膜晶体管T12,该第十二薄膜晶体管T12的栅极与该第N级栅极信号点Qn连接,该第十二薄膜晶体管T12的源极与该第N级水平扫描线Gn连接。该上拉模块102用于将第一高频时钟信号CK输出为栅极扫描信号给该第N级水平扫描线Gn。该下传模块104包括第十一薄膜晶体管T11,该第十一薄膜晶体管T11的栅极与该第N级栅极信号点Qn连接,该第十一薄膜晶体管T11的漏极接入第一高频时钟信号CK,该第十一薄膜晶体管T11的源极输出第N级下传信号STn。该上拉控制模块101包括第十三薄膜晶体管T13、第十四薄膜晶体管T14以及第十五薄膜晶体管T15。第十三薄膜晶体管T13的栅极与第十四薄膜晶体管T14的栅极连接并接入第二高频时钟信号XCK,该第二高频时钟信号XCK与该第一高频时钟信号CK频率相同,相位相反。第十三薄膜晶体管T13的源极、第十四薄膜晶体管T14的漏极以及第十五薄膜晶体管T15的漏极连接,第十五薄膜晶体管T15的源极与下拉维持模块103本文档来自技高网...
GOA驱动电路及液晶显示装置

【技术保护点】
一种GOA驱动电路,其特征在于,该GOA驱动电路包括多个级联的GOA单元,按照第N级GOA单元输出栅极驱动信号给显示区域第N级水平扫描线Gn,该第N级GOA单元包括上拉模块、上拉控制模块、下拉维持模块、下传模块以及自举电容模块;所述上拉模块、下拉维持模块以及自举电容模块均分别与第N级栅极信号点Qn以及第N级水平扫描线Gn电连接,所述上拉控制模块以及下传模块与第N级栅极信号点Qn连接;所述下拉维持模块包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管以及第十薄膜晶体管;所述第一薄膜晶体管的栅极与漏极以及第二薄膜晶体管的漏极连接并接入第N级低频时钟信号LCn,所述第一薄膜晶体管的源极、第二薄膜晶体管的栅极以及第四薄膜晶体管的漏极连接,所述第二薄膜晶体管的源极、第三薄膜晶体管的漏极、第五薄膜晶体管的栅极以及第七薄膜晶体管的栅极连接于第N级公共点Pn;所述第七薄膜晶体管的漏极以及第八薄膜晶体管的漏极与第N级栅极信号点Qn连接,所述第五薄膜晶体管的漏极以及所述第十薄膜晶体管的漏极与所述第N级水平扫描线连接;所述第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管以及第十薄膜晶体管的源极与基准低电压源连接以接入基准低电压;所述第八薄膜晶体管以及第十薄膜晶体管的栅极连接并与第N+1级公共节点Pn+1连接,所述第N级GOA单元接入的第N级低频时钟信号LCn与第N+1级GOA单元接入的第N+1级低频时钟信号LCn+1的频率相同且相位相反。...

【技术特征摘要】
1.一种GOA驱动电路,其特征在于,该GOA驱动电路包括多个级联的GOA单元,按照第N级GOA单元输出栅极驱动信号给显示区域第N级水平扫描线Gn,该第N级GOA单元包括上拉模块、上拉控制模块、下拉维持模块、下传模块以及自举电容模块;所述上拉模块、下拉维持模块以及自举电容模块均分别与第N级栅极信号点Qn以及第N级水平扫描线Gn电连接,所述上拉控制模块以及下传模块与第N级栅极信号点Qn连接;所述下拉维持模块包括第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管以及第十薄膜晶体管;所述第一薄膜晶体管的栅极与漏极以及第二薄膜晶体管的漏极连接并接入第N级低频时钟信号LCn,所述第一薄膜晶体管的源极、第二薄膜晶体管的栅极以及第四薄膜晶体管的漏极连接,所述第二薄膜晶体管的源极、第三薄膜晶体管的漏极、第五薄膜晶体管的栅极以及第七薄膜晶体管的栅极连接于第N级公共点Pn;所述第七薄膜晶体管的漏极以及第八薄膜晶体管的漏极与第N级栅极信号点Qn连接,所述第五薄膜晶体管的漏极以及所述第十薄膜晶体管的漏极与所述第N级水平扫描线连接;所述第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、第七薄膜晶体管、第八薄膜晶体管以及第十薄膜晶体管的源极与基准低电压源连接以接入基准低电压;所述第八薄膜晶体管以及第十薄膜晶体管的栅极连接并与第N+1级公共节点Pn+1连接,所述第N级GOA单元接入的第N级低频时钟信号LCn与第N+1级GOA单元接入的第N+1级低频时钟信号LCn+1的频率相同且相位相反。2.根据权利要求1所述的GOA驱动电路,其特征在于,所述下拉维持模块还包括第六薄膜晶体管以及第九薄膜晶体管,所述下传模块包括第十一薄膜晶体管,所述第六薄膜晶体管以及所述第九薄膜晶体管的漏极分别与所述第十一薄膜晶体管的源极连接,所述第六薄膜晶体管的栅极与所述第N级公共节点Pn连接,所述第九薄膜晶体管的栅极与第N+1级公共节点Pn+1连接,所述第十一薄膜晶体管的漏极接入第一高频时钟信号,所述第十一薄膜晶体管的栅极与第N级栅极信号点Qn连接。3.根据权利要求2所述的G...

【专利技术属性】
技术研发人员:吕晓文陈书志
申请(专利权)人:深圳市华星光电技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1