一种配电装置的电压、电流采样及采样值角度校准方法制造方法及图纸

技术编号:14699330 阅读:133 留言:0更新日期:2017-02-24 10:51
本发明专利技术公开了一种配电装置的电压、电流采样及采样值角度校准方法,其通过配电装置的CPU、第一数模处理芯片ADC0、第二数模处理芯片ADC1、第一直接内存存储器DMA0、第二直接内存存储器DMA1、第三直接内存存储器DMA2、第四直接内存存储器DMA3及第一硬件定时器PIT0完成电压、电流的采样。在所述第一硬件定时器PIT0的统一控制下,本发明专利技术能够实现电压和电流的同步采样。同时,所述第一数模处理芯片ADC0的各个采样通道之间、所述第二数模处理芯片ADC1的各个采样通道之间的采样角度差由第一硬件定时器PIT0直接确定,该采样角度差固定不变,方便了后续的角度差校准。

【技术实现步骤摘要】

本专利技术属于配电、馈电或发电监测、保护领域,尤其涉及一种配电装置的电压、电流采样及采样值角度校准方法
技术介绍
配电网作为电网的重要组成部分,直接面向终端用户,与广大人民群众的生产生活息息相关,是服务民生的重要基础设施。配电终端作为配电网中重要的监测、保护设备,需要实时的采集电网的电流、电压值,通过电压、电流的指标,可以判断出电网是否处于过负荷、前负荷、过电压、低电压等状态,也可以通过电流、电压计算出线路的有功功率、无功功率、视在功率,其采样值的精度及准确性会直接影响到功率计算值的准确度。而现在的配电装置在采集线路的电压和电流的时候,很难做到对电流和电压的采集在时间上完全同步。此外,一次采样中获取的三相电压Ua、Ub及Uc具有不同的采样角,一次采样中获取的三相电流Ia、Ib及Ic也具有不同的采样角。采样角度差的存在,导致计算出来的线电压、线电流、功率存在误差,所以在电能计算的时候出现偏差,长时间统计出来的电能量误差较大。
技术实现思路
为了解决上述技术问题,本专利技术提供了一种配电装置的电压、电流采样及采样值角度校准方法,其技术方案如下:一种配电装置的电压、电流采样及采样值角度校准方法,其特征在于:其通过配电装置的CPU、第一数模处理芯片ADC0、第二数模处理芯片ADC1、第一直接内存存储器DMA0、第二直接内存存储器DMA1、第三直接内存存储器DMA2、第四直接内存存储器DMA3及第一硬件定时器PIT0完成电压、电流的采样,其中:所述第一数模处理芯片ADC0的采样通道与所述配电装置的馈线线路连接以执行电压采样,所述第二数模处理芯片ADC1的采样通道与所述配电装置的馈线线路连接以执行电流采样;所述第一硬件定时器PIT0按预定的第一时间间隔同步触发所述第一直接内存存储器DMA0及所述第二直接内存存储器DMA0;所述第一直接内存存储器DMA0基于所述第一时间间隔触发所述第一数模处理芯片ADC0执行电压采样并将电压采样值存储至缓冲存储器中,所述第二直接内存存储器DMA1基于所述第一时间间隔切换所述第一数模处理芯片ADC0的采样通道;所述第三直接内存存储器DMA2基于所述第一时间间隔触发所述第二数模处理芯片ADC1执行电流采样并将电流采样值存储至缓冲存储器中,所述第四直接内存存储器DMA3基于所述第一时间间隔切换所述第二数模处理芯片ADC1的采样通道。在一个具体实施例中,所述第一数模处理芯片ADC0的采样通道与所述配电装置的馈线线路之间连接有电压互感器、运放电路及抗干扰电路;所述第二数模处理芯片ADC1的采样通道与所述配电装置的馈线线路之间连接有电流互感器、运放电路及抗干扰电路。在一个具体实施例中,所述CPU采用型号为K60的处理器芯片。本专利技术的技术效果在于:在所述第一硬件定时器PIT0的统一控制下,本专利技术能够实现电压和电流的同步采样。同时,所述第一数模处理芯片ADC0的各个采样通道之间、所述第二数模处理芯片ADC1的各个采样通道之间的采样角度差由第一硬件定时器PIT0直接确定,该采样角度差固定不变,方便了后续的角度差校准。附图说明通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本专利技术的限制。而且在整个附图中,用相同的参考符号表示相同的部件。图1为本专利技术提供的配电装置的电压、电流采样及采样值角度校准方法的原理框图。具体实施方式为了更详细地介绍本专利技术,下面结合实施例和附图对本专利技术作出进一步详述,该实施例用于解释本专利技术,并不构成对本专利技术的保护范围的限定。一个具体实施例中,使用本专利技术的配电装置的电压、电流采样及采样值角度校准方法对配电装置上的一条三相四线的馈电线路的电压、电流进行采样,电压采样a、b、c三相,分别记为Ua、Ub及Uc;电流采样a、b、c三相,,分别记为Ia、Ib及Ic。本实施例中,所述配电装置所采用的CPU为飞科思公司提供的型号为K60的处理器芯片,其内部包括两个数模处理芯片ADC,四个直接内存存储器DMA及四个硬件定时器PIT。所述数模处理芯片ADC具有四个采样通道;所述直接内存存储器DMA具有多路复用的16个通道,每个通道都有63个触发源可选;所述硬件定时器PIT能够产生触发脉冲及可屏蔽的中断。本专利技术需要使用两个数模处理芯片ADC、四个直接内存存储器DMA及两个硬件定时器PIT,分别记为:第一数模处理芯片ADC0、第二数模处理芯片ADC1;第一直接内存存储器DMA0、第二直接内存存储器DMA1、第三直接内存存储器DMA2及第四直接内存存储器DMA3;第一硬件定时器PIT0及第二硬件定时器PIT1。如图1所示,本专利技术提供的配电装置的电压、电流采样及采样值角度校准方法的具体原理如下:所述第一数模处理芯片ADC0的三个采样通道分别通过电压互感器、运放电路及抗干扰电路连接所述馈电线路以采集三相电压Ua、Ub及Uc,所述第一数模处理芯片ADC0预留一个采样通道;所述第二数模处理芯片ADC1的三个采样通道分别通过电流互感器、运放电路及抗干扰电路连接所述馈电线路以采集三相电流Ia、Ib及Ic,所述第二数模处理芯片ADC1预留一个采样通道。所述第一硬件定时器PIT0按预定的第一时间间隔同步触发所述第一直接内存存储器DMA0及所述第二直接内存存储器DMA0。所述第一直接内存存储器DMA0基于所述第一时间间隔触发所述第一数模处理芯片ADC0执行电压采样并将电压采样值存储至缓冲存储器中,所述第二直接内存存储器DMA1基于所述第一时间间隔切换所述第一数模处理芯片ADC0的采样通道。所述第三直接内存存储器DMA2基于所述第一时间间隔触发所述第二数模处理芯片ADC1执行电流采样并将电流采样值存储至缓冲存储器中,所述第四直接内存存储器DMA3基于所述第一时间间隔切换所述第二数模处理芯片ADC1的采样通道。可见,在所述第一硬件定时器PIT0的统一控制下,所述第一数模处理芯片ADC0及所述第二数模处理芯片ADC1能够实现电压和电流的同步采样。同时,所述第一数模处理芯片ADC0的各个采样通道之间、所述第二数模处理芯片ADC1的各个采样通道之间的采样角度差均由所述第一时间间隔所决定,根据所述第一时间间隔能够方便地计算出各个采样通道之间的采样角度差。然后根据各个采样通道之间的采样角度差对采样数据进行角度校准,保证了线电压、线电流、功率的计算精度。下面,详细介绍采样值得角度差校准的具体校准过程:所述三相四线的馈线线路上的工频为50Hz,则其上的交流电的一个周期为20ms。本实施例中,一个周期采集24个采样点,每个采样点包括一组三相电压采样值(Ua,Ub及Uc)或一组三相电流采样值(Ia、Ib及Ic)。那么,每个采样点的采样时间间隔为20ms/24=0.8333ms,相邻两个采样点之间的采样角度差为360°/24=15°。由于第一数模处理芯片ADC0及所述第二数模处理芯片ADC1均拥有4路采样通道,即:相邻两个采样通道的采样时间间隔为0.8333ms/4=0.20833ms,相邻两个采样通道之间的采样角度差为15°/4=3.75°。本实施例中,第一硬件定时器PITO所设定的第一时间间隔即为0.20833ms,第二硬件定时器PITO所本文档来自技高网...
一种配电装置的电压、电流采样及采样值角度校准方法

【技术保护点】
一种配电装置的电压、电流采样及采样值角度校准方法,其特征在于:其通过配电装置的CPU、第一数模处理芯片ADC0、第二数模处理芯片ADC1、第一直接内存存储器DMA0、第二直接内存存储器DMA1、第三直接内存存储器DMA2、第四直接内存存储器DMA3及第一硬件定时器PIT0完成电压、电流的采样,其中:所述第一数模处理芯片ADC0的采样通道与所述配电装置的馈线线路连接以执行电压采样,所述第二数模处理芯片ADC1的采样通道与所述配电装置的馈线线路连接以执行电流采样;所述第一硬件定时器PIT0按预定的第一时间间隔同步触发所述第一直接内存存储器DMA0及所述第二直接内存存储器DMA0;所述第一直接内存存储器DMA0基于所述第一时间间隔触发所述第一数模处理芯片ADC0执行电压采样并将电压采样值存储至缓冲存储器中,所述第二直接内存存储器DMA1基于所述第一时间间隔切换所述第一数模处理芯片ADC0的采样通道;所述第三直接内存存储器DMA2基于所述第一时间间隔触发所述第二数模处理芯片ADC1执行电流采样并将电流采样值存储至缓冲存储器中,所述第四直接内存存储器DMA3基于所述第一时间间隔切换所述第二数模处理芯片ADC1的采样通道。...

【技术特征摘要】
1.一种配电装置的电压、电流采样及采样值角度校准方法,其特征在于:其通过配电装置的CPU、第一数模处理芯片ADC0、第二数模处理芯片ADC1、第一直接内存存储器DMA0、第二直接内存存储器DMA1、第三直接内存存储器DMA2、第四直接内存存储器DMA3及第一硬件定时器PIT0完成电压、电流的采样,其中:所述第一数模处理芯片ADC0的采样通道与所述配电装置的馈线线路连接以执行电压采样,所述第二数模处理芯片ADC1的采样通道与所述配电装置的馈线线路连接以执行电流采样;所述第一硬件定时器PIT0按预定的第一时间间隔同步触发所述第一直接内存存储器DMA0及所述第二直接内存存储器DMA0;所述第一直接内存存储器DMA0基于所述第一时间间隔触发所述第一数模处理芯片ADC0执行电压采样并将电压采样值存储至缓冲存储器中,所述第...

【专利技术属性】
技术研发人员:方寿贤陈栩李进王学虎吴军武应龙吴参林邢志兵
申请(专利权)人:南京大全自动化科技有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1