本发明专利技术公开了一种应用于液晶模组的供电电路及液晶模组。该供电电路包括:供电模块,用于输出第一电压;驱动芯片用于输入第一电压,并根据第一电压输出第二电压,以及对第二电压进行升压处理以输出第三电压,其中,第二电压包括第二高电平电压和第二低电平电压,第三电压包括第三高电平电压和第三低电平电压;控制模块用于当第二高电平电压波动或第二低电平电压出现波动时,控制第二高电平电压和第三高电平电压的电压差值以及第三低电平电压和第二低电平电压的电压差值在预定范围内。通过上述方式,本发明专利技术能够避免在驱动芯片出现锁定问题,进而保证液晶模组的正常显示。
【技术实现步骤摘要】
本专利技术涉及液晶显示领域,特别是涉及一种应用于液晶模组的供电电路及液晶模组。
技术介绍
随着对应用于手机屏幕的液晶显示屏的分辨率要求越来越大,液晶模组(LCDmodule,LCM)的驱动功耗也会变大,当液晶显示屏的分辨率为全高清(FullHighDefinition,FHD)及全高清以上时,如果靠单组供电电源通过液晶驱动芯片升压来驱动液晶模组,效率会比较低,显示效果比较差。为了解决这个问题,现有的技术的做法是采用3-power的供电模式,3-power是指采用三组供电电源,也即数字电压(IOVCC)、源极驱动芯片的高电压(VSP)、源极驱动芯片的低电压(VSN)供电。但是,采用3-power的供电模式时,当VSP或VSN发生波动时,容易造成驱动芯片的逻辑错误出现锁定(latchup)问题,进而出现液晶显示模组无法正常显示的问题。其中,latchup是指驱动芯片中,在电源和地线之间由于寄生的PNP和NPN相互影响而产生的一低阻抗通路,它的存在会使电源和地之间产生大电流,从而引起驱动芯片的逻辑错误进而造成失效。
技术实现思路
本专利技术主要解决的技术问题是提供一种应用于液晶模组的电源电路及液晶模组,能够解决现有技术中采用3-power的供电模式而出现的驱动芯片的锁定问题。为解决上述技术问题,本专利技术采用的一个技术方案是:提供一种应用于液晶面板的供电电路,该供电电路包括:供电模块,用于输出第一电压,第一电压包括第一高电平电压和第一低电平电压;驱动芯片,与供电模块连接,用于输入第一电压,并根据第一电压输出第二电压,以及对第二电压进行升压处理以输出第三电压,其中,第二电压包括第二高电平电压和第二低电平电压,第三电压包括第三高电平电压和第三低电平电压;控制模块,与驱动芯片连接,用于当第二高电平电压波动使得第二高电平电压的电压值大于第三高电平电压的电压值或第二低电平电压出现波动使得第二低电平电压的电压值低于第三低电平电压时,控制第二高电平电压和第三高电平电压的电压差值以及第三低电平电压和第二低电平电压的电压差值在预定范围内。其中,驱动芯片包括:接收单元和升压单元;其中,接收单元的第一输入端和第二输入端分别输入第一高电平电压和第一低电平电压,接收单元的第一输出端和第二输出端分别输出第二高电平电压和第二低电平电压;升压单元与接收单元连接,升压单元的第一输入端和第二输入端分别输入第二高电平电压和第二低电平电压,升压电路的第一输出端和第二输出端分别输出第三高电平电压和第三低电平电压。其中,驱动芯片进一步包括:第一晶体管和第二晶体管;第一晶体管的源极与第二高电平电压连接,第一晶体管的栅极与第二晶体管的漏极连接后与第三高电平电压连接,第一晶体管的漏极与第二晶体管的栅极连接后与第三低电平电压连接,第二晶体管的源极与驱动芯片的地线连接。其中,第一晶体管为NMOS晶体管,第二晶体管为PMOS晶体管。其中,控制模块包括第一二极管和第二二极管,第一二极管的正极与第二高电平电压连接,第一二极管的负极与第三高电平电压连接,第二二极管的正极与第三低电平电压连接,第二二极管的负极与第二低电平电压连接。其中,在第一时钟阶段,第三高电平电压和第二高电平电压的电压值相等,第三低电平电压和第二低电平电压的电压值相等;在第二时钟阶段,第三高电平电压的电压值高于第二高电平电压的电压值,第三低电平电压的电压值低于第二低电平电压的电压值;其中,第一时钟阶段为接收单元正常工作、升压单元未开始工作所对应的时间阶段,第二时钟阶段为接收单元和升压单元均正常工作所对应的时间阶段。其中,第一高电平电压和第二高电平电压的电压值相等,第一低电平电压和第一低电平电压的电压值相等。其中,在第一时钟阶段,第三高电平电压的电压值为+5V,第三低电平电压的电压值为-5V;在第二时钟阶段,第三高电平电压的电压值为+15V,第三低电平电压的电压值为-10V。其中,当第二高电平电压的电压值大于第三高电平电压的电压值或第二低电平电压的电压值低于第三低电平电压的电压值时,第二高电平电压和第三高电平电压的电压差值以及第三低电平电压和第二低电平电压的电压差值不会超过0.3V。为解决上述技术问题,本专利技术采用的另一个技术方案是:提供一种液晶模组,包括上述的供电电路,其中,第二电压用于驱动液晶模组中的源极驱动芯片,第三电压用于提供液晶模组中的薄膜晶体管的开关电压。本专利技术的有益效果是:本专利技术的应用于液晶模组的供电电路及液晶模组中当第二高电平电压出现波动或第二低电平电压出现波动时,控制第二高电平电压和第三高电平电压的电压差值以及第三低电平电压和第二低电平电压的电压差值在预定范围内,从而可以避免出现第二高电平电压和地之间形成通路产生大电流使得驱动芯片出现锁定问题。附图说明图1是本专利技术第一实施例的应用于液晶模组的供电电路的结构示意图;图2是本专利技术第二实施例的应用于液晶模组的供电电路的结构示意图;图3是图2所示的供电电路的工作时序图;图4是本专利技术实施例的液晶模组的结构示意图。具体实施方式在说明书及权利要求书当中使用了某些词汇来指称特定的组件,所属领域中的技术人员应可理解,制造商可能会用不同的名词来称呼同样的组件。本说明书及权利要求书并不以名称的差异来作为区分组件的方式,而是以组件在功能上的差异来作为区分的基准。下面结合附图和实施例对本专利技术进行详细说明。图1是本专利技术第一实施例的应用于液晶模组的供电电路的结构示意图。如图1所示,供电电路100包括供电模块11、驱动芯片12和控制模块13。供电模块11用于输出第一电压,第一电压包括第一高电平电压V1H和第一低电平电压V1L。驱动芯片12与供电模块11连接,用于输入第一电压,并根据第一电压输出第二电压,以及对第二电压进行升压处理以输出第三电压,其中,第二电压包括第二高电平电压VSP和第二低电平电压VSN,第三电压包括第三高电平电压VGH和第三低电平电压VGL。控制模块13与驱动芯片12连接,用于当第二高电平电压VSP波动使得第二高电平电压VSP的电压值大于第三高电平电压VGH的电压值或第二低电平电压VSN出现波动使得第二低电平电压VSN的电压值低于第三低电平电压VGL时,控制第二高电平电压VSP和第三高电平电压VGH的电压差值以及第三低电平电压VGL和第二低电平电压VSN的电压差值在预定范围内。通过上述实施方式,本专利技术第一实施例的供电电路通过控制模块控制当第二高电平电压出现波动或第二低电平电压出现波动时,控制第二高电平电压和第三高电平电压的电压差值以及第三低电平电压和第二低电平电压的电压差值在预定范围内,可以避免第二高电平电压和地之间形成通路产生大电流使得驱动芯片出现锁定问题。图2是本专利技术第二实施例的应用于液晶模组的供电电路的结构示意图。如图2所示,供电电路200包括供电模块21、驱动芯片22、控制模块23。供电模块21用于输出第一电压,第一电压包括第一高电平电压V1H和第一低电平电压V1L。在本实施例中,第一高电平电压V1H的电压值为+5V,第一低电平电压V1L的电压值为-5V。驱动芯片22与供电模块21连接,用于输入第一电压,并根据第一电压输出第二电压,以及对第二电压进行升压处理以输出第三电压,其中,第二电压包括第二高电平电压VSP和第二低电平电压VSN,第三电压包本文档来自技高网...
【技术保护点】
一种应用于液晶模组的供电电路,其特征在于,所述供电电路包括:供电模块,用于输出第一电压,所述第一电压包括第一高电平电压和第一低电平电压;驱动芯片,与所述供电模块连接,用于输入所述第一电压,并根据所述第一电压输出第二电压,以及对所述第二电压进行升压处理以输出第三电压,其中,所述第二电压包括第二高电平电压和第二低电平电压,所述第三电压包括第三高电平电压和第三低电平电压;控制模块,与所述驱动芯片连接,用于当所述第二高电平电压波动使得所述第二高电平电压的电压值大于所述第三高电平电压的电压值或所述第二低电平电压出现波动使得所述第二低电平电压的电压值低于所述第三低电平电压时,控制所述第二高电平电压和所述第三高电平电压的电压差值以及所述第三低电平电压和所述第二低电平电压的电压差值在预定范围内。
【技术特征摘要】
1.一种应用于液晶模组的供电电路,其特征在于,所述供电电路包括:供电模块,用于输出第一电压,所述第一电压包括第一高电平电压和第一低电平电压;驱动芯片,与所述供电模块连接,用于输入所述第一电压,并根据所述第一电压输出第二电压,以及对所述第二电压进行升压处理以输出第三电压,其中,所述第二电压包括第二高电平电压和第二低电平电压,所述第三电压包括第三高电平电压和第三低电平电压;控制模块,与所述驱动芯片连接,用于当所述第二高电平电压波动使得所述第二高电平电压的电压值大于所述第三高电平电压的电压值或所述第二低电平电压出现波动使得所述第二低电平电压的电压值低于所述第三低电平电压时,控制所述第二高电平电压和所述第三高电平电压的电压差值以及所述第三低电平电压和所述第二低电平电压的电压差值在预定范围内。2.根据权利要求1所述的供电电路,其特征在于,所述驱动芯片包括:接收单元和升压单元;其中,所述接收单元的第一输入端和第二输入端分别输入所述第一高电平电压和所述第一低电平电压,所述接收单元的第一输出端和第二输出端分别输出所述第二高电平电压和所述第二低电平电压;所述升压单元与所述接收单元连接,所述升压单元的第一输入端和第二输入端分别输入所述第二高电平电压和所述第二低电平电压,所述升压电路的第一输出端和第二输出端分别输出所述第三高电平电压和所述第三低电平电压。3.根据权利要求2所述的供电电路,其特征在于,所述驱动芯片进一步包括:第一晶体管和第二晶体管;所述第一晶体管的源极与所述第二高电平电压连接,所述第一晶体管的栅极与所述第二晶体管的漏极连接后与所述第三高电平电压连接,所述第一晶体管的漏极与所述第二晶体管的栅极连接后与所述第三低电平电压连接,所述第二晶体管的源极与所述驱动芯片的地线连接。4.根据权利要求3所述的供电电路,其特征在于,所述第一晶体管为NMOS晶体管,所述第二晶体管为PMOS晶...
【专利技术属性】
技术研发人员:曹永明,邹少林,倪漫利,
申请(专利权)人:深圳天珑无线科技有限公司,
类型:发明
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。