一种时钟延时电路制造技术

技术编号:14636339 阅读:118 留言:0更新日期:2017-02-15 10:27
本发明专利技术实施例公开了一种时钟延时电路,所述时钟延时电路包括:控制模块和至少一级延时模块;其中,延时模块用于延时;每一级延时模块的两个输出端分别连接至下一级延时模块的两个输入端;所述控制模块,所述每一级延时模块的两个输出端分别连接至所述控制模块的两个输入端,用于根据所需延时选择将哪一级延时模块的两个输出端作为所述时钟延时电路的两个输出端。

【技术实现步骤摘要】

本专利技术涉及时钟信号处理领域,尤其涉及一种时钟延时电路
技术介绍
现有的电路上的时钟信号输出总会存在输出不同步的问题,为了解决这一问题,目前一般的做法是在输出时钟信号通路上连接一个时钟延时电路来保证时钟信号输出同步。现有技术中的时钟延时电路,如中国专利CN201120472823.6提出的时钟延时电路,是通过输入时钟信号控制充放电电路,充放电电路上的电压与参考电压作为比较器的两个输入信号,比较器的输出即经过延时的时钟信号。该专利中提出的延时电路虽然可以实现信号延时,但延时时间不可调。
技术实现思路
为解决上述技术问题,本专利技术实施例期望提供一种时钟延时电路,能够调节时钟延时电路的延时时间。本专利技术的技术方案是这样实现的:第一方面,提供一种时钟延时电路,所述时钟延时电路包括:控制模块和至少一级延时模块;其中,延时模块用于延时;每一级延时模块的两个输出端分别连接至下一级延时模块的两个输入端;所述控制模块,所述每一级延时模块的两个输出端分别连接至所述控制模块的两个输入端,用于根据所需延时选择将哪一级延时模块的两个输出端作为所述时钟延时电路的两个输出端。结合第一方面,在第一种可实现方式中,所述第一级延时模块的输入是原始的输入信号。结合第一方面,在第二种可实现方式中,所述每一级延时模块包括:两个可变电阻单元,所述两个可变电阻单元的输入端与高电平连接,用于根据第一控制信号调节所述延时模块的输出信号的摆幅;两个开关单元,所述两个开关单元的第一输入端分别与所述两个可变电阻单元的输出端连接,第二输入端与上一级延时模块的输出端相连接,用于根据所述上一级延时模块的输出信号确定开启或关闭所述开关单元;偏置电流单元,所述偏置电流单元的输入端与所述两个开关单元的输出端相连接,所述偏置电流单元的输出端与地相连;用于根据第二控制信号调节所述偏置电流单元的电流。结合第二种可实现方式,在第三种可实现方式中,所述延时模块还包括:充电单元,所述充电单元的输出端和输入端分别与所述两个可变电阻单元的输出端连接;用于根据第三控制信号调节所述延时模块的充电时间。结合第二种可实现方式,在第四种可实现方式中,所述延时模块的两个输入端分别是所述两个开关单元的第二输入端,所述延时模块的两个输出端用于输出输入所述开关单元的信号;其中,所述延时模块的输入端和所述输入端对应的输出端分别位于所述时钟延时电路的两个支路上。结合第一种可实现方式,在第五种可实现方式中,所述可变电阻单元由固定电阻和可调节电阻并联组成;所述可调节电阻用于根据所述第一控制信号改变所述可调节电阻的阻值,以改变所述延时模块的输出信号的摆幅。结合第一种可实现方式,在第六种可实现方式中,所述开关单元是n沟道金属-绝缘体-半导体MOS管;其中,所述开关单元的第二输入端是所述n沟道MOS管的G极,所述开关单元的第一输入端是所述n沟道MOS管的D极;所述开关单元的输出端是所述n沟道MOS管的S极。结合第六种可实现方式,在第七种可实现方式中,当所述延时模块中第一n沟道MOS管的G极是所述延时模块的第二输入端时,第二n沟道MOS管的D极是所述延时模块对应的第一输出端;当所述延时模块中第二n沟道MOS管的G极是所述延时模块的第二输入端时,第一n沟道MOS管的D极是所述延时模块对应的第二输出端。结合第一种可实现方式,在第八种可实现方式中,所述偏置电流单元由固定电流源和可编程电流源并联组成;其中,所述可编程电流源用于根据所述第二控制信号改变所述可编程电流源所在支路的电流,从而改变所述延时模块的电流。结合第二种可实现方式,在第九种可实现方式中,所述充电单元是可变电容,用于根据所述第三控制信号改变所述可变电容的电容值,改变电容的充电放电时间。结合第一方面、第一种至第九种可实现方式,在第十种可实现方式中,所述控制模块是数据选择器。本专利技术实施例提供一种时钟延时电路,采用多级延时模块,并使每一级延时模块的两个输出端分别与下一级延时模块的两个输入端级联;再由控制模块根据所需延时选择将哪一级延时模块的两个输出端作为所述时钟延时电路的两个输出端。这样一来,经过第一级延时模块延时的延时时间是T1,经过第二级延时模块延时的延时时间是T1+T2,依次类推,每一级延时模块的延时时间都是按顺序增长的,控制模块可以根据输入信号所需要的延时时间确定出需要选择哪一级延时模块作为整个电路的输出,这样,本专利技术实施例提供的时钟延时电路不再只产生单一的延时时间,而是可以产生多种延时时间,从而达到延时时间可调的目的。附图说明图1为本专利技术实施例提供的一种时钟延时电路的结构示意图;图2为本专利技术实施例提供的一种延时模块的结构示意图;图3为本专利技术实施例提供的另一种延时模块的结构示意图;图4为本专利技术实施例提供的再一种延时模块的结构示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述。本专利技术实施例提供一种时钟延时电路,如图1所示,该电路可以包括:控制模块102和至少一级延时模块101;其中,延时模块101用于延时;每级延时模块101的延时时间可以相同,也可以不同;每一级延时模块的两个输出端分别连接至下一级延时模块的两个输入端。这里,第一级延时模块101的输入是原始的输入信号。假设每个延时模块101的延时时间均为T,那么,第一级延时模块101输出信号的延时时间是T;第二级延时模块101输出信号的延时时间是2T,即输入信号经过第一级延时模块101和第二级延时模块101后的延时时间是2T;第三级延时模块101输出信号的延时时间是3T,即输入信号经过三个延时模块101后的延时时间是3T,以此类推,第n级延时模块101输出信号的延时时间是nT,即输入信号经过n个延时模块101后的延时时间是nT,这里,n是正整数。具体的,如图2所示,延时模块101可以包括:两个可变电阻单元1011,两个可变电阻单元1011的输入端与高电平VDD连接,用于根据第一控制信号调节延时模块101的输出信号摆幅。如图4所示,优选的,可变电阻单元1011可以由固定电阻R1和可调节电阻R并联组成的,其中,可调节电阻用于根据第一控制信号改变可调节电阻R的阻值,从而改变延时模块101对预想电容的充电放电速度,从而改变延时模块101的延时时间,这里,将延时模块101之后连接的电路当作一个预想电容。两个开关单元1012用于根据上一级延时模块101的输出信号确定开启或关闭开关单元1012。两个开关单元1012的第一输入端分别与两个可变电阻单元1011的输出端连接,第二输入端与上一级延时模块101的输出端相连接。这里,延时模块101的两个输入端分别是两个开关单元1012的第二输入端,延时模块101的两个输出端用于输出输入开关单元1012的信号;其中,延时模块101的输入端和该输入端对应的输出端分别位于时钟延时电路的两个支路上。如图4所示,优选的,开关单元1012是n沟道金属-绝缘体-半导体(MetalOxideSemiconductor,MOS)管MOS;其中,开关单元1012的第二输入端是n沟道MOS管的G极,开关单元1012的第一输入端是n沟道MOS管的D极;开关单元1012的输出端是n沟道MOS管的S极。当n沟道M本文档来自技高网...
一种时钟延时电路

【技术保护点】
一种时钟延时电路,其特征在于,所述时钟延时电路包括:控制模块和至少一级延时模块;其中,延时模块用于延时;每一级延时模块的两个输出端分别连接至下一级延时模块的两个输入端;所述控制模块,所述每一级延时模块的两个输出端分别连接至所述控制模块的两个输入端,用于根据所需延时选择将哪一级延时模块的两个输出端作为所述时钟延时电路的两个输出端。

【技术特征摘要】
1.一种时钟延时电路,其特征在于,所述时钟延时电路包括:控制模块和至少一级延时模块;其中,延时模块用于延时;每一级延时模块的两个输出端分别连接至下一级延时模块的两个输入端;所述控制模块,所述每一级延时模块的两个输出端分别连接至所述控制模块的两个输入端,用于根据所需延时选择将哪一级延时模块的两个输出端作为所述时钟延时电路的两个输出端。2.根据权利要求1所述的时钟延时电路,其特征在于,所述第一级延时模块的输入是原始的输入信号。3.根据权利要求1所述的时钟延时电路,其特征在于,所述每一级延时模块包括:两个可变电阻单元,所述两个可变电阻单元的输入端与高电平连接,用于根据第一控制信号调节所述延时模块的输出信号的摆幅;两个开关单元,所述两个开关单元的第一输入端分别与所述两个可变电阻单元的输出端连接,第二输入端与上一级延时模块的输出端相连接,用于根据所述上一级延时模块的输出信号确定开启或关闭所述开关单元;偏置电流单元,所述偏置电流单元的输入端与所述两个开关单元的输出端相连接,所述偏置电流单元的输出端与地相连;用于根据第二控制信号调节所述偏置电流单元的电流。4.根据权利要求3所述的时钟延时电路,其特征在于,所述延时模块还包括:充电单元,所述充电单元的输出端和输入端分别与所述两个可变电阻单元的输出端连接;用于根据第三控制信号调节所述延时模块的充电时间。5.根据权利要求3所述的时钟延时电路,其特征在于,所述延时模块的两个输入端分别是所述两个开关单元的第二输入端,所述延时模块的两个输出端
\t用于输出输入所述...

【专利技术属性】
技术研发人员:李超林
申请(专利权)人:深圳市中兴微电子技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1