信号发生装置制造方法及图纸

技术编号:14595030 阅读:99 留言:0更新日期:2017-02-08 23:52
本实用新型专利技术公开了一种信号发生装置,该信号发生装置基于FPGA实现,该信号发生装置包括:信号源输入接口、信号输出接口、闪存器接口、PCI‑E硬核模块、数据交互模块接口、可局部重构标准核心算法模块、控制逻辑模块、以及配置逻辑模块,其中,PCI‑E硬核模块、数据交互模块接口、和可局部重构标准核心算法模块依次连接在信号源输入接口与信号输出接口之间;控制逻辑模块与数据交互接口、可局部重构标准核心算法模块、以及配置逻辑模块分别连接;闪存器接口与配置逻辑模块连接。本实用新型专利技术能够提高FPGA的使用率和工作稳定性,并保证不同标准的配置效率和成功率,以及提高不同标准的测试信号的切换效率。

Signal generator

The utility model discloses a signal generator, the signal generator based on FPGA, the signal generating device comprises a signal input interface, signal output interface, flash memory interface, PCI hard E module, data exchange module interface and local reconstruction standard core algorithm module, logic control module, logic and configuration among them, PCI module, E module, core data exchange module interface, and the local reconstruction standard core algorithm modules are connected between the signal source input interface and output interface; a control logic module and data interface, local reconstruction standard core algorithm module, and configuration logic module are respectively connected with a flash memory device is connected with the interface; the configuration logic module. The utility model can improve the utilization rate and the working stability of the FPGA, ensure the efficiency and the success rate of different standards, and improve the switching efficiency of the test signals of different standards.

【技术实现步骤摘要】

本技术涉及电子
,具体来说,涉及一种信号发生装置。
技术介绍
为了对数字电视行业的产品进行研发、测试以及验证,产生了一系列调制卡产品。其中,调制卡产品可以在数字电视的芯片研发及验证测试、方案研发及验证、产品研发测试、产品验证及演示、产品生产测试、质检测试等多个阶段和方面进行测试和验证,以保证数字电视相关产品的质量。在进行上述各种测试时,调制卡系列产品可以根据不同的制式标准(如DVB-C,DVB-C2,DVB-T/H,DVB-T2,DVB-S,DVB-S2,DVB-S2X,DTMB,CMMB,ATSC,ATSC-M/H,J.83B,ISDB-T,ISDB-S等)所定义软件无线电技术(具体可以包括的编码、交织、映射、调制等),对电脑(PC)侧输出的数字电视的TS码流进行数据处理,并通过模拟调制、变频、滤波等射频微波技术将视音频数据以射频RF的方式输出,从而将测试信号提供给各类数字电视接收设备(如电视机、机顶盒、手持终端、车载接收机等)解调并还原视音频数据,以此实现对各类数字电视接收设备的测试工作。其中,对于数字电视的测试信号源来说,由于它在同一设备上支持全球各个地区和国家的数字电视标准,如中国的DTMB,欧洲的DVB,美国的ATSC,日本的ISDB等等,而每一种数字电视的标准都各不相同,因此,这就要求调制卡设备具备在测试时可任意切换至所需测试的数字电视标准的功能。而这些标准的核心算法大部分是通过软件无线电技术在FPGA中实现的,因此,在调制卡设备切换至所需测试的不同数字电视标准时,就需要对调制卡中的FPGA进行重新配置,使其完成标准的切换。在传统方案中,在进行标准的切换时,所切换的标准的配置文件保存在PC机侧,所以需要通过PCI通讯接口将保存在PC机的某个标准的配置文件传输到调制卡设备端的硬件上,并由PCI通讯接口和FPGA之间的一系列外围电路来对FPGA进行全局重配置。而在这个标准切换的过程中,由于数据通路较长,那么对硬件信号完整性的要求就比较高,很容易出现配置文件的数据在传输过程中存在错误比特,从而导致对FPGA的配置失败;而且,数字电视标准的配置文件存放于PC机侧,容易丢失或者被拷贝,数据的存储安全性较差;另外,由于数据通路较长,还会导致数据传输速率慢,配置效率低的问题。针对相关技术中的调制卡设备在进行标准切换时所存在的配置效率低、配置成功率低以及配置文件的存储安全性差的问题,目前尚未提出有效的解决方案。
技术实现思路
针对相关技术中的调制卡设备在进行标准切换时所存在的配置效率低、配置成功率低以及配置文件的存储安全性差的问题,本技术提出一种信号发生装置,能够提高配置效率和配置成功率,并保证配置文件的存储安全性。本技术的技术方案是这样实现的:根据本技术的一个方面,提供了一种信号发生装置,该信号发生装置基于FPGA实现。该信号发生装置包括:信号源输入接口、信号输出接口、闪存器接口、PCI-E硬核模块、数据交互模块接口、可局部重构标准核心算法模块、控制逻辑模块、以及配置逻辑模块,其中,PCI-E硬核模块、数据交互模块接口、和可局部重构标准核心算法模块依次连接在信号源输入接口与信号输出接口之间;控制逻辑模块与数据交互模块接口、可局部重构标准核心算法模块、以及配置逻辑模块分别连接;闪存器接口与配置逻辑模块连接。并且,控制逻辑模块的输出端与数据交互模块接口的输入端、可局部重构标准核心算法模块的输入端、配置逻辑模块的输入端分别连接。另外,闪存器接口的输出端与配置逻辑模块的输入端连接,闪存器接口的输入端与闪存器的输出端连接。优选的,信号源输入接口为PCI-E接口,其中,PCI-E接口的输入端与信号源连接,PCI-E接口的输出端与PCI-E硬核模块的输入端连接。本技术通过使PCI-E硬核模块与信号源输入接口直接相连,减少了外围电路,缩小了信号发生装置的体积;并通过可局部重构标准核心算法模块以及与之相连的各个控制、配置和交互模块的相互连接,能够在标准切换时,对PCI-E硬核模块进行局部动态重构,无需全局重构,提高了FPGA的使用率和工作稳定性,从而保证了不同标准的配置效率和成功率,提高了不同标准的测试信号的切换效率。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是根据本技术实施例的信号发生装置的示意图。具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本技术保护的范围。根据本技术的实施例,提供了一种信号发生装置。如图1所示,根据本技术实施例的信号发生装置基于FPGA实现,该信号发生装置100包括:信号源输入接口11、信号输出接口12、闪存器接口13、PCI-E硬核模块14、数据交互模块接口15、可局部重构标准核心算法模块16、控制逻辑模块17、以及配置逻辑模块18,其中,PCI-E硬核模块14、数据交互模块接口15、和可局部重构标准核心算法模块16依次连接在信号源输入接口11与信号输出接口12之间;控制逻辑模块17与数据交互模块接口15、可局部重构标准核心算法模块16、以及配置逻辑模块18分别连接;闪存器接口13与配置逻辑模块18连接。借助于本技术上述实施例的技术方案,本技术通过使PCI-E硬核模块与信号源输入接口直接相连,减少了外围电路,缩小了信号发生装置的体积;并通过可局部重构标准核心算法模块以及与之相连的各个控制、配置和交互模块的相互连接,能够在标准切换时,对PCI-E硬核模块进行局部动态重构,无需全局重构,提高了FPGA的使用率和工作稳定性,从而保证了不同标准的配置效率和成功率,提高了不同标准的测试信号的切换效率。并且,从图1可以看出,根据本技术实施例的控制逻辑模块17的输出端与数据交互模块接口15的输入端、可局部重构标准核心算法模块16的输入端、配置逻辑模块18的输入端分别连接。并且,闪存器接口13的输出端与配置逻辑模块18的输入端连接,闪存器接口13的输入端与闪存器19的输出端连接。其中,这里的信号源输入接口11为PCI-E接口11,其中,PCI-E接口11的输入端与信号源连接,PCI-E接口11的输出端与PCI-E硬核模块14的输入端连接。这样,在进行标准的切换时,即可以通过对FPGA进行局部动态重构来实现。具体而言,首先PC机通过信号源输入接口11通知FPGA(这里为28nm技术的FPGA)停止当前正在执行的工作,并且PC机通过PCIE硬核模块14发送重构的命令到控制逻辑模块17;控制逻辑模块17可以通过分析该从PC送来的重构命令,来使闪存器19(这里为FLASH)通过闪存器接口13将重构所需要的地址信息送给配置逻辑模块18;并且,控制逻辑模块17会通知配置逻辑模块18进入到重构流程;其中,本技术实施例将各个标准的配置文件加本文档来自技高网
...

【技术保护点】
一种信号发生装置,其特征在于,所述信号发生装置基于FPGA实现,所述信号发生装置包括:信号源输入接口、信号输出接口、闪存器接口、PCI‑E硬核模块、数据交互模块接口、可局部重构标准核心算法模块、控制逻辑模块、以及配置逻辑模块,其中,所述PCI‑E硬核模块、所述数据交互模块接口、和所述可局部重构标准核心算法模块依次连接在所述信号源输入接口与所述信号输出接口之间;所述控制逻辑模块与所述数据交互接口、所述可局部重构标准核心算法模块、以及所述配置逻辑模块分别连接;所述闪存器接口与所述配置逻辑模块连接。

【技术特征摘要】
1.一种信号发生装置,其特征在于,所述信号发生装置基于FPGA实现,所述信号发生装置包括:信号源输入接口、信号输出接口、闪存器接口、PCI-E硬核模块、数据交互模块接口、可局部重构标准核心算法模块、控制逻辑模块、以及配置逻辑模块,其中,所述PCI-E硬核模块、所述数据交互模块接口、和所述可局部重构标准核心算法模块依次连接在所述信号源输入接口与所述信号输出接口之间;所述控制逻辑模块与所述数据交互接口、所述可局部重构标准核心算法模块、以及所述配置逻辑模块分别连接;所述闪存器接口与所述配置逻辑模块连接。2.根据权...

【专利技术属性】
技术研发人员:王威侯啸林冷伟民
申请(专利权)人:深圳市芯启源科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1