用于高速通信的接口电路和包括其的系统技术方案

技术编号:14483349 阅读:132 留言:0更新日期:2017-01-26 02:52
一种系统可以包括耦接至线制总线的接口电路。接口电路可以根据线制总线的状态来接收多电平符号。接口电路可以包括时钟恢复电路,时钟恢复电路被配置为基于多电平符号来产生恢复时钟。接口电路可以根据系统的操作速度而基于外部时钟和恢复时钟中的一个来锁存多电平符号。

【技术实现步骤摘要】
相关申请的交叉引用本申请要求2015年7月13日提交给韩国知识产权局的申请号为10-2015-0099356的韩国申请的优先权,该韩国申请通过引用如全部阐述一样整体合并于此。
各种实施例总体而言涉及一种通信系统,更具体地,涉及一种用于高速通信的接口电路和包括其的系统
技术介绍
个人电子设备(诸如个人计算机、平板PC、膝上计算机、智能电话)可以包括各种电子元件。组成电子设备的电子元件可以高速地彼此通信以在短时间内处理大量数据。一般而言,电子元件可以通过接口电路来发送和接收数据。电子元件之间的数据传输可以以各种方式发生。例如,可以经由并行模式来传输数据。可选地,可以经由串行模式来传输数据。随着电子元件的性能持续改善,存在对引入具有宽带宽和减小的功耗的通信方法的增长的需要。为此,正提出各种通信方法以改善接口电路的性能。附图说明图1是图示根据实施例的系统的代表示例的框图。图2是图示根据实施例的存储系统的代表示例的框图。图3是图示根据实施例的接口电路的代表示例的框图。图4是图示图3中所示的时钟恢复电路的代表示例的框图。图5是图示图4中所示的时钟恢复电路的操作的代表示例的时序图。具体实施方式各种实施例可以提供一种接口电路和包括其的系统,该接口电路能够根据用于接收信号的通信条件来选择性地使用外部时钟和恢复时钟中的一个。在实施例中,接口电路可以包括接收器,接收器被配置为根据线制总线的状态来接收多电平符号。该接口电路可以包括时钟恢复电路,时钟恢复电路被配置为基于多电平符号来产生恢复时钟。该接口电路可以包括时钟选择电路,时钟选择电路被配置为根据时钟选择信号而从外部时钟和恢复时钟中的一个产生内部时钟。该接口电路可以包括锁存和解码电路,锁存和解码电路被配置为基于内部时钟来锁存多电平符号。在实施例中,一种系统可以包括发射器,发射器被配置为根据多电平符号来改变线制总线的状态。该系统可以包括接收器,接收器被配置为根据线制总线的状态来接收多电平符号。该系统可以包括时钟恢复电路,时钟恢复电路被配置为基于从接收器提供的多电平符号来产生恢复时钟。该系统可以包括时钟选择电路,时钟选择电路被配置为根据系统的操作速度而从外部时钟和恢复时钟中的一个产生内部时钟。该系统可以包括锁存和解码电路,锁存和解码电路被配置为基于内部时钟而从多电平符号产生内部数据。在实施例中,一种接口电路可以包括接收器,接收器被配置为根据线制总线的状态来接收多电平符号。该接口电路可以包括时钟恢复电路,时钟恢复电路被配置为基于多电平符号来产生恢复时钟。该接口电路可以包括时钟选择电路,时钟选择电路被配置为根据接口电路的操作速度而从恢复时钟产生内部时钟。该接口电路可以包括锁存和解码电路,锁存和解码电路被配置为基于内部时钟来锁存多电平符号。在下文中,以下将参照附图描述根据各种实施例的半导体装置。参照图1,根据实施例的系统1可以包括主设备110和从设备120。主设备110可以是能控制从设备120的主机设备。主设备110可以执行算术运算和逻辑运算,以及产生用于控制从设备120的各种控制信号。从设备120可以响应于由主设备110产生的各种控制信号来执行各种操作。主设备110和从设备120可以配置单个链接。主设备110和从设备120可以通过子链接彼此通信。主设备110和从设备120中的每个可以包括用于高速通信的接口电路。主设备110和从设备120可以通过信号传输线彼此电耦接,以及可以通过信号传输线和接口电路来交换数据。根据实施例的系统1可以通过平衡码多电平信号传输来携带信息(例如,数据、地址和命令)。主设备110和从设备120可以通过总线彼此电耦接。例如,总线可以是线制总线。该线制总线可以包括一个或更多个导线组,导线组中的每个包括一个或更多个导线。线制总线可以是N线制总线,且单个导线组可以包括N个导线。例如,线制总线可以是3线制总线,且单个导线组可以包括3个导线。每个导线组的N个导线(例如,N=3)可以由与从主设备110传输至从设备120或者从从设备120传输至主设备110的符号相对应的电压电平来驱动。例如,如果导线的数量是3,则每个导线组的3个导线可以被驱动至高电平、中电平和低电平中的一个以传输符号。例如,高电平可以是与3/4伏相对应的电压电平,中电平可以是与1/2伏相对应的电压电平,以及低电平可以是1/4伏的电压电平。主设备110可以包括编码电路111和发射器112。编码电路111和发射器112可以是用于平衡码多电平信号传输的接口电路。编码电路111可以将数据D<0:n>编码为一个或更多个多电平符号。例如,编码电路111可以是16:7映射器,其将16位数据转换为7个多电平符号。发射器112可以接收从编码电路111提供的多电平符号。发射器112可以根据多电平符号来改变N线制总线(例如,N=3)的电压电平或状态。例如,多电平符号可以是3电平符号,且多电平符号中的每个可以包括3个相位。3电平符号可以包括第一符号至第六符号。第一符号至第六符号可以被定义为“+x、-x、+y、-y、+z和-z”。第一符号“+x”可以具有相位“1,0,0”,第二符号“-x”可以具有相位“0,1,1”,第三符号“+y”可以具有相位“0,1,0”,第四符号“-y”可以具有相位“1,0,1”,第五符号“+z”可以具有相位“0,0,1”,以及第六符号“-z”可以具有相位“1,1,0”。由于发射器112根据多电平符号来改变3线制总线的电压电平或状态,因此发射器112可以不使用具有相位“0,0,0”或相位“1,1,1”的符号。发射器112可以分别将3个导线A、B和C的状态改变为3/4伏的高电平、1/4伏的低电平和1/2伏的中电平,以便传输第一符号“+x”。发射器112可以分别将3个导线A、B和C的状态改变为1/4伏的低电平、3/4伏的高电平和1/2伏的中电平,以便传输第二符号“-x”。发射器112可以分别将3个导线A、B和C的状态改变为1/2伏的中电平、3/4伏的高电平和1/4伏的低电平,以便传输第三符号“+y”。发射器112可以分别将3个导线A、B和C的状态改变为1/2伏的中电平、1/4伏的低电平和3/4伏的高电平,以便传输第四符号“-y”。发射器112可以分别将3个导线A、B和C的状态改变为1/4伏的低电平、1/2伏的中电平和3/4伏的高电平,以便传输第五符号“+z”。发射器112可以分别将3个导线A、B和C的状态改变为3/4伏的高电平、1/2伏的中电平和1/4伏的低电平,以便传输第六符号“-z”。从设备120可以包括接收器121和解码电路122。接收器121和解码电路122可以是用于平衡码多电平信号接收的接口电路。接收器121可以电耦接至3线制总线,以及可以根据3线制总线的电压电平来接收多电平符号。虽然未在图1中图示,但是接收器121可以包括分别与3个导线相对应的3个差分缓冲器。三个差分缓冲器可以电耦接至3个导线A、B和C中的两个或更多个。例如,第一差分缓冲器可以通过差分放大第一导线A与第二导线B的电压电平差“A-B”来输出多电平符号的第一相位,第二差分缓冲器可以通过差分放大第二导线B与第三导线C的电压电平差“B-C”来输出多电平符号本文档来自技高网...
用于高速通信的接口电路和包括其的系统

【技术保护点】
一种接口电路,包括:接收器,被配置为根据线制总线的状态来接收多电平符号;时钟恢复电路,被配置为基于多电平符号来产生恢复时钟;时钟选择电路,被配置为根据时钟选择信号而从外部时钟和恢复时钟中的一个产生内部时钟;以及锁存和解码电路,被配置为基于内部时钟来锁存多电平符号。

【技术特征摘要】
2015.07.13 KR 10-2015-00993561.一种接口电路,包括:接收器,被配置为根据线制总线的状态来接收多电平符号;时钟恢复电路,被配置为基于多电平符号来产生恢复时钟;时钟选择电路,被配置为根据时钟选择信号而从外部时钟和恢复时钟中的一个产生内部时钟;以及锁存和解码电路,被配置为基于内部时钟来锁存多电平符号。2.如权利要求1所述的接口电路,其中,线制总线包括第一导线至第三导线,以及接收器包括:第一接收缓冲器,被配置为通过差分放大第一导线的状态和第二导线的状态来输出多电平符号的第一相位;第二接收缓冲器,被配置为通过差分放大第二导线的状态和第三导线的状态来输出多电平符号的第二相位;以及第三接收缓冲器,被配置为通过差分放大第三导线的状态和第一导线的状态来输出多电平符号的第三相位。3.如权利要求1所述的接口电路,其中,时钟恢复电路通过检测多电平符号的相位转变来改变内部时钟的电平。4.如权利要求1所述的接口电路,其中,时钟恢复电路是否操作响应于时钟选择信号来确定。5.如权利要求1所述的接口电路,其中,恢复时钟和外部时钟具有彼此相同或实质相同的频率。6.如权利要求1所述的接口电路,其中,从接口电路的外部设备提供时钟选择信号。7.如权利要求1所述的接口电路,其中,时钟选择信号通过检测外部时钟的频率来产生。8.如权利要求1所述的接口电路,其中,时钟选择电路在接口电路以高频带操作时输出外部时钟作为内部时钟,以及在接口电路以比高频带低的低频带操作时输出恢复时钟作为内部时钟。9.如权利要求1所述的接口电路,其中,锁存和解码电路同步于内部时钟来锁存多电平符号,以及将锁存的多电平符号转换为内部数据。10.如权利要求1所述的接口电路,还包括被配置为延迟多电平符号的时序控制电路,其中,时序控制电路的延迟时间的量对应于时钟恢复电路产生恢复时钟所需的时间。11.一种系统,包括:发射器,被配置为根据多电平符号来改变线制总线的状态;接收器,被配置为根据线制总线的状态来接收多电平符...

【专利技术属性】
技术研发人员:沈钟周宋根洙
申请(专利权)人:爱思开海力士有限公司
类型:发明
国别省市:韩国;KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1