数据接收电路制造技术

技术编号:14360913 阅读:77 留言:0更新日期:2017-01-09 04:08
本发明专利技术揭露了一种数据接收电路,其包括:连续时间线性均衡器,用于接收输入差分信号,并对输入差分信号进行处理得到输出差分信号,其包括并联的可调电阻和可调电容;决策反馈均衡器,其根据连续时间线性均衡器输出的输出差分信号得到二进制的数据序列以及与数据序列一一对应的二进制的误差序列;自适应控制器,其在决策反馈均衡器得到的数据序列中查找预定数据组,并基于该预定数据组对应的误差序列中的误差数据组中的一位或多位误差数据来调整所述可调电阻的电阻值,基于该预定数据组对应的误差序列中的误差数据组中的另外一位或多位误差数据来调整所述可调电容的电容值。这样,本发明专利技术利用决策反馈均衡器生成的数据序列和误差序列对连续时间线性均衡器的可调电阻和可调电容进行自优化调整,实现简单。

【技术实现步骤摘要】

本专利技术涉及电子设计领域,特别涉及高速接口设计中的数据接收电路
技术介绍
以电平表征的模拟信号需要先经过一定的编码规则转换成数字信号被信号发送端(TX)发送,数字信号经过信道传送至信号接收端(RX),最后由接收端的解码器还原成模拟信号。数字信号表现出来的是一连串的二进制(0和1组成)数字信号,数字信号和电平之间有一定的编码关系。码间干扰(ISI)是不同信号之间的干扰,由于ISI的存在,接收端(RX)无法从接收到的数据信号中判断电平的“0”和“1”,如果不经过处理的话,数字信号从发送端传送到接收端会出现大量的误码。在高速接口设计中,模拟线性均衡器是一个常用模块,为了更好的适应不同的数据传输通道,优化链接性能,需要模拟线性均衡器采用自优化算法。现有的自优化算法可以分为两类,一类是通过开环的DFE(DecisionFeed-Back,决策反馈均衡器)结构实现,另一种是基于特定数据序列(datapattern)中数据跳变过程中数据沿的情况加以调整。第一类,因为是开环调整,系统就不能同时进行,线性均衡器和DFE要分开处理,实现很复杂。第二类,由于采用数据边沿的信息进行调整,这个和CDR(clockdatarecovery,时钟数据恢复)就会相互影响,很难实现两个环路的稳定。因此有必要提供一种新的解决方案来解决上述问题。
技术实现思路
本专利技术的目的在于提供一种数据接收电路,其利用数据序列和误差序列对连续时间线性均衡器进行自优化调整,不增加系统硬件,实现简单。根据本专利技术的目的,本专利技术提供一种数据接收电路,其包括:连续时间线性均衡器,用于接收输入差分信号,并对输入差分信号进行处理得到输出差分信号,其包括并联的可调电阻和可调电容;决策反馈均衡器,其根据连续时间线性均衡器输出的输出差分信号得到二进制的数据序列以及与数据序列一一对应的二进制的误差序列;自适应控制器,其在决策反馈均衡器得到的数据序列中查找预定数据组,并基于该预定数据组对应的误差序列中的误差数据组中的一位或多位误差数据来调整所述可调电阻的电阻值,基于该预定数据组对应的误差序列中的误差数据组中的另外一位或多位误差数据来调整所述可调电容的电容值。进一步的,所述连续时间线性均衡器还包括第一差分晶体管、第二差分晶体管、第一电阻、第二电阻、第一电流源和第二电流源,第一差分晶体管的漏极通过第一电阻与电源电压或接地端相连,其源极连接第一电流源的第一连接端,第一电流源的第二连接端接地或电源电压,第二差分晶体管的漏极通过第二电阻与电源电压或接地端相连,其源极连接第二电流源的第一连接端,第二电流源的第二连接端接地或电源电压,可调电阻和可调电容并联在第一差分晶体管的源极和第二差分晶体管的源极之间,第一差分晶体管的栅极和第二差分晶体管的栅极分别为所述连续时间线性均衡器的两个差分输入端,第一差分晶体管的漏极和第二差分晶体管的漏极分别为所述连续时间线性均衡器的两个差分输出端。进一步的,所述预定数据组包括前段数据和与前段数据连续的后段数据,前段数据包括至少两个比特,前段数据的每个比特的值均相同,后段数据包括至少两个比特,后段数据的每个比特的值均相同且与前段数据的每个比特的值不同,自适应控制器基于该预定数据组中的后段数据中的一位或多位对应的误差序列中的误差数据来调整所述可调电阻的电阻值,基于该预定数据组中的后段数据中的另外一位或多位对应的误差序列中的误差数据来调整所述可调电容的电容值。进一步的,如果该预定数据组中的后段数据中的一位或多位对应的误差序列中的误差数据为指定二进制数,则降低所述可调电阻的电阻值,否则,增加所述可调电阻的电阻值,所述指定二进制数为0或1,如果该预定数据组中的后段数据中的另外一位或多位对应的误差序列中的误差数据为指定二进制数,则降低所述可调电容的电容值,否则,增加所述可调电容的电容值。进一步的,所述预定数据组的前段数据是由多位0组成,所述预定数据组的后段数据是由多位1组成。进一步的,误差序列中的每比特的值等于数据序列中对应比特的值减去参考电压。进一步的,所述决策反馈均衡器采用SSLMS自优化算法。进一步的,第一差分晶体管和第二差分晶体管为NMOS场效应晶体管或PMOS场效应晶体管。与现有技术相比,本专利技术中的利用决策反馈均衡器生成的数据序列和误差序列对连续时间线性均衡器的可调电阻和可调电容进行自优化调整,实现简单。【附图说明】结合参考附图及接下来的详细描述,本专利技术将更容易理解,其中同样的附图标记对应同样的结构部件,其中:图1为本专利技术中的数据接收电路在一个实施例中的结构框图;图2为图1中的连续时间线性均衡器在一个实施例中的电路图;图3a为未采用本专利技术中的自优化算法的连续时间线性均衡器的输出眼图;图3b为采用本专利技术中的自优化算法的连续时间线性均衡器的输出眼图。【具体实施方式】为使本专利技术的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本专利技术作进一步详细的说明。图1为本专利技术中的数据接收电路100在一个实施例中的结构框图。所述数据接收电路100包括连续时间线性均衡器(CTLE)110、决策反馈均衡器(DFE)120和自适应控制器130。所述连续时间线性均衡器110用于接收输入差分信号VI,并对输入差分信号VI进行处理得到输出差分信号VH。该连续时间线性均衡器110包括并联的可调电阻Rr和可调电容Cr。通过调整可调电阻Rr的电阻值可以对连续时间线性均衡器110的可变直流增益,通过调整所述可调电容Cr的电容值可以对连续时间线性均衡器110小信号交流增益进行调整,从而改变所述连续时间线性均衡器110的数据眼图。所述决策反馈均衡器120根据连续时间线性均衡器110输出的输出差分信号得到二进制的数据序列DATA以及与数据序列DATA一一对应的二进制的误差序列ERROR。在一个实施例中,所述决策反馈均衡器120采用SSLMS(StepSizeLeastMeanSquares,步长尺寸最小均方差)自优化算法,该算法会产生与数据序列DATA一一对应的误差序列ERROR。具体的,误差序列中的每比特的值等于数据序列中对应比特的值减去参考电压,Error=Data-Vref,Vref为参考电压。所述自适应控制器130在所述数据序列DATA中查找预定数据组,并基于该预定数据组对应的误差序列中的误差数据组中的一位或多位误差数据来调整所述可调电阻Rr的电阻值,基于该预定数据组对应的误差序列中的误差数据组中的另外一位或多位误差数据来调整所述可调电容Cr的电容值,从而可以对连续时间线性均衡器110的可变直流增益和小信号交流增益进行调整,得到优化的数据眼图。可以看出,本专利技术中的连续时间线性均衡器110采用了全新的自优化算法,数据接收电路100采用DFE(DecisionFeed-Back)结构,它会产生数据序列DATA和误差序列ERROR,利用数据需要DATA和误差序列ERROR可以对连续时间线性均衡器110的可变直流增益和小信号交流增益进行调整,可以得到优化的数据眼图。所述连续时间线性均衡器110的自优化算法中需要的信息,数据序列DATA和误差序列ERROR,都是现成的,实现简单,不需要附加硬件。图2为图1中的连续时间线性均衡器110在一个实施例中的电路图。除了并联的可本文档来自技高网...
数据接收电路

【技术保护点】
一种数据接收电路,其特征在于,其包括:连续时间线性均衡器,用于接收输入差分信号,并对输入差分信号进行处理得到输出差分信号,其包括并联的可调电阻和可调电容;决策反馈均衡器,其根据连续时间线性均衡器输出的输出差分信号得到二进制的数据序列以及与数据序列一一对应的二进制的误差序列;自适应控制器,其在决策反馈均衡器得到的数据序列中查找预定数据组,并基于该预定数据组对应的误差序列中的误差数据组中的一位或多位误差数据来调整所述可调电阻的电阻值,基于该预定数据组对应的误差序列中的误差数据组中的另外一位或多位误差数据来调整所述可调电容的电容值。

【技术特征摘要】
1.一种数据接收电路,其特征在于,其包括:连续时间线性均衡器,用于接收输入差分信号,并对输入差分信号进行处理得到输出差分信号,其包括并联的可调电阻和可调电容;决策反馈均衡器,其根据连续时间线性均衡器输出的输出差分信号得到二进制的数据序列以及与数据序列一一对应的二进制的误差序列;自适应控制器,其在决策反馈均衡器得到的数据序列中查找预定数据组,并基于该预定数据组对应的误差序列中的误差数据组中的一位或多位误差数据来调整所述可调电阻的电阻值,基于该预定数据组对应的误差序列中的误差数据组中的另外一位或多位误差数据来调整所述可调电容的电容值。2.根据权利要求1所述的数据接收电路,其特征在于,所述连续时间线性均衡器还包括第一差分晶体管、第二差分晶体管、第一电阻、第二电阻、第一电流源和第二电流源,第一差分晶体管的漏极通过第一电阻与电源电压或接地端相连,其源极连接第一电流源的第一连接端,第一电流源的第二连接端接地或电源电压,第二差分晶体管的漏极通过第二电阻与电源电压或接地端相连,其源极连接第二电流源的第一连接端,第二电流源的第二连接端接地或电源电压,可调电阻和可调电容并联在第一差分晶体管的源极和第二差分晶体管的源极之间,第一差分晶体管的栅极和第二差分晶体管的栅极分别为所述连续时间线性均衡器的两个差分输入端,第一差分晶体管的漏极和第二差分晶体管的漏极分别为所述连续时间线性均衡器的两个差分输出端。3.根据权利要求1所述的数据接收电路,其特征...

【专利技术属性】
技术研发人员:郑佳鹏李伟
申请(专利权)人:灿芯半导体上海有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1