一种像素驱动电路、显示面板以及像素驱动方法技术

技术编号:14347942 阅读:333 留言:0更新日期:2017-01-04 18:34
本发明专利技术提供一种像素驱动电路、显示面板以及像素驱动方法,用于驱动像素阵列,像素阵列包括多个像素,每个像素均包括分别具有储存电容的第一子像素、第二子像素与第三子像素,相邻的子像素沿行方向极性相反,像素驱动电路包括多个第一开关器件,第一开关器件包括输入端、输出端和控制端,第一开关器件的输入端和输出端分别电连接位于同一行的、极性相反的第二子像素与第三子像素。在驱动当前扫描列的第一子像素时将第一开关器件导通,从而使得第二子像素以及第三子像素电压平均,达到预充电的效果,总体上减少充电时间,并降低功耗。

【技术实现步骤摘要】

本专利技术涉及液晶显示技术,尤其涉及一种像素驱动电路、包括该像素驱动电路的显示面板以及像素驱动方法。
技术介绍
目前,液晶显示器(LCD,LiquidCrystalDisplay)被广泛地应用于各种电子设备。LCD的显示面板通常由包括多个像素的像素阵列组成,每个像素中通常又包括了多个子像素。当对子像素进行充电时,首先通过对应的栅线将该子像素对应的薄膜晶体管(TFT)导通,然后通过导通开关器件使得数据线对该子像素施加显示电压以充电。当子像素的储存电容被充分充电后,即使TFT断开,由于存储电容中的显示电压,子像素仍然能稳定地工作。随着LCD的PPI(pixelsperinch,每英寸的像素数目)的提高,以及刷新频率提高,TFT的导通时间减少,从而使得像素的充电时间在不断减少。当充电时间减少到一定程度时,就会出现充电不足的情况,引起亮度下降,显示不均等一系列问题。
技术实现思路
本专利技术的目的在于提供一种像素驱动电路、显示面板以及像素驱动方法,有效缩短像素充电时间,降低功耗,从而适用于高PPI或高刷新频率的产品,为实现上述目的,根据本专利技术第一个方面,提供一种像素驱动电路,用于驱动像素阵列,像素阵列包括多个像素,每个像素均包括分别具有储存电容的第一子像素、第二子像素与第三子像素,相邻的子像素沿行方向极性相反,像素驱动电路包括多个第一开关器件,第一开关器件包括输入端、输出端和控制端,第一开关器件的输入端和输出端分别电连接位于同一行的、极性相反的第二子像素与第三子像素。根据本专利技术第二个方面,提供一种显示面板,包括:多个像素,每个像素包括多个子像素;上述第一个方面的像素驱动电路。根据本专利技术第三个方面,提供一种像素驱动方法,用于驱动像素阵列,像素阵列包括多个像素,每个像素均包括分别具有储存电容的第一子像素、第二子像素与第三子像素,相邻的子像素沿行方向极性相反,在驱动当前扫描列的第一子像素时,将下一扫描列中与第一子像素同行的第二子像素和与第二子像素极性相反的同行的第三子像素进行电荷共享,将第二子像素和第三子像素各自的储存电容上的电压进行平均。与现有技术相比,本专利技术的像素驱动电路、显示面板以及像素驱动方法至少具有以下有益效果:本专利技术通过在驱动第一子像素时,将同行极性相反的第二子像素和第三子像素进行电荷共享,以将第二子像素和第三子像素各自的储存电容上的电压进行平均,从而达到预充电的效果,有效地缩短了像素充电时间,降低了功耗,进而保障了显示效果,能适用于高PPI或高刷新频率的产品。附图说明图1为本专利技术第一实施例的显示面板的电路示意图;图2为本专利技术第二实施例的像素驱动电路示意图;图3为本专利技术第三实施例的像素驱动电路示意图;图4为本专利技术第四实施例的像素驱动电路示意图;图5为本专利技术第一实施例的像素驱动电路横向时钟信号的时序图;图6为本专利技术第一实施例的不同子像素充电的电压变化时序图;图7为本专利技术第二实施例的像素驱动电路横向时钟信号的时序图;图8为本专利技术不同子像素横向时钟信号脉宽对比表;图9为本专利技术一变形实施例的像素驱动电路示意图;图10为本专利技术另一变形实施例的像素驱动电路示意图;图11为本专利技术另一变形实施例的像素驱动电路示意图;图12为本专利技术另一变形实施例的像素驱动电路示意图。具体实施方式现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的实施方式;相反,提供这些实施方式使得本专利技术更全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的结构,因而将省略对它们的重复描述。图1为本专利技术第一实施例的显示面板的电路示意图,如图1所示,显示面板1包括多个像素11,每个像素11包括多个子像素101,102,103,多个子像素101,102,103组成像素阵列,像素阵列通过像素驱动电路进行驱动。在本实施例中,每个像素11由第一子像素101、第二子像素102以及第三子像素103组成,在其他实施中每个像素11可以包括超过三个子像素,例如包括四个子像素或者更多,在此不一一赘述,或者相邻的像素11公用一个子像素而每个像素11中少于三个子像素。第一子像素101、第二子像素102以及第三子像素103分别具有储存电容。本专利技术的显示面板1采用列翻转或是点翻转的显示模式,即像素阵列中相邻的子像素101,102,103沿行方向极性相反,即本实施例中,当像第一子像素101的储存电容存储正电压时,与其相邻的第二子像素102的储存电容存储负电压,与第二子像素102相邻的第三子像素103储存电容存储正电压。像素驱动电路包括数据驱动器2以及扫描驱动器3。扫描驱动器3通过栅线31将每一行子像素101,102,103对应的TFT导通。数据驱动器2连接数据线21,数据线21通过开关器件41,42,43,44连接子像素101,102,103,通过横向时钟信号(CKH1、CKH2、CKH3)对开关器件41,42,43,44进行开关控制,从而当开关器件41,42,43,44导通时,子像素101,102,103储存电容进行预充电或是充电。具体而言,图5为本专利技术第一实施例的像素驱动电路横向时钟信号的时序图,结合图1以及图5本实施例的像素驱动电路包括多根第一数据线21,每根第一数据线21分别连接同一像素中的第一子像素101、第二子像素102以及第三子像素103。像素驱动电路还包括多个第一开关器件41、多个第二开关器件42、多个第三开关器件43和多个第四开关器件44。第一开关器件41包括输入端、输出端和控制端。第一开关器件41的输入端和输出端分别电连接位于同一行的、极性相反的第二子像素102与第三子像素103。在本实施例中,第一开关器件41的输入端和输出端分别连接同一像素11的第二子像素102与第三子像素103。第一开关器件41的控制端连接第一控制引线,从而从第一控制引线获取第一横向时钟信号CKH1。当前扫描列至第一子像素101时,第一横向时钟信号CKH1跳变为高电平,第一开关器件41导通,从而使得下一扫描列中与第一子像素101同行的第二子像素102和第三子像素103进行电荷共享,将第二子像素102和第三子像素103各自的储存电容上的电压进行平均,以达到预充电的效果。每个第二开关器件42包括输入端、输出端和控制端,第二开关器件42的输入端和输出端分别电连接第一子像素101和第一数据线21,第二开关器件42的控制端连接第一控制引线,从而从第一控制引线获取第一横向时钟信号CKH1。当前扫描列至第一子像素101时,第一横向时钟信号CKH1跳变为高电平,第二开关器件42导通。当脉宽时间结束,第一横向时钟信号CKH1恢复低电平,第二开关器件42截止。每个第三开关器件43包括输入端、输出端和控制端,第三开关器件43的输入端和输出端分别电连接第二子像素102和第一数据线21,第三开关器件43的控制端连接第二控制引线,从而从第二控制引线获取第二横向时钟信号CKH2。当前扫描列至第二子像素102时,第二横向时钟信号CKH2跳变为高电平,第三开关器件43导通。当脉宽时间结束,第二横向时钟信号CKH2恢复低电平,第三开关器件43截止。每个第四开关器件44包括输入端、输出端和控制端,第四开关器件44的输入端和输出端本文档来自技高网...
一种像素驱动电路、显示面板以及像素驱动方法

【技术保护点】
一种像素驱动电路,用于驱动像素阵列,其特征在于,所述像素阵列包括多个像素,每个所述像素均包括分别具有储存电容的第一子像素、第二子像素与第三子像素,相邻的所述子像素沿行方向极性相反,所述像素驱动电路包括多个第一开关器件,所述第一开关器件包括输入端、输出端和控制端,所述第一开关器件的输入端和输出端分别电连接位于同一行的、极性相反的第二子像素与第三子像素。

【技术特征摘要】
1.一种像素驱动电路,用于驱动像素阵列,其特征在于,所述像素阵列包括多个像素,每个所述像素均包括分别具有储存电容的第一子像素、第二子像素与第三子像素,相邻的所述子像素沿行方向极性相反,所述像素驱动电路包括多个第一开关器件,所述第一开关器件包括输入端、输出端和控制端,所述第一开关器件的输入端和输出端分别电连接位于同一行的、极性相反的第二子像素与第三子像素。2.如权利要求1所述像素驱动电路,其特征在于,在驱动当前扫描列的第一子像素时,所述第一开关器件导通下一扫描列中与所述第一子像素同行的第二子像素和第三子像素进行电荷共享,将所述第二子像素和第三子像素各自的储存电容上的电压进行平均。3.如权利要求1所述像素驱动电路,其特征在于,还包括:多个第二开关器件;所述第二开关器件包括输入端、输出端和控制端,所述第二开关器件的输入端和输出端分别电连接所述第一子像素和一数据线,所述第一开关器件的控制端和所述第二开关器件的控制端均连接一第一控制引线。4.如权利要求1所述像素驱动电路,其特征在于,还包括:多个第三开关器件和多个第四开关器件;所述第三开关器件包括输入端、输出端和控制端,所述第三开关器件的输入端和输出端分别电连接所述第二子像素和一数据线或分别电连接所述第三子像素和一数据线,所述第三开关器件的控制端连接一第二控制引线;所述第四开关器件包括输入端、输出端和控制端,所述第四开关器件的输入端和输出端分别连接所述第三子像素和一数据线或分别电连接所述第二子像素和一数据线,所述第四开关器件的控制端连接一第三控制引线。5.如权利要求1所述像素驱动电路,其特征在于,包括多根第一数据线,每根所述第一数据线分别连接同一像素中的第一子像素、第二子像素以及第三子像素,所述第一开关器件的输入端和输出端分别连接同一像素的第二子像素与第三子像素。6.如权利要求1所述像素驱动电路,其特征在于,包括多根第一数据线,每根所述第一数据线分别连接位于同一行的相邻两个所述像素中的第一子像素、第二子像素以及第三子像素,所述第一开关器件中的输入端和输出端分别连接同一像素中的第二子像素与第三子像素或相邻像素中的第二子像素与第三子像素。7.如权利要求1所述像素驱动电路,其特征在于,包括多...

【专利技术属性】
技术研发人员:蓝学新蔡选宪胡胜华
申请(专利权)人:厦门天马微电子有限公司天马微电子股份有限公司
类型:发明
国别省市:福建;35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1