一种DVI端口的解码电路、DVI数据线以及连接器制造技术

技术编号:14296969 阅读:63 留言:0更新日期:2016-12-26 02:44
本实用新型专利技术适用于数据传输设备领域,尤其涉及一种DVI端口的解码电路、DVI数据线以及连接器。本实用新型专利技术提供的一种DVI端口的解码电路与电源和DVI端口单元相连,其包括:与所述电源相连,对DVI端口单元接收和发送的信号进行解码的解码单元;连接于解码单元和DVI端口单元之间的检测单元;连接于解码单元和DVI端口单元之间,对DVI端口单元进行热插拔保护的保护单元;以及连接于解码单元和DVI端口单元之间,对DVI端口单元接收和发送的信号进行滤波,对DVI端口单元形成电磁屏蔽的滤波单元。实现对DVI端口单元形成电磁屏蔽,避免DVI端口形成天线效应向外辐射电磁波信号,解决了现有设备中搭载DVI端口的成品或器件无法正常地通过EMI测试的问题。

【技术实现步骤摘要】

本技术属于数据传输设备领域,尤其涉及一种DVI端口的解码电路、DVI数据线以及连接器
技术介绍
目前市场上的绝大多数显示设备都支持DVI端口(Digital Visual Interface数字视频端口)进行数据传输。由于DVI为数字信号,其时钟的频率在FHD(Full High Definition全高清)分辨率为1920*1080的情况下可达到148.5MHz,因此,DVI端口比其它数字信号端口更容易形成天线效应,从而向外辐射。另外,由于同时近年来随着成本压力的持续增加,很多设备机内都省去了金属屏蔽盒,且制作DVI线材的原材料也较量选用成本较为低廉的产品,使得搭载现有的DVI端口的成品或器件无法正常地通过EMI测试(EMI Electromagnetic Interference电磁干扰测试)。
技术实现思路
本技术的目的在于提供一种DVI端口的解码电路、DVI数据线以及连接器,解决现有技术中的DVI端口容易形成天线效应使得搭载DVI端口的成品或器件无法正常地通过EMI测试的问题。本技术提供的一种DVI端口的解码电路,与电源和DVI端口单元相连,所述解码电路包括:与所述电源相连,对DVI端口单元接收和发送的信号进行解码的解码单元;连接于所述解码单元和所述DVI端口单元之间,与电源相连形成回路,对所述DVI端口单元进行电缆状态监测的检测单元;连接于所述解码单元和所述DVI端口单元之间,对所述DVI端口单元进行热插拔保护的保护单元;以及连接于所述解码单元和所述DVI端口单元之间,对DVI端口单元接收和发送的信号进行滤波,对所述DVI端口单元形成电磁屏蔽的滤波单元。进一步的,所述解码单元包括解码芯片U1;所述解码芯片U1包括时钟屏蔽端、同步数字地端、电源输入端、数据受控端、时钟受控端、热拔插检测端、多个时钟信号端以及多个数据传输端;所述解码芯片U1的时钟屏蔽端接地,所述解码芯片U1的电源输入端与所述电源相连,所述解码芯片U1的同步数字地端、热拔插检测端以及电源输入端共接所述检测单元,所述解码芯片U1的数据受控端、时钟受控端以及热拔插检测端共接所述保护单元,所述解码芯片U1的多个时钟信号端和多个数据传输端共接所述滤波单元。进一步的,所述检测单元包括二极管D1、电阻R101、电阻R102以及电阻R103;所述二极管D1第一端与所述解码芯片U1的电源输入端相连,所述二极管D1第二端接地,所述电阻R101第一端与所述解码芯片U1的同步数字地端相连,所述电阻R101第二端与所述DVI端口单元相连,所述电阻R102第一端与所述二极管D1第一端相连,所述电阻R102第二端与所述解码芯片U1的热拔插检测端相连,所述电阻R103第一端与所述电阻R101第一端相连,所述电阻R103第二端与所述二极管D1第二端相连。进一步的,所述保护单元包括第一压敏电阻R201、第二压敏电阻R202以及第三压敏电阻R203;所述第一压敏电阻R201第一端与所述解码芯片U1的时钟受控端相连,所述第一压敏电阻R201第二端接地,所述第二压敏电阻R202第一端与所述解码芯片U1的数据受控端相连,所述第二压敏电阻R202第二端接地,所述第三压敏电阻R203第一端与所述解码芯片U1的热拔插检测端相连,所述第三压敏电
阻R203第二端接地。进一步的,所述滤波单元包括多个同样的RC滤波组,每个RC滤波组第一端接地,所述每个RC滤波组的第二端分别与所述解码芯片U1的每个时钟信号端和每个数据传输端相连,所述每个RC滤波组的第三端分别与所述DVI端口单元相连。进一步的,所述RC滤波组包括滤波电容C1和电阻R301,所述电容C1第一端接地,为所述RC滤波组第一端,所述电容C1第二端为所述RC滤波组第二端,与所述电阻R301第一端相连,所述电阻R301第二端为所述RC滤波组第三端,与所述DVI端口单元相连。本技术的另一目的在于提供一种DVI数据线,所述DVI数据线包括如上所述的DVI端口的解码电路。本技术的另一目的还在于提供一种连接器,所述连接器包括如上所述的DVI数据线。本技术提供的一种DVI端口的解码电路与DVI端口单元相连,通过与电源相连的解码单元对DVI端口单元接收和发送的信号进行解码,检测单元连接于解码单元和DVI端口单元之间,与电源形成回路并对DVI端口单元进行电缆状态监测,保护单元对DVI端口单元进行热插拔保护,通过滤波单元对DVI端口单元接收和发送的信号进行滤波,实现对DVI端口单元形成电磁屏蔽,解决现有技术中的DVI端口容易形成天线效应,使得搭载DVI端口的成品或器件无法正常地通过EMI测试的问题。附图说明图1是本技术第一实施例提供的DVI端口的解码电路的结构示意图;图2是本技术第二实施例提供的DVI端口的解码电路的具体电路示意图;图3是本技术第三实施例中RC滤波组与解码芯片U1相连的具体电路
示意图。具体实施方式为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本技术,并不用于限定本技术。图1示出了本技术第一实施例提供的DVI端口的解码电路的结构示意图,为了便于说明,仅示出了与本实施例相关的部分,如图所示:本实施例提供的一种DVI端口的解码电路100,与电源VDD和DVI端口单元110相连,解码电路100包括:与电源VDD相连,对DVI端口单元110接收和发送的信号进行解码的解码单元10;连接于解码单元10和DVI端口单元110之间,与电源VDD相连形成回路,对DVI端口单元110进行电缆状态监测的检测单元20;连接于解码单元和DVI端口单元110之间,对DVI端口单元110进行热插拔保护的保护单元30;以及连接于解码单元和DVI端口单元110之间,对DVI端口单元110接收和发送的信号进行滤波,对DVI端口单元110形成电磁屏蔽的滤波单元40。在本技术的所有实施例中,DVI端口的解码电路100可以内置于DVI连接器内,该DVI连接器还包括的DVI端口单元。对于DVI端口单元,“DVI”的英文全称为:Digital Visual Interface,即可以是现有的数字视频端口。在本实施例中,解码单元10可以是解码器,当流经DVI端口单元110的信号需要被解码时,解码模块10对其进行解码。检测单元20连接于解码单元10和DVI端口单元110之间,通过与电源VDD相连形成回路,用于对DVI端口单元110进行电缆状态监测。保护单元30连接于解码单元和DVI端口单元110之间,除了用于对DVI端口单元110进行热插拔保护以外,保护单元30
还可以是具体的压敏稳压器件,用于对DVI端口的解码电路100进行过压保护。滤波单元40用于VI端口单元110接收和发送的信号进行滤波,为DVI端口单元110提供电磁屏蔽,将其他与线内传输信号无挂的不稳定型号进行过滤和消除,避免因为DVI端口容易形成天线效应,导致向电路的外围空间辐射电磁波,从而导致无法正常地通过EMI测试。以上述实施例为基础,提出本技术的第二实施例。图2示出了本技术第二实施例提供的DVI端口的解码本文档来自技高网
...
一种DVI端口的解码电路、DVI数据线以及连接器

【技术保护点】
一种DVI端口的解码电路,与电源和DVI端口单元相连,其特征在于,所述解码电路包括:与所述电源相连,对DVI端口单元接收和发送的信号进行解码的解码单元;连接于所述解码单元和所述DVI端口单元之间,与电源相连形成回路,对所述DVI端口单元进行电缆状态监测的检测单元;连接于所述解码单元和所述DVI端口单元之间,对所述DVI端口单元进行热插拔保护的保护单元;以及连接于所述解码单元和所述DVI端口单元之间,对DVI端口单元接收和发送的信号进行滤波,对所述DVI端口单元形成电磁屏蔽的滤波单元。

【技术特征摘要】
1.一种DVI端口的解码电路,与电源和DVI端口单元相连,其特征在于,所述解码电路包括:与所述电源相连,对DVI端口单元接收和发送的信号进行解码的解码单元;连接于所述解码单元和所述DVI端口单元之间,与电源相连形成回路,对所述DVI端口单元进行电缆状态监测的检测单元;连接于所述解码单元和所述DVI端口单元之间,对所述DVI端口单元进行热插拔保护的保护单元;以及连接于所述解码单元和所述DVI端口单元之间,对DVI端口单元接收和发送的信号进行滤波,对所述DVI端口单元形成电磁屏蔽的滤波单元。2.如权利要求1所述的DVI端口的解码电路,其特征在于,所述解码单元包括解码芯片U1;所述解码芯片U1包括时钟屏蔽端、同步数字地端、电源输入端、数据受控端、时钟受控端、热拔插检测端、多个时钟信号端以及多个数据传输端;所述解码芯片U1的时钟屏蔽端接地,所述解码芯片U1的电源输入端与所述电源相连,所述解码芯片U1的同步数字地端、热拔插检测端以及电源输入端共接所述检测单元,所述解码芯片U1的数据受控端、时钟受控端以及热拔插检测端共接所述保护单元,所述解码芯片U1的多个时钟信号端和多个数据传输端共接所述滤波单元。3.如权利要求2所述的DVI端口的解码电路,其特征在于,所述检测单元包括二极管D1、电阻R101、电阻R102以及电阻R103;所述二极管D1第一端与所述解码芯片U1的电源输入端相连,所述二极管D1第二端接地,所述电阻R101第一端与所述解码芯片U1的同步数字地端相连,所述电阻R101第二端与所述DVI端口单元的电缆检测端相连,所述电阻R102第一端与所述二极管D1第一...

【专利技术属性】
技术研发人员:王智勇孔意强
申请(专利权)人:重庆惠科金扬科技有限公司
类型:新型
国别省市:重庆;50

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1